JPS62181556A - デイジタル変復調回路 - Google Patents
デイジタル変復調回路Info
- Publication number
- JPS62181556A JPS62181556A JP61024661A JP2466186A JPS62181556A JP S62181556 A JPS62181556 A JP S62181556A JP 61024661 A JP61024661 A JP 61024661A JP 2466186 A JP2466186 A JP 2466186A JP S62181556 A JPS62181556 A JP S62181556A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- output
- data
- input
- frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000003111 delayed effect Effects 0.000 claims abstract description 6
- 238000001514 detection method Methods 0.000 claims description 11
- 230000001934 delay Effects 0.000 claims description 2
- 230000001360 synchronised effect Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 6
- 230000005540 biological transmission Effects 0.000 description 3
- 238000000034 method Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 2
- 239000000969 carrier Substances 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
Landscapes
- Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、データを送受信するためのディジタル変復調
回路に関する。特に、外来信号の影響によるデータの伝
送誤りを最小限に抑えることができるディジタル変復調
回路に関する。
回路に関する。特に、外来信号の影響によるデータの伝
送誤りを最小限に抑えることができるディジタル変復調
回路に関する。
本発明は、データを送受信するためのディジタル変復調
回路において、 変調回路には、3以上の周波数の信号を時分割で規則的
に発生できる多周波数信号発生器と、この出力信号の位
相を入力データにより反転あるいは非反転することによ
り変調を行う手段とを含み、復調回路には、この変調波
の位相状態を検出する検波手段とローパスフィルタとに
より、データ信号の復調を行うことにより、 特定の周波数の妨害信号に対してその影響を最小限に抑
えることができ、データの伝送誤りが生じにくいように
したものである。
回路において、 変調回路には、3以上の周波数の信号を時分割で規則的
に発生できる多周波数信号発生器と、この出力信号の位
相を入力データにより反転あるいは非反転することによ
り変調を行う手段とを含み、復調回路には、この変調波
の位相状態を検出する検波手段とローパスフィルタとに
より、データ信号の復調を行うことにより、 特定の周波数の妨害信号に対してその影響を最小限に抑
えることができ、データの伝送誤りが生じにくいように
したものである。
ディジタル信号の変調回路には、振幅変調(ASK)方
式、位相変調(PSK)方式あるいは周波数変調(F
S X)方式がある。
式、位相変調(PSK)方式あるいは周波数変調(F
S X)方式がある。
また復調回路には、ASK信号に対しては包路線検波器
が用いられ、PSK、FSX信号に対しては信号位相と
基準搬送波の位相差を検出する位相検波器が用いられる
。位相検波器は、大別して1タイムスロフト前の信号を
基準位相として次のタイムスロットの信号との位相差を
検出する遅延検波回路と、受信信号から変調成分を取り
除き基準位相搬送波を抽出してこれと信号との位相差を
検出する同期検波回路とがある。
が用いられ、PSK、FSX信号に対しては信号位相と
基準搬送波の位相差を検出する位相検波器が用いられる
。位相検波器は、大別して1タイムスロフト前の信号を
基準位相として次のタイムスロットの信号との位相差を
検出する遅延検波回路と、受信信号から変調成分を取り
除き基準位相搬送波を抽出してこれと信号との位相差を
検出する同期検波回路とがある。
このような従来のディジタル変復調方式は、単一の周波
数あるいは異なる二つの周波数を用いて、データのrO
Jおよび「1」を送信する方式である。
数あるいは異なる二つの周波数を用いて、データのrO
Jおよび「1」を送信する方式である。
したがって、このような従来のディジタル変復調回路で
は、単一の周波数あるいは異なる二つの周波数を用いて
いるので、そのいずれかの周波数と同じ周波数の妨害信
号が復調回路に入力されると、正常な復調が困難になる
などの問題点があった。
は、単一の周波数あるいは異なる二つの周波数を用いて
いるので、そのいずれかの周波数と同じ周波数の妨害信
号が復調回路に入力されると、正常な復調が困難になる
などの問題点があった。
本発明は、このような従来の問題点を解決するもので、
特定の周波数の妨害信号を受けてもデータを誤りなく復
調することができるディジタル変復調回路を提供するこ
とを目的とする。
特定の周波数の妨害信号を受けてもデータを誤りなく復
調することができるディジタル変復調回路を提供するこ
とを目的とする。
本発明は、変調側では少なくとも3以上の周波数の信号
をデータ信号で変調する手段を備え、復調側ではたとえ
一つの周波数の妨害信号を受けてもデータを誤りなく復
調することができる手段を備えたことを特徴とする。
をデータ信号で変調する手段を備え、復調側ではたとえ
一つの周波数の妨害信号を受けてもデータを誤りなく復
調することができる手段を備えたことを特徴とする。
すなわち、変調回路には、3以上の異なる周波数の信号
を発生し、入力クロツクに同期して各周波数を時分割で
規則的に出力する多周波数信号発生器と、上記入力クロ
ツクに同期して入力データを所定の論理に従って変換す
るデータ変換器と、上記多周波数信号発生器およびデー
タ変換器の各出力を入力し、この多周波数信号発生器か
ら出力される信号の位相を上記データ変換器の出力によ
り反転あるいは非反転させることにより変調を行う手段
とを含み、復調回路には、上記入力クロツクの周期に応
じて受信信号を遅延させ、この遅延出力と受信信号との
位相状態を検出する検波手段と、この検波手段の出力の
高域成分を除去するローパスフィルタとを含むことを特
徴とする。
を発生し、入力クロツクに同期して各周波数を時分割で
規則的に出力する多周波数信号発生器と、上記入力クロ
ツクに同期して入力データを所定の論理に従って変換す
るデータ変換器と、上記多周波数信号発生器およびデー
タ変換器の各出力を入力し、この多周波数信号発生器か
ら出力される信号の位相を上記データ変換器の出力によ
り反転あるいは非反転させることにより変調を行う手段
とを含み、復調回路には、上記入力クロツクの周期に応
じて受信信号を遅延させ、この遅延出力と受信信号との
位相状態を検出する検波手段と、この検波手段の出力の
高域成分を除去するローパスフィルタとを含むことを特
徴とする。
本発明の変調回路は、多周波数信号発生器が3以上の周
波数の信号を時分割で規則的に発生し、クロック信号に
同期したこの多周波数信号発生器の出力信号の位相を、
入力データにより反転あるいは非反転することにより変
調を行う。クロック信号の一周期には、多周波数信号発
生器から出力される一連の複数の波形列が含まれる。
波数の信号を時分割で規則的に発生し、クロック信号に
同期したこの多周波数信号発生器の出力信号の位相を、
入力データにより反転あるいは非反転することにより変
調を行う。クロック信号の一周期には、多周波数信号発
生器から出力される一連の複数の波形列が含まれる。
本発明の復調回路は、この変調波の位相状態を検出する
検波手段に、データの1ビット分に相当する時間(クロ
ック信号の一周期分)の遅延を入力信号に与え、この遅
延出力と入力信号との排他的論理和をとる手段を用い、
その排他的論理和出力の高域成分を除去するローパスフ
ィルタを通過させてデータ信号の復調を行うことにより
、複数の搬送波周波数が時分割的に送信されるので、特
定の周波数の妨害信号に対してその影響を最小限に抑え
ることができ、データの伝送誤りが生じにくくすること
ができる。
検波手段に、データの1ビット分に相当する時間(クロ
ック信号の一周期分)の遅延を入力信号に与え、この遅
延出力と入力信号との排他的論理和をとる手段を用い、
その排他的論理和出力の高域成分を除去するローパスフ
ィルタを通過させてデータ信号の復調を行うことにより
、複数の搬送波周波数が時分割的に送信されるので、特
定の周波数の妨害信号に対してその影響を最小限に抑え
ることができ、データの伝送誤りが生じにくくすること
ができる。
以下、本発明の実施例方式を図面に基づいて説明する。
第1図は、本発明ディジタル変復調回路の変調回路の一
実施例を示すブロック構成図である。第2図は、本発明
ディジタル変復調回路の復調回路の一実施例を示すブロ
ック構成図である。
実施例を示すブロック構成図である。第2図は、本発明
ディジタル変復調回路の復調回路の一実施例を示すブロ
ック構成図である。
第1図において、変調回路は、データ信号を入力するデ
ータ入力端子1)、クロック信号を入力するクロック入
力端子12、各入力端子に接続されるデータ変換器13
、クロック入力端子12に接続される多周波数信号発生
器14、データ変換器13の出力および多周波数信号発
生器14の出力をそれぞれ入力する排他的論理和ゲート
15、および排他的論理和ゲート15の出力から変調信
号を取り出す変調信号出力端子16により構成される。
ータ入力端子1)、クロック信号を入力するクロック入
力端子12、各入力端子に接続されるデータ変換器13
、クロック入力端子12に接続される多周波数信号発生
器14、データ変換器13の出力および多周波数信号発
生器14の出力をそれぞれ入力する排他的論理和ゲート
15、および排他的論理和ゲート15の出力から変調信
号を取り出す変調信号出力端子16により構成される。
第2図において、復調回路は、受信信号が入力される受
信信号入力端子21、受信信号入力端子21に接続され
る遅延線22、受信信号入力端子21および遅延vA2
2の出力に接続される排他的論理和ゲート23、排他的
論理和ゲート23の出力に接続されるローパスフィルタ
24、およびローパスフィルタ24の出力から復調信号
を取り出すデータ信号出力端子25により構成される。
信信号入力端子21、受信信号入力端子21に接続され
る遅延線22、受信信号入力端子21および遅延vA2
2の出力に接続される排他的論理和ゲート23、排他的
論理和ゲート23の出力に接続されるローパスフィルタ
24、およびローパスフィルタ24の出力から復調信号
を取り出すデータ信号出力端子25により構成される。
第3図は、本発明の変調回路の出力波形例を示す図であ
る。
る。
多周波数信号発生器14からは、周波数f、ないし周波
数f5の五つの信号がクロック周期TIOの一周期の間
にわたり出力される。T1ないしT5は、周波数f1な
いし周波数f、に対応する周期である。変調信号出力端
子16に得られる出力信号は、入力データの状態により
、同相の場合の出力信号(i)と逆相の場合の出力信号
(ii )である。
数f5の五つの信号がクロック周期TIOの一周期の間
にわたり出力される。T1ないしT5は、周波数f1な
いし周波数f、に対応する周期である。変調信号出力端
子16に得られる出力信号は、入力データの状態により
、同相の場合の出力信号(i)と逆相の場合の出力信号
(ii )である。
以下、本発明ディジタル変復調回路の動作について、第
1図、第2図および第3図を参照して説明する。
1図、第2図および第3図を参照して説明する。
多周波数信号発生器14は、一つの基準となる発振器に
て発生した信号の周波数を可変分周器または固定分周器
を組合せて変換し、3以上の周波数の異なる信号を時分
割的に発生することができるようにしたものである。各
周波数の信号は、所定の時間間隔で切り換えられてシリ
アルに出力される。
て発生した信号の周波数を可変分周器または固定分周器
を組合せて変換し、3以上の周波数の異なる信号を時分
割的に発生することができるようにしたものである。各
周波数の信号は、所定の時間間隔で切り換えられてシリ
アルに出力される。
一方、データ入力端子1)の入力データはクロック入力
端子12の入力クロフクに同期して与えられる。この入
力データはデータ変換器13により所定の論理に従って
変換される。所定の論理とは、たとえば入力データが「
0」の場合には前の出力と同じ出力を出し、入力データ
が「1」の場合には前の出力を反転して出力する。ある
いは、その逆になってもかまわない。
端子12の入力クロフクに同期して与えられる。この入
力データはデータ変換器13により所定の論理に従って
変換される。所定の論理とは、たとえば入力データが「
0」の場合には前の出力と同じ出力を出し、入力データ
が「1」の場合には前の出力を反転して出力する。ある
いは、その逆になってもかまわない。
このデータ変換器13の出力は、排他的論理和ゲート1
5により、入力データが「0」の場合には多周波数信号
発生器14の出力はそのまま、入力データが「1」の場
合には交互に位相を反転して出力される。なお、このと
き入力クロフクの1周期で多周波数信号発生器14から
のシリアル出力は、一連のいくつかの周波数の出力を完
了することにより、入力クロフクとこの出力は同期状態
となっている。このように変調信号出力端子16に取り
出された変調波は、電波や赤外光のメディアを媒体とし
て送信される。
5により、入力データが「0」の場合には多周波数信号
発生器14の出力はそのまま、入力データが「1」の場
合には交互に位相を反転して出力される。なお、このと
き入力クロフクの1周期で多周波数信号発生器14から
のシリアル出力は、一連のいくつかの周波数の出力を完
了することにより、入力クロフクとこの出力は同期状態
となっている。このように変調信号出力端子16に取り
出された変調波は、電波や赤外光のメディアを媒体とし
て送信される。
復調回路はこの変調波を受信し、入力信号と入力クロッ
クの1周期だけ遅らせる遅延線22を介した入力信号と
の排他的論理和をとることにより復調を行う。この回路
は一般的には遅延検波回路と呼ばれるものであり、遅延
線22は入力波形の1周期分を遅延するために通常20
bit〜40bitのシフトレジスタで構成されている
が、本発明では入力波形の1周期だけではなく、データ
の1ビット分に相当する時間、すなわち変調側で作られ
た一連の複数の波形列をすべて遅延しなければならない
。
クの1周期だけ遅らせる遅延線22を介した入力信号と
の排他的論理和をとることにより復調を行う。この回路
は一般的には遅延検波回路と呼ばれるものであり、遅延
線22は入力波形の1周期分を遅延するために通常20
bit〜40bitのシフトレジスタで構成されている
が、本発明では入力波形の1周期だけではなく、データ
の1ビット分に相当する時間、すなわち変調側で作られ
た一連の複数の波形列をすべて遅延しなければならない
。
このために、この遅延線22には200bit〜400
bitのシフトレジスタが必要となるが、最近の集積回
路技術により容易に実現できるものである。
bitのシフトレジスタが必要となるが、最近の集積回
路技術により容易に実現できるものである。
この遅延線22の出力と入力信号とを排他的論理和をと
ることにより入力信号も遅延出力も同相なら「0」、逆
相なら「1」として出力され復調ができる。この出力は
ローパスフィルタ24で高域成分が除去される。
ることにより入力信号も遅延出力も同相なら「0」、逆
相なら「1」として出力され復調ができる。この出力は
ローパスフィルタ24で高域成分が除去される。
受信された変調波の入力信号がノイズや単一キャリアに
より妨害をうけると、排他的論理和ゲート23の出力は
ある期間または妨害キャリアと同じ周波数の期間だけ出
力が不安定となる。しかしこの妨害の時間がローパスフ
ィルタ24ののカットオフ周波数より十分に短ければこ
こで除去され出力データに影響は与えない。特にある周
波数に対しての妨害に対しては、この周波数は全体の信
号の中では一部としてしか使用していないために時間は
短く、このローパスフィルタ24で十分除去が可能であ
る。
より妨害をうけると、排他的論理和ゲート23の出力は
ある期間または妨害キャリアと同じ周波数の期間だけ出
力が不安定となる。しかしこの妨害の時間がローパスフ
ィルタ24ののカットオフ周波数より十分に短ければこ
こで除去され出力データに影響は与えない。特にある周
波数に対しての妨害に対しては、この周波数は全体の信
号の中では一部としてしか使用していないために時間は
短く、このローパスフィルタ24で十分除去が可能であ
る。
本発明は、以上説明したように、変調キャリアに複数の
周波数の信号を用いることにより、たとえその中の一部
の周波数に等しい信号で妨害を受けたとしても送信デー
タを誤りなく復調できる効果がある。
周波数の信号を用いることにより、たとえその中の一部
の周波数に等しい信号で妨害を受けたとしても送信デー
タを誤りなく復調できる効果がある。
第1図は本発明ディジタル変復調回路の変調回路の一実
施例を示すブロック構成図。 第2図は本発明ディジタル変復調回路の復調回路の一実
施例を示すブロック構成図。 第3図は本発明の変調回路の出力波形例を示す図。 1)・・・データ入力端子、12・・・クロック入力端
子、13・・・データ変換器、14・・・多周波数信号
発生器、15・・・排他的論理和ゲート、16・・・変
調信号出力端子、21・・・受信信号入力端子、22・
・・遅延線、23・・・排他的論理和ゲート、24川ロ
ーパスフイルタ、25・・・復BN信号出力端子。
施例を示すブロック構成図。 第2図は本発明ディジタル変復調回路の復調回路の一実
施例を示すブロック構成図。 第3図は本発明の変調回路の出力波形例を示す図。 1)・・・データ入力端子、12・・・クロック入力端
子、13・・・データ変換器、14・・・多周波数信号
発生器、15・・・排他的論理和ゲート、16・・・変
調信号出力端子、21・・・受信信号入力端子、22・
・・遅延線、23・・・排他的論理和ゲート、24川ロ
ーパスフイルタ、25・・・復BN信号出力端子。
Claims (1)
- (1)変調回路には、 3以上の異なる周波数の信号を発生し、入力クロックに
同期して各周波数を時分割で規則的に出力する多周波数
信号発生器と、 上記入力クロックに同期して入力データを所定の論理に
従って変換するデータ変換器と、 上記多周波数信号発生器およびデータ変換器の各出力を
入力し、この多周波数信号発生器から出力される信号の
位相を上記データ変換器の出力により反転あるいは非反
転させることにより変調を行う手段と を含み、 復調回路には、 上記入力クロックの周期に応じて受信信号を遅延させ、
この遅延出力と受信信号との位相状態を検出する検波手
段と、 この検波手段の出力の高域成分を除去するローパスフィ
ルタと を含む ことを特徴とするディジタル変復調回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61024661A JPS62181556A (ja) | 1986-02-05 | 1986-02-05 | デイジタル変復調回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP61024661A JPS62181556A (ja) | 1986-02-05 | 1986-02-05 | デイジタル変復調回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62181556A true JPS62181556A (ja) | 1987-08-08 |
Family
ID=12144328
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP61024661A Pending JPS62181556A (ja) | 1986-02-05 | 1986-02-05 | デイジタル変復調回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62181556A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0467358A2 (en) * | 1990-07-18 | 1992-01-22 | Fujitsu Limited | A demodulator and a polarization diversity receiver for coherent optical communication provided with the demodulator |
-
1986
- 1986-02-05 JP JP61024661A patent/JPS62181556A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0467358A2 (en) * | 1990-07-18 | 1992-01-22 | Fujitsu Limited | A demodulator and a polarization diversity receiver for coherent optical communication provided with the demodulator |
US5253097A (en) * | 1990-07-18 | 1993-10-12 | Fujitsu Limited | Demodulator and a polarization diversity receiver for coherent optical communication provided with the demodulator |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3980825A (en) | System for the transmission of split-phase Manchester coded bivalent information signals | |
JP2704196B2 (ja) | ユニークワード検出器 | |
US4213007A (en) | Method and apparatus for monitoring a pulse-code modulated data transmission | |
JPS62181556A (ja) | デイジタル変復調回路 | |
US4186348A (en) | Receiver for data transmitted by means of the interleaved binary phase shift keyed modulation technique | |
US4218769A (en) | Means for subdividing a baud period into multiple integration intervals to enhance digital message detection | |
US4547738A (en) | Phase shift demodulator | |
JPS5974757A (ja) | 同期信号検出回路 | |
JP2795761B2 (ja) | Msk信号復調回路 | |
JP3134442B2 (ja) | 復調装置 | |
SU896789A1 (ru) | Квазикогерентный демодул тор сигналов фазовой телеграфии | |
JPH01115250A (ja) | 復調搬送波生成方式 | |
JPH06350660A (ja) | 復調装置 | |
JP3088433B2 (ja) | Msk復調装置 | |
SU907859A1 (ru) | Устройство дл приема частотно-манипулированных сигналов | |
JPH06268702A (ja) | Psk復調方式 | |
JPH01117451A (ja) | 復調回路 | |
JPS6025939B2 (ja) | オフセツトqpsk同期信号抽出器 | |
JPS6028457B2 (ja) | クロツク再生回路 | |
JPS5835408B2 (ja) | 差動位相変調波の復調用afc回路 | |
JPH0366245A (ja) | 搬送波再生装置 | |
JPH03154410A (ja) | 狭帯域ディジタルfm復調装置 | |
JPS5974741A (ja) | デイジタルデ−タ伝送方式 | |
JPH08204692A (ja) | 伝送信号のクロックタイミング抽出方法 | |
JPH03267831A (ja) | スペクトラム拡散信号の復調回路 |