JPS62152333A - 電源装置 - Google Patents

電源装置

Info

Publication number
JPS62152333A
JPS62152333A JP60294324A JP29432485A JPS62152333A JP S62152333 A JPS62152333 A JP S62152333A JP 60294324 A JP60294324 A JP 60294324A JP 29432485 A JP29432485 A JP 29432485A JP S62152333 A JPS62152333 A JP S62152333A
Authority
JP
Japan
Prior art keywords
voltage
power
power supply
level
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60294324A
Other languages
English (en)
Inventor
車 章夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60294324A priority Critical patent/JPS62152333A/ja
Publication of JPS62152333A publication Critical patent/JPS62152333A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、電源装置特に、論理装置等に直流電源を供給
する電源装置に関する。
〔従来の技術〕
従来の電源装置は、所定の交流入力電圧をモニターする
ための整流回路を設け、前記整流回路を介して整流平滑
化される直流電圧よシモニター用の直流・電圧Vmを抽
出し、所定の基準電圧Vrefとの比較照合により、V
 m ) VrefまたはVm (Vrefのいずれか
に対応して、それぞれ′1源オンまたは電源オフを指示
する内容の電源制御信号を生成して、論理装置等の負荷
回路に対する直流電源の供給をオンオフしている。従っ
て、例えば瞬断時においては、前記モニター用の直流電
圧Vmが基準電圧Vrefを下廻る時点に対応して前記
直流電源出力はオフされ、復電時においては、前記モニ
ター用の直流電源Vmが基準電圧Vrefを上部る時点
に対応して前記直流電源出力はオンされる。このことは
、論理装置等の電源装置に対する負荷率の大小に関係な
く、常に前記VmとVrefとの比較対照関係のみによ
って行われる。
〔発明が解決しようとする問題点〕
このため、従来の電源装置は、交流入力電圧における電
圧低下時または瞬断時において、前記交流入力電圧のモ
ニター用の直流電圧Vmと基準電圧Vrefとの比較対
照によF)、VmがVrefを下廻る時点に対応して、
論理装置等に供給される直流電源出力がオフされる。し
かしながら、前記論理装置等を含む負荷回路の電源装置
に対する負荷率の小さい場合には、交流入力電圧モニタ
ー用の直流電圧Vmが基準電圧Vrefを下廻る時点に
おいても、なお論理装置等に供給される直流電源・1圧
は、瞬断による電圧低下の時定数が相対的に長いために
、有効な直流電源電圧として保持されている。従って、
従来の電源装置においては、負荷率の大小に関せず、交
流人力′電圧のモニター用の直流電圧Vmを参照して瞬
断時等における電源オフを制御しているために、軽負荷
時における瞬断後の有効直流電源電圧を早目にオフする
結果となシ、電源装置の瞬断過渡期における運用効率を
低下させるといり欠点がある。
〔問題点を解決するための手段〕
本発明の′lt源装置は、所定の交流入力電圧を受電し
て直流電源出力を生成する電源装置において、前記交流
入力電圧における電圧低下または瞬断等の異常時態発生
時に、[圧低下時または瞬電時等においては、前記異常
事態の発生を・電源装置の整流出力電圧または直流電源
出力電圧における電圧低下によυ検出して、前記直流電
源出力をオフとし、復電時においては、前記交流入力電
圧のモニター剛直流′或圧における電圧上昇により前記
復電を検出して前記直流′電源出力をオンとするように
制御する電源オンオフ制御手段を含んで構成される。
〔実施例〕
次に、本発明の実施例について、図面を参照して説明す
る。
第1図は、本発明の一実施例を示すブロック図である。
第1図に示す電源装置は、主電源部を形成する整流スタ
ックl、コンデンサ2およびDC−DCコンバータ3と
、整流出力電圧の低下を検出する回路を形成する抵抗4
〜10.可変抵抗器11゜トランジスタ12.13.フ
ォトカプラ14および定電圧ダイオード15と、交流入
力電圧をモニターして交流入力電圧の復電を検出する回
路を形成する電源トランス16.整流スタック17.コ
ンデンサ18.可変抵抗器19およびコンパレータ20
と、ANDゲート21と、電源オンオフ指示回路22と
、電源確定指示回路23と、!源制御回路24とを含ん
で構成される。
端子51.52から入力される交流人力′電圧は、それ
ぞれ整流スタックlおよび電源トランス16に送られる
。整流スタックlに入力される交流入力電圧は、整流ス
タック1に人力される交流入力・α圧は、整流スタック
lおよびコンデンサ2を介して整流平滑化され、その整
流出力電圧はDC−DCコンバータ3と、抵抗器4〜1
0.可変抵抗器11.トランジスタ!2,13.フォト
カプラ14および定電圧ダイオード15を含む整流出力
電圧の電圧低下検出回路とに供給される。
他方、電源トランス16に入力される交流入力電圧は、
電源トランス16.整流スタック17゜コンデンサ18
および可変抵抗器19を介して整流平滑化され、可変抵
抗器19からは所定のモニター用の直流電圧Vmが検出
されて、コンパレータ20のe入力端子に入力される。
コンパレータ20の■入力端子には、端子56から所定
の基準電圧Vrefが入力されておシ、前記モニター用
の直流電圧Vmと基準電圧vrefとの比較照合によす
、コンパレータ20の出力にu ” H” vヘルiた
は“L”レベルのレベル信号すが出力される。
端子51.52から入力きれる交流入力電圧が正常に人
力されている場合においては、DC−DCコンバータ3
からは正規の直流゛亀源逼圧が出力されて、端子53.
54を介して論理装置等に供給きれている。前記電圧低
下検出回路においては、トランジスタ12は動作状態に
あシ、トランジスタ13は非動作状態にある。このため
、端子55から直流電圧Vcを供給されている7オトカ
プラ14のダイオードはドライブされることがなく、従
ってフォトカプラのコレクタにおけるレベル信号aはw
Hルベルの状態に保持される。また、交流人力電圧モニ
ター用の直流電圧Vmは、基準電圧Vrefに対してV
m ) Vrefの関係にあるため、コンパレータ20
から出力されるレベル信号すは’Lルベルの状態に保持
される。従って、 ANDゲート21から出力嘔れるレ
ベル信号Cは、正常運用状態においては常にIL’とな
シ、一方は電源オンオフ指示回路22を経由して、′電
源オン1を指定する電源制御信号として′電源制御回路
24に送られ、もう一方は電源確定指示回路23を経由
して、所定の′w!L源確定信号として負荷回路を形成
する論理装置等に送出される。
今、端子51.52から入力される父流入力電圧に瞬断
が発生した場合を考える。
前記交流入力電圧の低下に対応して、モニター用の直流
電圧Vmが低下し、 Vm(Vrefとなる時点におい
てコンパレータ2oから出力されるレベル信号すは’L
lレベルから1Hルベルに転移する。端子53.54を
介して接続筋れる論理装置等の負荷率が低い場合には、
コンパレータ20から出力されるレベル信号すが1L″
レベルからlHルベルに転移する時点においては、端子
53.54から負荷に供給される直流電源出力電力は、
未だ有効な電圧レベルにある。他方、電圧低下検出回路
においては、供給されている整流出力電圧が特定のレベ
ルまで低下すると、トランジスタ13が動作状態となシ
フオドカプラ14のダイオードがドライブされる。この
結果フォトカブラ14のコレクタからエミッタ電流が乱
入し、前記コレクタにおけるレベル信号aは1Hルベル
からILルベルに転移する。
本発明においては、端子53.54を介して出力される
直流電源電圧出力の最低動作電圧に対応する整流出力電
圧に対して、フォトカプラ14のコレクタにおけるレベ
ル信号aが1H,ルベルから1Lルベルに転移するよう
に回路定数設定がなされておシ、論理装置等の負荷率が
低い場合にお(は、上述のコンパレータ20から出力さ
れるレベル信号すがlL″レベルからlHルベルに転移
するタイずングに対して、フォトカプラ14のコレクタ
におけるレベル信号aが1Hルベルから1L″レベルに
転移するタイミングの方が遅延している。このレベル信
号a 、 b 、 c (’)BiRal的推移の状況
が第2図に示されている。
第2図に示されるレベル信号a、b、cは、それぞれフ
ォトカプラ14のコレクタ、コンパレータ20の出力お
よびANDゲート21の出力におけるレベル信号の時間
的推移を示している。
時間t1は瞬断が発生したタイミングを示しておシ、時
間t2においてコンパレータ2oがら出力されるレベル
信号すが1Lルベルがらf Hルベルに転移し、時間t
3においてフォトカプラ14のコレクタにおけるレベル
信号aがIHルベルから’ L”レベルに転移して、こ
の結果、時間t3においてANDゲート21がら出力さ
れるレベル信号Cが1Lルベルから”H”レベルに転移
した状況が示される。すなわち、コンパレータ20にお
いては、時間t2において瞬断検出の1日ルベルのレベ
ル信号が生成されてANDゲート21に人力されるが、
この時点においては、フォトカプラ14のコレクタにお
けるレベル信号aは依然としてlHルベルの状態にあシ
、時間t3において始めて1Lルベルに転移する。AN
Dゲート21においては、上記二つのレベル信号a、b
の入力に対して出力されるレベル信号Cは時間t3にお
いてI L wレベルから’H”レベルに転移する。こ
の1Hルベルのレベル信号Cは、一方は電源オンオフ指
示回路22を経由して、1電源オフ1を指定する電源制
御信号として電源制御回路24に送られ、DC−DCコ
ンバータ3に対する電源制御回路24の制御作用を介し
て、直流電源出力電圧はオフされる。また他方は電源確
定指示回路23を経由して、所定の電源不確定信号とし
て負荷回路を形成する論理装置等に送出される。
従って、第2図から明らかなように、軽負荷時において
は、時間13−1.に対応する時間帯分だけ、瞬断時に
おいても論理装置等に有効直流電源電圧が供給され、電
源装置としての運用効率が改善される。
次に、瞬断後の復電時においては、モニター用の直流電
圧Vmが比較的速やかに回復され、第2図に示されるよ
うに、時間t4における復電に対応して、時間t、にお
いてコンパレータ2oがら出力されるレベル信号b?′
i”)(”レベルから”L”レベルに転移する。しかし
、この時間1sにおいては、フォトカプラ14のコレク
タにおけるレベル信号aは依然としてf L ルベルの
ままに保持されておシ、時間t6において始めて1Lル
ベルから1H”レベルに転移する。ANDゲート21に
おいては、上記二つのレベル信号a、bの入力に対して
、出力されるレベル信号Cは時間1sにおいて−Hlレ
ベルから@LIレベルに転移し、以後電源装置の正常運
用中を通じて常にII”レベルに保持される。ANDゲ
ート21から出力される1Lルベルのレベル信号Cは、
一方は電源オンオフ指示回路22を経由して%  ’[
源オン1を指定する電源制御信号として電源制御回路2
4に送られ、DC−DCコンバータ3に対する電源制御
回路24の制御作用を介して直流電源出力電圧がオンさ
れて、端子53.54を介して論理装置等に供給される
。また他方は電源確定指示回路23を経由して、所定の
電源確定信号として負荷回路を形成する論理装置等に送
出される。
〔発明の効果〕
本発明の電源装置は、交流入力電圧における・電圧低下
時または瞬断時において、電源装置の整流出力電圧また
は直流電源出力電圧における電圧低下を参照して1fI
L源オフ1の制御を行うことにより、低負荷時における
有効直流電源出力電圧を最大限に活用して、電源装置の
運用効率を改善することができるという効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
瞬断時および復電時におけるレベル信号の関係を示す波
形図である。 1.17・・・・・・整流スタック、2,18・・印・
コンデンサ、3・・・・・・DC−DCコンバータ、4
〜10・・・・・・抵抗器、11.19・・・・・・可
変抵抗器、12゜13・・・・・・トランジスタ、14
・・・・・・7オトカプラ、15・・・・・・定電圧ダ
イオード、16・・・・・・電源トランス、20・・・
・・・コンパレータ、21・・・・・・ANDゲート、
22・・・・・・電源オンオフ指示回路、23・・・、
・・電源確定指示回路、24・・・・・・′区源制御回
、路。 a、b、c・・・・・・レベル信号。 代理人 弁理士  内 原   [、” J”−:ど 、パ“7・′ 1  、  I’7− Q 流スタッフ       
  15−、 定電圧ターイオ−r。 2 、 f8−−−フンテーノ+f        I
6−−−電、匝トラ/ズ++ 、 IeI−’4変jk
j丸R22−電、斥オ、オフ JW 示GJ l@−T
2.13−、 トランジスタ     23−一一電、
原筏定J旨示回18−14−−−7けトカフ゛ラ   
     24−一一電J牛I Bp口路第1図

Claims (1)

    【特許請求の範囲】
  1. 所定の交流入力電圧を受電して直流電源出力を生成する
    電源装置において、前記交流入力電圧における電圧低下
    または瞬断等の異常事態発生時に、電圧低下時または瞬
    電時等においては、前記異常事態の発生を電源装置の整
    流出力電圧または直流電源出力電圧における電圧低下に
    より検出して前記直流電源出力をオフとし、復電時にお
    いては、前記交流入力電圧のモニター用直流電圧におけ
    る電圧上昇により前記復電を検出して前記直流電源出力
    をオンとするように制御する電源オンオフ制御手段を含
    むことを特徴とする電源装置。
JP60294324A 1985-12-25 1985-12-25 電源装置 Pending JPS62152333A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60294324A JPS62152333A (ja) 1985-12-25 1985-12-25 電源装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60294324A JPS62152333A (ja) 1985-12-25 1985-12-25 電源装置

Publications (1)

Publication Number Publication Date
JPS62152333A true JPS62152333A (ja) 1987-07-07

Family

ID=17806223

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60294324A Pending JPS62152333A (ja) 1985-12-25 1985-12-25 電源装置

Country Status (1)

Country Link
JP (1) JPS62152333A (ja)

Similar Documents

Publication Publication Date Title
US4401895A (en) Supply for providing uninterruptible d-c power to a load
US4484084A (en) Power MOSFET transfer switch
JPH06343262A (ja) 同期整流コンバータ
US11621627B2 (en) Switching mode power supply with zero voltage switching, the primary control circuit and the method thereof
JPS62152333A (ja) 電源装置
US4517470A (en) High frequency inverter
US3548289A (en) Apparatus for supervising the current supplied to loads via antiparallel-connected thyristors
JPH0459646B2 (ja)
US5051730A (en) Circuit arrangement for charging rectifiers for DC energy storage devices in telecommunications systems, particularly telephone switching systems
JPS63108276A (ja) 停電検出方式
JPH10262347A (ja) バックアップ装置及びこの装置を備えたスイッチング電源装置
JPS63262026A (ja) Ac−dcスイツチング電源入力電圧監視回路
JPH1042488A (ja) 電源装置
JPS62152372A (ja) 電源装置
JPH0521987Y2 (ja)
JPS6389053A (ja) スイツチング電源装置
JP2564936Y2 (ja) 電源装置
JPH03124232A (ja) 電源供給方式
JPH077870A (ja) 電源回路装置
JPS5910121A (ja) スイツチングレギユレ−タの停電検出回路
JPS61288747A (ja) 無停電電源装置
JPH04123407U (ja) スイツチング電源の入力電圧監視回路
JPS6079416A (ja) 電源装置
JPH02133072A (ja) インバータ装置の制御方法
JPS61273124A (ja) 電源瞬断アラ−ム表示方式