JPS62112487A - マルチビデオ信号変換装置 - Google Patents
マルチビデオ信号変換装置Info
- Publication number
- JPS62112487A JPS62112487A JP60251935A JP25193585A JPS62112487A JP S62112487 A JPS62112487 A JP S62112487A JP 60251935 A JP60251935 A JP 60251935A JP 25193585 A JP25193585 A JP 25193585A JP S62112487 A JPS62112487 A JP S62112487A
- Authority
- JP
- Japan
- Prior art keywords
- video signal
- signal
- regulation
- output
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Television Systems (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はビデオ信号変換装置に関し、特にイー・アイ・
エイ・スタンダード(IIA 5TA−N D A
RD )に示されたすべてのビデオ信号を入力対象とす
る多目的ビデオ信号変換装置に関するものである。
エイ・スタンダード(IIA 5TA−N D A
RD )に示されたすべてのビデオ信号を入力対象とす
る多目的ビデオ信号変換装置に関するものである。
従来、この種のビデオ信号変換装置は、出力ビデオ信号
の規格に近い信号規格を持った入力ビデオ信号のみを対
象として放送規格の信号に変換処理するものであり、広
範囲の入力ビデオ信号規格を対象としたものはなかった
。
の規格に近い信号規格を持った入力ビデオ信号のみを対
象として放送規格の信号に変換処理するものであり、広
範囲の入力ビデオ信号規格を対象としたものはなかった
。
すなわち、従来のビデオ信号変換装置は、入力ビデオ信
号をA/D変換した後、フレームメモリに記憶し、この
フレームメモリを読出す際に、単に出力ビデオ信号の規
格の画素数およびライン数に合わせた読出しを行うのみ
であった。
号をA/D変換した後、フレームメモリに記憶し、この
フレームメモリを読出す際に、単に出力ビデオ信号の規
格の画素数およびライン数に合わせた読出しを行うのみ
であった。
上述したようなビデオ信号変換装置においては、出力ビ
デオ信号規格に近い信号規格以外の規格を持った入力ビ
デオ信号を対象とした場合に得られる画像は、入力画像
の部分画像であったり、四方をブランクで囲んだ画像で
あったりして、入力画保全体または出力画面一杯を使っ
た出力画像を変換出力することができなかった。
デオ信号規格に近い信号規格以外の規格を持った入力ビ
デオ信号を対象とした場合に得られる画像は、入力画像
の部分画像であったり、四方をブランクで囲んだ画像で
あったりして、入力画保全体または出力画面一杯を使っ
た出力画像を変換出力することができなかった。
このような問題点を解決するために本発明は、人力ビデ
オ信号をアナログ/デジタル変換するA/D変換手段と
、アナログ/デジタル変換された入力ビデオ信号の規格
の画素数およびライン数を出力ビデオ信号の規格の画素
数およびライン数にデータ変換するだめの信号処理手段
と、デジタルの入力ビデオ信号をデジタル/アナログ変
換するD/A変換手段とを装置に設けるようにしたもの
である。
オ信号をアナログ/デジタル変換するA/D変換手段と
、アナログ/デジタル変換された入力ビデオ信号の規格
の画素数およびライン数を出力ビデオ信号の規格の画素
数およびライン数にデータ変換するだめの信号処理手段
と、デジタルの入力ビデオ信号をデジタル/アナログ変
換するD/A変換手段とを装置に設けるようにしたもの
である。
本発明においては、出力画面の大きさに合わせた画素数
、ライン数を発生することができる。
、ライン数を発生することができる。
本発明に係わるマルチビデオ信号変換装置の一実施例を
図に示す。図において、1は入力端子、2はA/D変換
手段としてのA/D変換器、3はフレームメモリ、4は
ライトアドレス発生器、5は信号処理手段としでのリサ
ンプリング回路、6はメモリ、:1ントローラ、7は1
〕/A変換手段としてのD/A変換器、8はビデオエン
コーダ、9ば出力端子である。
図に示す。図において、1は入力端子、2はA/D変換
手段としてのA/D変換器、3はフレームメモリ、4は
ライトアドレス発生器、5は信号処理手段としでのリサ
ンプリング回路、6はメモリ、:1ントローラ、7は1
〕/A変換手段としてのD/A変換器、8はビデオエン
コーダ、9ば出力端子である。
図において、入力端子1から入力されるビデオ信号aの
内、水平同期信号すおよび垂直同期信号Cは、ライトア
ドレス発生器4に入力され、入ツノビデオ信号aに同期
したフ1.ノームメモリ3の書込信号(ライ1−アドレ
ス)に変換され、メモリコントローラ6を通してフし・
−ムメモリ3に供給される。
内、水平同期信号すおよび垂直同期信号Cは、ライトア
ドレス発生器4に入力され、入ツノビデオ信号aに同期
したフ1.ノームメモリ3の書込信号(ライ1−アドレ
ス)に変換され、メモリコントローラ6を通してフし・
−ムメモリ3に供給される。
また、入力ビデオ信号aの内、映像信号dは、A/D変
換器2でデジタルデータddに変換され、ライトアドレ
ス発生器4で発生されたライトアドレス信号を使用して
フレームメモリ3に書込まれる。フレームメモリ3に書
込まれた入力ビデオ信号のデジタルデータddは、メモ
リコントローラ6から発生される読出し信号により読出
され、リジンプリング回路5に出力される。リサンプリ
ング回路5では、デジタルデータddを出力画像の画素
数およびライン数に合わせるための画素の圧縮または拡
大処理が行われる。リサンプリング回路5において出力
ビデオ信号の規格に変換された入力ビデオ信号のデジタ
ルデータdeは、D/A変換器7にてアナログ信号eに
変換され、ビデオエンコーダ8に入力される。
換器2でデジタルデータddに変換され、ライトアドレ
ス発生器4で発生されたライトアドレス信号を使用して
フレームメモリ3に書込まれる。フレームメモリ3に書
込まれた入力ビデオ信号のデジタルデータddは、メモ
リコントローラ6から発生される読出し信号により読出
され、リジンプリング回路5に出力される。リサンプリ
ング回路5では、デジタルデータddを出力画像の画素
数およびライン数に合わせるための画素の圧縮または拡
大処理が行われる。リサンプリング回路5において出力
ビデオ信号の規格に変換された入力ビデオ信号のデジタ
ルデータdeは、D/A変換器7にてアナログ信号eに
変換され、ビデオエンコーダ8に入力される。
一方、水平同期信号す、垂直同期信号Cは、メモリコン
トローラ6にて出力ビデオ信号の規格に変換され、水平
同期信号f、垂直同期信号8としてビデオエンコーダ8
に入力される。
トローラ6にて出力ビデオ信号の規格に変換され、水平
同期信号f、垂直同期信号8としてビデオエンコーダ8
に入力される。
アナログ信号eと水平同期信号f、垂直同期信号gは、
ビデオエンコーダ8により、NTSC又はHD T V
(High Definition TV :高品位
テレビジョン)の放送規格に変換され、出力画像のビデ
オ信号りとして出力端子9から出力される。
ビデオエンコーダ8により、NTSC又はHD T V
(High Definition TV :高品位
テレビジョン)の放送規格に変換され、出力画像のビデ
オ信号りとして出力端子9から出力される。
以上説明したように本発明は、フレームメモリの後段に
リサンプリング回路を付加して入力画像規格のビデオ信
号を出力画像規格のビデオ信号へ変換することにより、
広範囲な入力画像規格のビデオ信号を放送規格(NTS
C又はHDTV)のビデオ信号に変換することができ、
出力画面サイズぴったりに人力画像を変換出力すること
ができる効果がある。
リサンプリング回路を付加して入力画像規格のビデオ信
号を出力画像規格のビデオ信号へ変換することにより、
広範囲な入力画像規格のビデオ信号を放送規格(NTS
C又はHDTV)のビデオ信号に変換することができ、
出力画面サイズぴったりに人力画像を変換出力すること
ができる効果がある。
図は本発明に係わるマルチビデオ信号変換装置の一実施
例を示す系統図である。 1・・・・入力端子、2・・・・A/D変換器、3・・
・・フレームメモリ、4・・・・ライトアドレス発生器
、5・・・・リサンプリング回路、6・・・・メモリコ
ントローラ、7・・・・D/A変換器、8・・・・ビデ
オエンコーダ、9・・・・出力端子。
例を示す系統図である。 1・・・・入力端子、2・・・・A/D変換器、3・・
・・フレームメモリ、4・・・・ライトアドレス発生器
、5・・・・リサンプリング回路、6・・・・メモリコ
ントローラ、7・・・・D/A変換器、8・・・・ビデ
オエンコーダ、9・・・・出力端子。
Claims (1)
- 多種多様な信号規格をもったコンピュータグラフィック
等のビデオ信号をNTSC又はHDTV規格の放送用テ
レビビデオ信号に変換するマルチビデオ信号変換装置に
おいて、入力ビデオ信号をアナログ/デジタル変換する
A/D変換手段と、アナログ/デジタル変換された入力
ビデオ信号の規格の画素数およびライン数を出力ビデオ
信号の規格の画素数およびライン数にデータ変換するた
めの信号処理手段と、デジタルの入力ビデオ信号をデジ
タル/アナログ変換するD/A変換手段とを備えたこと
を特徴とするマルチビデオ信号変換装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60251935A JPS62112487A (ja) | 1985-11-12 | 1985-11-12 | マルチビデオ信号変換装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60251935A JPS62112487A (ja) | 1985-11-12 | 1985-11-12 | マルチビデオ信号変換装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62112487A true JPS62112487A (ja) | 1987-05-23 |
Family
ID=17230159
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60251935A Pending JPS62112487A (ja) | 1985-11-12 | 1985-11-12 | マルチビデオ信号変換装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62112487A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01264482A (ja) * | 1988-04-15 | 1989-10-20 | Pioneer Electron Corp | テレビジョン信号受信装置 |
-
1985
- 1985-11-12 JP JP60251935A patent/JPS62112487A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01264482A (ja) * | 1988-04-15 | 1989-10-20 | Pioneer Electron Corp | テレビジョン信号受信装置 |
JPH0511832B2 (ja) * | 1988-04-15 | 1993-02-16 | Pioneer Electronic Corp |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100311478B1 (ko) | 디지털 티브이의 포맷 변환장치 | |
WO2002104034A1 (en) | Method and apparatus for high-definition multi-screen display | |
US5231490A (en) | Apparatus for converting aspect ratio and number of scanning lines of a video signal | |
JPH1075430A (ja) | ビデオデータ処理装置およびビデオデータ表示装置 | |
CA2263069A1 (en) | A high-resolution television system | |
TWI649864B (zh) | 影像感測裝置及影像感測方法 | |
JPS62112487A (ja) | マルチビデオ信号変換装置 | |
JP2985194B2 (ja) | 画像処理装置 | |
JP2870697B2 (ja) | 分割表示方式 | |
JP2809322B2 (ja) | Muse信号の子画面表示回路 | |
KR100223568B1 (ko) | 디지탈 브이시알에서 정지화 재생 메모리의 제어장치 | |
JP2830954B2 (ja) | テレビジョン信号処理装置 | |
JP2780675B2 (ja) | Hd−ws変換装置 | |
KR970011537B1 (ko) | 영상입력기 | |
JPH01129678A (ja) | 映像信号変換装置 | |
JPH10210363A (ja) | 映像合成装置 | |
JPH02202189A (ja) | テレビジョン受信機 | |
JPS63189057A (ja) | 映像信号複合化装置 | |
JPS5632887A (en) | Tv signal conversion system using memory for video signal | |
JPS62118680A (ja) | デイジタルtvにおける多画像表示方法 | |
JPH0511832B2 (ja) | ||
JP3331227B2 (ja) | 撮像装置 | |
JPS63261477A (ja) | 映像信号記憶装置 | |
JPH048062A (ja) | 画像読み取り装置 | |
JPH05344471A (ja) | 映像信号処理装置 |