JPS6211176A - ボ−ドアダプタ良否判別方法 - Google Patents

ボ−ドアダプタ良否判別方法

Info

Publication number
JPS6211176A
JPS6211176A JP60150409A JP15040985A JPS6211176A JP S6211176 A JPS6211176 A JP S6211176A JP 60150409 A JP60150409 A JP 60150409A JP 15040985 A JP15040985 A JP 15040985A JP S6211176 A JPS6211176 A JP S6211176A
Authority
JP
Japan
Prior art keywords
light emitting
emitting diode
board
pattern
pulse signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60150409A
Other languages
English (en)
Inventor
Koujirou Yoshizawa
吉沢 光治良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60150409A priority Critical patent/JPS6211176A/ja
Publication of JPS6211176A publication Critical patent/JPS6211176A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Testing Of Short-Circuits, Discontinuities, Leakage, Or Incorrect Line Connections (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔注業上の利用分野〕 本発明は、ボードアダプタ良否判定方法、待に、各種O
A機器のトラブルシューティングに用いるボードアダプ
タのパターン検査を行なうためのボードアダプタ良否判
別方法に関する0 〔従来の技術〕 従来のボードアダプタ良否判別方法はパターン検量が回
路酊等にて1パターンずつ良否判定を行っていた0 〔発明が解決しようとする問題点〕 しかしながら、このような上述した従来のボードアダプ
タ良否判別方法は、ボードアダプタの1パターンずつの
チェ、りであったため、チェック洩れを発生する恐れが
あるという欠点がある。
〔問題点を解決するための手段〕
本発明のボードアダプタ良否判別方法は、発振回路〜ド
ライバ回路から送出される2種類のパルス信号により、
検量結果が発光ダイオードに出力される良否判定の自動
化、チェ、り洩れの皆無を可能とするように構成される
〔実施例〕
次に、不発明の実施例について、図面を参照して説明す
る。
第1図は、本発明の一実施例を示す平面図である0 第1図に示すボードアダプタ良否判別方法において、被
検畳ボードアダプタ2は、折り返しンケ、ト1と入力カ
ード3によシ、検査器4に接続され、モニタ用ダイオー
ド7は、発光ダイオード5と同期がとられている。検査
結果の良否は、検査器4からのパルス信号が発光ダイオ
ード5と発光ダイオード6を通して被検査ボードアダプ
タ2に送出されることにより判別される。
次に、第2図に示すブロック図により第3図に示すパル
ス波形図を参照しながら動作を説明する。
発振回路8からドライバ回路9を通して第3図 ′に示
すように送出された//2種類のパルス信号は正負逆相
の波形である。2檎類のパルス信号は、各々発光ダイオ
ード5、発光ダイオード6全通して、入力カード3、折
り返しソケットlを介して被検量ボードアダプタ2に印
加される。入力カード3、折シ返しソケットIKよシ、
パターンA〜Dを縫うようにI接続される。
検査結果が良の場合は、発光ダイオード5と発光ダイオ
ード6が、交互に点滅する。結果が否の場合は21Bり
あり、例えば、パターン八が断線の時は1発光ダイオー
ド5は消灯し、発光ダイオード6は点滅する。
また、パターンAとパターンBが短絡の時は。
2檎類のパルス信号は重なるため、発光ダイオード5と
発光ダイオード6は点灯し放しとなる。
〔発明の効果〕
本発明のボードアダプタ良否判別方法は、被検査ボード
アダプタのパターンの検量結果を、発光ダイオードの点
滅、点灯、消灯により、パターンの良否判定が自動的に
でき、しかも、チェック洩れなくできるという効果があ
る。
【図面の簡単な説明】
第1図は本発明の一実施例を示す平面図、第2図は第1
図に示す実施例の詳細を説明するためのプロ、り図、第
3図は第2図に示す各点のパルス波形図である。 l・・・・・・折り返しソケット、2・・・・・・被検
査ボードアダプタ、3・・・・・・入力カード、4・・
・・・・検査器、5・・・・・・発光ダイオード、6・
・・・・発光ダイオード%7・・・・・・モニタ用発光
ダイオード、8・川・・発振回路、9・・・・・・ドラ
イバ回路、A−D・・・・・・パターン。 \ ぐ0 hさ L、−−−−−一−−−−−−−−、−、、−−J第 
3 図

Claims (1)

    【特許請求の範囲】
  1. 各種OA機器のトラブルシューティングに用いるボード
    アダプタのパターンチェックにおいて、発振回路とドラ
    イバ回路と発光ダイオードとからなる検査器により、前
    記ボードアダプタのパターンを縫うように2種類のパル
    ス信号を流して、前記発光ダイオードの点滅、点灯、消
    灯を目視することにより良否の判別を行うことを特徴と
    するボードアダプタ良否判別方法。
JP60150409A 1985-07-08 1985-07-08 ボ−ドアダプタ良否判別方法 Pending JPS6211176A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60150409A JPS6211176A (ja) 1985-07-08 1985-07-08 ボ−ドアダプタ良否判別方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60150409A JPS6211176A (ja) 1985-07-08 1985-07-08 ボ−ドアダプタ良否判別方法

Publications (1)

Publication Number Publication Date
JPS6211176A true JPS6211176A (ja) 1987-01-20

Family

ID=15496323

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60150409A Pending JPS6211176A (ja) 1985-07-08 1985-07-08 ボ−ドアダプタ良否判別方法

Country Status (1)

Country Link
JP (1) JPS6211176A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007010552A (ja) * 2005-07-01 2007-01-18 Fujitsu Ltd バックワイヤリングボードの診断方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007010552A (ja) * 2005-07-01 2007-01-18 Fujitsu Ltd バックワイヤリングボードの診断方式

Similar Documents

Publication Publication Date Title
JP2783243B2 (ja) Cmos集積回路の故障検出方法及び装置
US6466885B2 (en) Line tester
JPS6211176A (ja) ボ−ドアダプタ良否判別方法
TWI463149B (zh) 檢測裝置
CN110118911A (zh) Usbc电缆测试电路
US5479101A (en) Ignition coil tester for testing a vehicle engine ignition coil
CN213482386U (zh) Usb转接板测试电路及测试工装
US20030151418A1 (en) Low voltage circuit tester
CN116256615A (zh) 芯片检测方法和设备、存储介质及电子装置
US20080297168A1 (en) Methods and apparatus for testing one or more differential signaling channels for opens
WO2021203962A1 (zh) 一种电脑辅助电路通断检查仪
CN202693776U (zh) Led灯条板检测工装和贴片生产线
CN105093051A (zh) 一种电路板并行在线测试平台
EP1231474A3 (de) Verfahren und Vorrichtung zum Lokalisieren von möglicherweise fehlerhaften Stiften in einem Prüfadapter sowie Stiftziehwerkzeug
JP2001165986A (ja) ケーブル検査装置
CN214278400U (zh) 一种对检测工装线路点检的装置
KR100461862B1 (ko) 테스트 회로가 내장된 전차선 전압 측정 회로
CN219179589U (zh) 一种应用于ic测试机的检测装置
KR101904550B1 (ko) 전기 회로 검사 시스템 및 그 방법
JPH0219778A (ja) 高周波混成集積回路検査治具
KR200306499Y1 (ko) 차량용 디지털 검침기
JPS6254178A (ja) 試験装置
JPH0413665Y2 (ja)
JPS63256872A (ja) 2点間測定式導通試験器
JPH074596Y2 (ja) 機器の接地状態試験装置