JPS6187491A - 色信号処理回路 - Google Patents
色信号処理回路Info
- Publication number
- JPS6187491A JPS6187491A JP59209199A JP20919984A JPS6187491A JP S6187491 A JPS6187491 A JP S6187491A JP 59209199 A JP59209199 A JP 59209199A JP 20919984 A JP20919984 A JP 20919984A JP S6187491 A JPS6187491 A JP S6187491A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- blanking period
- digital signal
- converting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Color Television Systems (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明はテレビジョン信号のディジタル処理装置におい
て、特に色信号をディジタル信号に変換した際に帰線消
去期間の信号をメモリーに記憶しないようにした色信号
処理回路に関する。
て、特に色信号をディジタル信号に変換した際に帰線消
去期間の信号をメモリーに記憶しないようにした色信号
処理回路に関する。
〈従来技術〉
従来、テレビジョン信号はアナログ処理されており、こ
の信号は同期信号に応じて逐次ブラウン管に送給され、
カラー画像を再生しているものであった。
の信号は同期信号に応じて逐次ブラウン管に送給され、
カラー画像を再生しているものであった。
一方、最近のIC技術やLSI技術に伴うテレヒ技術の
進歩により、テレビジョン信号ヲディジタル変換して処
理するディジタル信号処理が行なわれるようになり、こ
のテレビジョン1言号のディジタル処理過程においては
、ディジタル信号に変換後少なくとも一走査線より数置
面までの信号を記憶回路に記憶し、所定の信号操作を行
なった後に随時アナログ信号tて変換しブラウン管へ送
給してカラー画像を再生するようにしたものが発明され
ている。
進歩により、テレビジョン信号ヲディジタル変換して処
理するディジタル信号処理が行なわれるようになり、こ
のテレビジョン1言号のディジタル処理過程においては
、ディジタル信号に変換後少なくとも一走査線より数置
面までの信号を記憶回路に記憶し、所定の信号操作を行
なった後に随時アナログ信号tて変換しブラウン管へ送
給してカラー画像を再生するようにしたものが発明され
ている。
上記のようにディジタル信号を一旦記憶回路に記憶させ
るものにおいては、記憶回路が大容量のものを必要とす
るため、なるべく記憶容量を節約する必要があろう例え
ば、第4図に示す色差信号成分番でおいては、その信号
成分を単K ティシタル信号化しただけではブラウン管
に表示されることのない水平帰線消去期間Hの信号レベ
ルまで記憶回路に記憶されているため無駄である。しか
しながら、この水平帰線消去期間の信号レベルは三原色
信号の基糸レベルとなるため、これを再び再生する手段
が必要である。
るものにおいては、記憶回路が大容量のものを必要とす
るため、なるべく記憶容量を節約する必要があろう例え
ば、第4図に示す色差信号成分番でおいては、その信号
成分を単K ティシタル信号化しただけではブラウン管
に表示されることのない水平帰線消去期間Hの信号レベ
ルまで記憶回路に記憶されているため無駄である。しか
しながら、この水平帰線消去期間の信号レベルは三原色
信号の基糸レベルとなるため、これを再び再生する手段
が必要である。
く目 的〉
本発明は、上記記憶容量の節約を行なうものであり、帰
線消去期間の信号レベルを記憶させず。
線消去期間の信号レベルを記憶させず。
そしてアナログ信号変換時には帰線消去期間の電圧レベ
ルを正しく再生できるようにした色信号処理回路を提供
するものである。
ルを正しく再生できるようにした色信号処理回路を提供
するものである。
〈発明の構成〉
本発明の色信号処理回路では、水平帰線消去期間の電圧
レベルをA/D変換の際の基準レベルとなし、ディジタ
ル信号変換後、この水平帰線消去期間のみ記憶回路に記
憶させずD/A変換する際には該帰線消去期間において
基準レベルに相当するディジタル信号を付加して元の色
信号を再生しようとするものである。
レベルをA/D変換の際の基準レベルとなし、ディジタ
ル信号変換後、この水平帰線消去期間のみ記憶回路に記
憶させずD/A変換する際には該帰線消去期間において
基準レベルに相当するディジタル信号を付加して元の色
信号を再生しようとするものである。
〈実施例〉
以下、本考案の一実施例を図面に従って説明すると、第
1図において、1は複合映像信号より輝度信号Yと色差
信号R−Y 、B−Yと同期信号Cとを取出す複合映像
信号分離回路であり、復調された色差信号R−Y、B−
Yはそれぞれの信号の帰線消去期間の電圧レベルを基僧
レベルになるようにバイアス制御回路2にて補正され、
これらの出力および輝度信号YはA/D変換器3にで制
御回路4のクロック信号C,をもとにディジタル信号に
変換される。変換されたそれぞれのディジタ、ル信号は
制御回路4のアドレス信号C2に従って記憶回路5に上
記帰線消去期間を除いて記憶される。そして記憶された
ディジタル信号は、様々の信号操作をされた後、順次ラ
ッチ回路6にで呼び出され、順次D/A変換回路7に入
力されるが、同期信号CKより帰線消去期間になると、
前記ラッチ回路の動作を停止し、ビット付加回路8によ
り基準レベルのディジタル信号を付加してD/’A変換
回路7に入力しアナログの色差信号を取出すこれは、マ
トリックス回路9を通じてブラウン管CRTに映像信号
を供給しカラー画像を再生しているものである。
1図において、1は複合映像信号より輝度信号Yと色差
信号R−Y 、B−Yと同期信号Cとを取出す複合映像
信号分離回路であり、復調された色差信号R−Y、B−
Yはそれぞれの信号の帰線消去期間の電圧レベルを基僧
レベルになるようにバイアス制御回路2にて補正され、
これらの出力および輝度信号YはA/D変換器3にで制
御回路4のクロック信号C,をもとにディジタル信号に
変換される。変換されたそれぞれのディジタ、ル信号は
制御回路4のアドレス信号C2に従って記憶回路5に上
記帰線消去期間を除いて記憶される。そして記憶された
ディジタル信号は、様々の信号操作をされた後、順次ラ
ッチ回路6にで呼び出され、順次D/A変換回路7に入
力されるが、同期信号CKより帰線消去期間になると、
前記ラッチ回路の動作を停止し、ビット付加回路8によ
り基準レベルのディジタル信号を付加してD/’A変換
回路7に入力しアナログの色差信号を取出すこれは、マ
トリックス回路9を通じてブラウン管CRTに映像信号
を供給しカラー画像を再生しているものである。
ここで、上記バイアス制御回路2の回路例を図示すると
、トランジスタTr1.Tr2にはそれぞれ色差信号R
−Y、B−YがそれぞれコンデンサCを通じて入力され
、水平同期信号がTr3に入力される。Tr3aそのコ
レクタに抵抗VRを介して電源に接続されるとともにダ
イオードDを介してトランジスタTrl、Tr2にバイ
アス電圧として供給されている。この回路において水平
同期ハルスが入力されると、これCて従いトランジスタ
Tr3がOFFされ、そのコレクタ電圧が抵抗VRに従
ってダイオードDを介してトランジスタTr】、Tr2
のバイアス電圧として加わり、電圧レベルVBASEを
抵抗VRにより制御できるようになる。そしてこの電圧
レベルを第4図に示すA/’DV RE F 変換器の基準レベル−丁−に合わせることにより帰線消
去期間中の電圧レベルをディジタル信号での中間レベル
の信号(例えば4ビツトでは1000(1))に変換す
ることができるものである。
、トランジスタTr1.Tr2にはそれぞれ色差信号R
−Y、B−YがそれぞれコンデンサCを通じて入力され
、水平同期信号がTr3に入力される。Tr3aそのコ
レクタに抵抗VRを介して電源に接続されるとともにダ
イオードDを介してトランジスタTrl、Tr2にバイ
アス電圧として供給されている。この回路において水平
同期ハルスが入力されると、これCて従いトランジスタ
Tr3がOFFされ、そのコレクタ電圧が抵抗VRに従
ってダイオードDを介してトランジスタTr】、Tr2
のバイアス電圧として加わり、電圧レベルVBASEを
抵抗VRにより制御できるようになる。そしてこの電圧
レベルを第4図に示すA/’DV RE F 変換器の基準レベル−丁−に合わせることにより帰線消
去期間中の電圧レベルをディジタル信号での中間レベル
の信号(例えば4ビツトでは1000(1))に変換す
ることができるものである。
次に第3図にてビット付加回路8の回路図を図示すると
、これはラッチ回I洛6,6の出力線のうち最上位ビッ
トMSHの信号線に同期信号の反転出力をOR回路11
.11にて論理和したものであり、水平同期信号が入力
され帰線消去期間になった際にラッチ回路6,6はRs
端子によりリセットされ、その出力信号の最上位ビット
M S Bに同期信号を加えることにより例えば4ビツ
トのディジタル信号においては1000F杓となり、前
記帰線消去iA間中の中間レベルの信号が付加されるも
のである。
、これはラッチ回I洛6,6の出力線のうち最上位ビッ
トMSHの信号線に同期信号の反転出力をOR回路11
.11にて論理和したものであり、水平同期信号が入力
され帰線消去期間になった際にラッチ回路6,6はRs
端子によりリセットされ、その出力信号の最上位ビット
M S Bに同期信号を加えることにより例えば4ビツ
トのディジタル信号においては1000F杓となり、前
記帰線消去iA間中の中間レベルの信号が付加されるも
のである。
く効 果〉
したがって、本発明の色信号処理回路では、A/D変換
器でその電圧レベルをディジタル信号の中間レベルにし
ておき、D/A変換の直前において同期信号にしたがっ
て、その中間レベルを示すディジタル信号を伺加するこ
とにより肥・諺回路内に帰線消去期間中の電圧レベルが
記憶されなくとも1元の色信号を再生することができる
ため。
器でその電圧レベルをディジタル信号の中間レベルにし
ておき、D/A変換の直前において同期信号にしたがっ
て、その中間レベルを示すディジタル信号を伺加するこ
とにより肥・諺回路内に帰線消去期間中の電圧レベルが
記憶されなくとも1元の色信号を再生することができる
ため。
記憶装置の効率的な利用ができるとともにその処理速度
を向上させることが容易にできるものである。さらに帰
線消去信号の電圧レベルを基準レベルとしてA/D変換
しているために、そのディジタル信号変換時におけるダ
イナミックレンジを広くすることかできる利点も生じる
ものである。
を向上させることが容易にできるものである。さらに帰
線消去信号の電圧レベルを基準レベルとしてA/D変換
しているために、そのディジタル信号変換時におけるダ
イナミックレンジを広くすることかできる利点も生じる
ものである。
第1図は本考案の色言号処理回路の一実施例を示すブロ
ック図、第2図は同色信号処理回路のバイアス制御回路
の回路図、第3図は同色信号処理回路のビット付加回路
の回路図、第4図は色差信号の波形図である。 2・・・バイアス制御回路、3・・・A/D変換回路、
4・・・制御回路、5・・・記・遣口路、7・・・D/
A変換回路、8・・・ビット付加回路。
ック図、第2図は同色信号処理回路のバイアス制御回路
の回路図、第3図は同色信号処理回路のビット付加回路
の回路図、第4図は色差信号の波形図である。 2・・・バイアス制御回路、3・・・A/D変換回路、
4・・・制御回路、5・・・記・遣口路、7・・・D/
A変換回路、8・・・ビット付加回路。
Claims (1)
- 1、テレビジョン受像機の色信号をディジタル処理する
装置において、帰線消去期間の電圧レベルを基準レベル
へ制御するバイアス制御手段とこの基準レベルに従って
ディジタル信号変換するA/D変換手段と、このディジ
タル信号のうち帰線消去期間のみ記憶しない記憶手段と
、該記憶手段からディジタル信号を引出すとともに帰線
消去期間には基準レベルを再生するためのディジタル信
号を付加するビット付加手段とこのディジタル信号出力
をアナログ信号に変換するD/A変換手段とからなる色
信号処理回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59209199A JPH0640671B2 (ja) | 1984-10-03 | 1984-10-03 | 色信号処理回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59209199A JPH0640671B2 (ja) | 1984-10-03 | 1984-10-03 | 色信号処理回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6187491A true JPS6187491A (ja) | 1986-05-02 |
JPH0640671B2 JPH0640671B2 (ja) | 1994-05-25 |
Family
ID=16568990
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59209199A Expired - Fee Related JPH0640671B2 (ja) | 1984-10-03 | 1984-10-03 | 色信号処理回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0640671B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63157576A (ja) * | 1986-12-22 | 1988-06-30 | Toshiba Corp | 遅延演算回路及び遅延演算方法 |
US4860090A (en) * | 1987-03-09 | 1989-08-22 | Hitachi, Ltd. | Digital signal processing circuit driven by a switched clock and used in television receiver for processing standard and nonstandard television signals |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5080033A (ja) * | 1973-11-12 | 1975-06-28 | ||
JPS53102625A (en) * | 1977-02-18 | 1978-09-07 | Nippon Telegr & Teleph Corp <Ntt> | Transmission system of horizontal blanking waveform for television signal |
JPS5548750A (en) * | 1978-10-03 | 1980-04-08 | Asahi Chem Ind Co Ltd | Photosensitive resin plate for back carbon printing |
-
1984
- 1984-10-03 JP JP59209199A patent/JPH0640671B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5080033A (ja) * | 1973-11-12 | 1975-06-28 | ||
JPS53102625A (en) * | 1977-02-18 | 1978-09-07 | Nippon Telegr & Teleph Corp <Ntt> | Transmission system of horizontal blanking waveform for television signal |
JPS5548750A (en) * | 1978-10-03 | 1980-04-08 | Asahi Chem Ind Co Ltd | Photosensitive resin plate for back carbon printing |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63157576A (ja) * | 1986-12-22 | 1988-06-30 | Toshiba Corp | 遅延演算回路及び遅延演算方法 |
US4860090A (en) * | 1987-03-09 | 1989-08-22 | Hitachi, Ltd. | Digital signal processing circuit driven by a switched clock and used in television receiver for processing standard and nonstandard television signals |
Also Published As
Publication number | Publication date |
---|---|
JPH0640671B2 (ja) | 1994-05-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4569079A (en) | Image data masking apparatus | |
US5389974A (en) | Automatic converting device of television broadcasting mode | |
CA1332461C (en) | Image signal processor | |
US5452022A (en) | Image signal storage device for a still video apparatus | |
JPH0477513B2 (ja) | ||
JPS6187491A (ja) | 色信号処理回路 | |
EP0625827B1 (en) | Digital-to-analog converter | |
JP2501952B2 (ja) | テレビジョン受像機の画面停止回路 | |
US5333015A (en) | Image signal processing apparatus having noise eliminating and special effect mode | |
JP3030946B2 (ja) | ビデオカメラ | |
JP3080478B2 (ja) | ペデスタルレベル付加装置 | |
JPS59193619A (ja) | 画像処理回路 | |
KR970011537B1 (ko) | 영상입력기 | |
JPH067630Y2 (ja) | ビデオクランプ回路 | |
KR910006031Y1 (ko) | 디지탈 영상처리 시스템에서 정지화면의 프레임 및 필드 메모리 선택회로 | |
JPH01208081A (ja) | 複数画面表示処理装置 | |
JPH0265591A (ja) | デジタルカラー映像信号処理回路 | |
JPH0553569A (ja) | 静止画システムのデータ変換回路 | |
JPH06276410A (ja) | レベル補正装置 | |
JPH08191403A (ja) | ビデオ信号取り込み装置 | |
JPH0127631B2 (ja) | ||
JPH1098383A (ja) | 信号変換器 | |
KR890017946A (ko) | 텔레비젼이나 비디오테이프레코오더 화면 아트 회로 및 방법 | |
JPH02104190A (ja) | 記憶装置 | |
JPH01164182A (ja) | 映像信号記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
LAPS | Cancellation because of no payment of annual fees |