JPS6181223U - - Google Patents
Info
- Publication number
- JPS6181223U JPS6181223U JP16571884U JP16571884U JPS6181223U JP S6181223 U JPS6181223 U JP S6181223U JP 16571884 U JP16571884 U JP 16571884U JP 16571884 U JP16571884 U JP 16571884U JP S6181223 U JPS6181223 U JP S6181223U
- Authority
- JP
- Japan
- Prior art keywords
- shift register
- output
- sequence signal
- stage
- exclusive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 4
- 238000010586 diagram Methods 0.000 description 3
Description
第1図はm系列信号発生回路の原理説明図、第
2図は第1図の回路の動作説明図、第3図は本案
の実施例を示す図である。 1…シフトレジスタ、2…排他的論理和回路、
4…シフトパルス、5…NOR回路、6…OR回
路。
2図は第1図の回路の動作説明図、第3図は本案
の実施例を示す図である。 1…シフトレジスタ、2…排他的論理和回路、
4…シフトパルス、5…NOR回路、6…OR回
路。
Claims (1)
- 複数N個のフリツプフロツプからなるN段のシ
フトレジスタと、排他的論理和回路を含み、前記
シフトレジスタの最終段の出力と他の段の出力の
排他的論理和を前記シフトレジスタの初段に入力
し、シフトレジスタの出力2値系列信号が最大周
期2N−1となるようにしたm系列信号発生回路
において、前記フリツプフロツプのすべて(N個
)が論理0となる時のみ論理1を出力する論理回
路の出力と前記排他的論理和との論理和をとり、
前記シフトレジスタの初段に入力することを特徴
とするm系列信号発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16571884U JPS6181223U (ja) | 1984-11-02 | 1984-11-02 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16571884U JPS6181223U (ja) | 1984-11-02 | 1984-11-02 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6181223U true JPS6181223U (ja) | 1986-05-29 |
Family
ID=30723558
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16571884U Pending JPS6181223U (ja) | 1984-11-02 | 1984-11-02 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6181223U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01253320A (ja) * | 1988-03-31 | 1989-10-09 | Nec Corp | 巡回符号化回路 |
-
1984
- 1984-11-02 JP JP16571884U patent/JPS6181223U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01253320A (ja) * | 1988-03-31 | 1989-10-09 | Nec Corp | 巡回符号化回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6181223U (ja) | ||
JPS62109522U (ja) | ||
JPS5934197Y2 (ja) | カウンタ装置 | |
JPH0226827U (ja) | ||
JPS63196120U (ja) | ||
JPS59166546U (ja) | リセツト形スクランブル回路 | |
JPH0292231U (ja) | ||
JPS6399399U (ja) | ||
JPS6181221U (ja) | ||
JPH01147441U (ja) | ||
JPS58158540U (ja) | パルス選択回路 | |
JPS63153625U (ja) | ||
JPH01129921U (ja) | ||
JPH03120125U (ja) | ||
JPS61187130U (ja) | ||
JPS6438853U (ja) | ||
JPS5942649U (ja) | カウンタ | |
JPH0345300U (ja) | ||
JPS59115650U (ja) | 論理アレイ集積回路 | |
JPS63140732U (ja) | ||
JPH02101632U (ja) | ||
JPS5956845U (ja) | カウンタ回路 | |
JPS6210529U (ja) | ||
JPH0186728U (ja) | ||
JPH0322430U (ja) |