JPS6179312A - 直流増幅器 - Google Patents
直流増幅器Info
- Publication number
- JPS6179312A JPS6179312A JP59202509A JP20250984A JPS6179312A JP S6179312 A JPS6179312 A JP S6179312A JP 59202509 A JP59202509 A JP 59202509A JP 20250984 A JP20250984 A JP 20250984A JP S6179312 A JPS6179312 A JP S6179312A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- amplifier
- midpoint
- output
- multiplexer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
−本発明は、直流増幅器に関するものである。
従来例の構成とその問題点
近年、信号増幅器は信号系からコンデンサを取り除いた
直流(以下DCという)増幅器が主流になシ、DCオフ
セット調整が不可欠に左ってきた。
直流(以下DCという)増幅器が主流になシ、DCオフ
セット調整が不可欠に左ってきた。
以下に従来のDCオフセット調整回路を備えるDCアン
プについて説明する。第1図は従来のD2 ベー/ Cオフセット調整回路を備えるIICアンプを示してお
り、1は初段の差動増幅器、2は出力増幅器、3はNF
B素子、4は定電流回路、5は入力端子、6(d出力端
子、7は入力端子5とアースに接続された抵抗、8はN
FB素子3とアースに接続された抵抗、9はDCオフセ
ット調整回路本体である。
プについて説明する。第1図は従来のD2 ベー/ Cオフセット調整回路を備えるIICアンプを示してお
り、1は初段の差動増幅器、2は出力増幅器、3はNF
B素子、4は定電流回路、5は入力端子、6(d出力端
子、7は入力端子5とアースに接続された抵抗、8はN
FB素子3とアースに接続された抵抗、9はDCオフセ
ット調整回路本体である。
差動増幅器1に用いられる素子は必ずしも完全にペア性
がとれていないため、ソース抵抗を調整することでオフ
セット電圧を対策している。DCオフセット調整回路本
体9はこのソース抵抗調整のためのものである。
がとれていないため、ソース抵抗を調整することでオフ
セット電圧を対策している。DCオフセット調整回路本
体9はこのソース抵抗調整のためのものである。
しかし、上記の従来の構成では、半固定の調整を必要と
し、オフセット電圧は温度に依存するため完全にDCド
リフトを制御するのは困難であるという問題を有してい
た。
し、オフセット電圧は温度に依存するため完全にDCド
リフトを制御するのは困難であるという問題を有してい
た。
発明の目的
本発明は、無調整でDCオフセットを処理できる直流増
幅器を提供することを目的とする。
幅器を提供することを目的とする。
発明の構成
本発明の直流増幅器は、出力増幅器の出力にD3 ベ
ー− Cドリフトが生じないように出力電圧から10分を取り
出す超低域通過フィルタを介してウィンドコンパレーレ
に入力し、あるレベルを超えた時、逐次比較レジスタを
動作させてマルチプレクサに制御信号を送り、初段の差
動増幅器の共通ソース抵抗の中点を制御することにより
、音質に悪影響口 を及ぼす多量のNFBを用いず素子のバラツキを補正し
、無調整でオフセット電圧をキャンセルできるようにし
たものである。
ー− Cドリフトが生じないように出力電圧から10分を取り
出す超低域通過フィルタを介してウィンドコンパレーレ
に入力し、あるレベルを超えた時、逐次比較レジスタを
動作させてマルチプレクサに制御信号を送り、初段の差
動増幅器の共通ソース抵抗の中点を制御することにより
、音質に悪影響口 を及ぼす多量のNFBを用いず素子のバラツキを補正し
、無調整でオフセット電圧をキャンセルできるようにし
たものである。
実施例の説明
第2回は本発明の一実施例におけるオー)DCオフセッ
ト調整回路を備えるDCアンプの電気的結線を示すもの
である。第2図において、第1図と同一構成個所には同
一番号が附してあり、1は差動増幅器、2は増幅器、3
はNFB素子、4は定電流回路、5は入力端子、6は出
力端子、7は入力端子6とアースに接続された抵抗、8
はIFB素子3とアースに接続された抵抗であり、これ
らは従来例の構成と同じものである。さらに、11はオ
ートDCオフセット装置本体、12は出力端子6に接続
された超低域通過フィルタ(r、pF)8.13は超低
域通過フィルタ12の出力に接続されたウィンドコンパ
レータ、14はスタート入力をウィンドコンパレータ1
3の出力に接続した逐次比較レジスタ(SAR)、15
は制御入力を逐次比較レジスタ14の出力に接続し、出
力を定電流回路4に接続したマルチプレクサ、16は差
動増幅器1のソースとマルチプレクサ15の入力の間に
接続された集合抵抗である。
ト調整回路を備えるDCアンプの電気的結線を示すもの
である。第2図において、第1図と同一構成個所には同
一番号が附してあり、1は差動増幅器、2は増幅器、3
はNFB素子、4は定電流回路、5は入力端子、6は出
力端子、7は入力端子6とアースに接続された抵抗、8
はIFB素子3とアースに接続された抵抗であり、これ
らは従来例の構成と同じものである。さらに、11はオ
ートDCオフセット装置本体、12は出力端子6に接続
された超低域通過フィルタ(r、pF)8.13は超低
域通過フィルタ12の出力に接続されたウィンドコンパ
レータ、14はスタート入力をウィンドコンパレータ1
3の出力に接続した逐次比較レジスタ(SAR)、15
は制御入力を逐次比較レジスタ14の出力に接続し、出
力を定電流回路4に接続したマルチプレクサ、16は差
動増幅器1のソースとマルチプレクサ15の入力の間に
接続された集合抵抗である。
以上のように構成された本実施例のオー)DCオフセッ
ト調整回路付のDCアンプについて、以下その動作を説
明する。初期状態において集合抵抗16の2等分された
ところに差動増幅器1のソース抵抗の中点がある。t/
′1t、差動増幅器1の素子のバラツキあるいは温度変
化等により出力端子7にDCドリフト電圧ΔVが生じた
とすると、超低域通過フィルタ12によって音楽信号を
取り除きDCドリフト電圧ΔVだけを取り出し、それを
ウィンドコンパレータ13に入力することにより出力端
子6にnc雷電圧生じたことを判断し、5 ペー。
ト調整回路付のDCアンプについて、以下その動作を説
明する。初期状態において集合抵抗16の2等分された
ところに差動増幅器1のソース抵抗の中点がある。t/
′1t、差動増幅器1の素子のバラツキあるいは温度変
化等により出力端子7にDCドリフト電圧ΔVが生じた
とすると、超低域通過フィルタ12によって音楽信号を
取り除きDCドリフト電圧ΔVだけを取り出し、それを
ウィンドコンパレータ13に入力することにより出力端
子6にnc雷電圧生じたことを判断し、5 ペー。
1Δvl>基準電圧Bの時、逐次比較レジスタ14にス
タート信号を送り逐次比較レジスタ14が動作し、マル
チプレクサ15の制御入力に制御信号を送りマルチプレ
クサ16の入力に接続された集合抵抗16の中点の位置
がDCドリフト電圧が生じない方向に働き、DCドリフ
ト電圧が基準電圧より小さくなった時、集合抵抗16の
中点は固定される。また、何らかの原因により出力端子
6にDCドリフト電圧が生じた場合には前述した動作と
同様に動作し新たに集合抵抗16の中点が決定される。
タート信号を送り逐次比較レジスタ14が動作し、マル
チプレクサ15の制御入力に制御信号を送りマルチプレ
クサ16の入力に接続された集合抵抗16の中点の位置
がDCドリフト電圧が生じない方向に働き、DCドリフ
ト電圧が基準電圧より小さくなった時、集合抵抗16の
中点は固定される。また、何らかの原因により出力端子
6にDCドリフト電圧が生じた場合には前述した動作と
同様に動作し新たに集合抵抗16の中点が決定される。
以上の実施例によれば、オートDCオフセント装置本体
11により無調整でDCオフセット電圧を調整すること
ができる。
11により無調整でDCオフセット電圧を調整すること
ができる。
なお、実施例ではオー)DCオフセット装置を初段差動
増幅器に適用した場合について説明したが、これ以外に
第3図に示すように初段プッシュプルの場合、第4図に
示すようにOPアンプの場合のように、いろいろな増幅
器等に応用することができることは云うまでもない。
増幅器に適用した場合について説明したが、これ以外に
第3図に示すように初段プッシュプルの場合、第4図に
示すようにOPアンプの場合のように、いろいろな増幅
器等に応用することができることは云うまでもない。
発明の効果
6 ベーン
本発明は、増幅器の出力端子に接続された超低域通過フ
ィルタの出力をウィンドコンパレータを介して逐次比較
レジスタの制御入力に接続し、その逐次比較レジスタの
出力をマルチプレクサの制御入力に接続し、マルチプレ
クサの入力に接続された集合抵抗の両端を差動増幅器の
ソースのそれぞれに接続し、マルチプレクサの出力を定
電流回路に接続することにより、音質に悪影響を及ぼす
多量のNFBを用いずに素子のバラツキを補正し、無調
整でオフセット電圧を小さくすることができる。よって
、生産において多少の素子のバラツキは無視でき、オフ
セット調整工程を省くことがセきる。
ィルタの出力をウィンドコンパレータを介して逐次比較
レジスタの制御入力に接続し、その逐次比較レジスタの
出力をマルチプレクサの制御入力に接続し、マルチプレ
クサの入力に接続された集合抵抗の両端を差動増幅器の
ソースのそれぞれに接続し、マルチプレクサの出力を定
電流回路に接続することにより、音質に悪影響を及ぼす
多量のNFBを用いずに素子のバラツキを補正し、無調
整でオフセット電圧を小さくすることができる。よって
、生産において多少の素子のバラツキは無視でき、オフ
セット調整工程を省くことがセきる。
第1図は従来の直流増幅器の回路図、第2図は本発明の
一実施例における直流増幅器の回路図、第3図および第
4図は本発明の他の実施例における直流増幅器の回路図
である。 1・・・・・・差動増幅器、2・・・・・・増幅器、3
・・・・・NFB素子、4・・・・・・定電流回路、6
・・・・・・入力端子、6・・・・・・出力端子、9・
・・・・・DCオフセット調整用半固定7 べ−7 VR,11・・・・・オー1. D Cオフセット装置
本体、12・・・超低域通過フィルタ(LPF )、1
3・・・・・・ウィンドコンパレータ、14・・・・・
・逐次比較レジスタ、15・・・・マルチプレクサ、1
6・・・・集合抵抗。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名P”
cq城
転籍、− 一杓
一実施例における直流増幅器の回路図、第3図および第
4図は本発明の他の実施例における直流増幅器の回路図
である。 1・・・・・・差動増幅器、2・・・・・・増幅器、3
・・・・・NFB素子、4・・・・・・定電流回路、6
・・・・・・入力端子、6・・・・・・出力端子、9・
・・・・・DCオフセット調整用半固定7 べ−7 VR,11・・・・・オー1. D Cオフセット装置
本体、12・・・超低域通過フィルタ(LPF )、1
3・・・・・・ウィンドコンパレータ、14・・・・・
・逐次比較レジスタ、15・・・・マルチプレクサ、1
6・・・・集合抵抗。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名P”
cq城
転籍、− 一杓
Claims (1)
- 増巾器の出力に含まれる直流成分を超低域通過フィルタ
により検出し、その検出した直流成分をウインドコンパ
レータに入力し、あるレベルを超えた時に逐次比較レジ
スタを動作させてマルチプレクサに制御信号を送り、初
段増幅器の共通ソース抵抗の中点を制御するオフセット
調整手段を備えたことを特徴とする直流増幅器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59202509A JPS6179312A (ja) | 1984-09-27 | 1984-09-27 | 直流増幅器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59202509A JPS6179312A (ja) | 1984-09-27 | 1984-09-27 | 直流増幅器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6179312A true JPS6179312A (ja) | 1986-04-22 |
Family
ID=16458658
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59202509A Pending JPS6179312A (ja) | 1984-09-27 | 1984-09-27 | 直流増幅器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6179312A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04341004A (ja) * | 1991-05-17 | 1992-11-27 | Mitsubishi Electric Corp | オフセット補正回路 |
US6985031B2 (en) | 2002-09-19 | 2006-01-10 | Seiko Epson Corporation | Semiconductor integrated circuit |
JP2007116493A (ja) * | 2005-10-21 | 2007-05-10 | Oki Electric Ind Co Ltd | オフセットキャンセル装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5173368A (ja) * | 1974-12-21 | 1976-06-25 | Fujitsu Ltd | Kaidanhahatsuseikairo |
JPS5189314A (ja) * | 1974-12-26 | 1976-08-05 | ||
JPS5232252B1 (ja) * | 1970-12-14 | 1977-08-20 | ||
JPS5734609B2 (ja) * | 1974-03-13 | 1982-07-23 |
-
1984
- 1984-09-27 JP JP59202509A patent/JPS6179312A/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5232252B1 (ja) * | 1970-12-14 | 1977-08-20 | ||
JPS5734609B2 (ja) * | 1974-03-13 | 1982-07-23 | ||
JPS5173368A (ja) * | 1974-12-21 | 1976-06-25 | Fujitsu Ltd | Kaidanhahatsuseikairo |
JPS5189314A (ja) * | 1974-12-26 | 1976-08-05 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04341004A (ja) * | 1991-05-17 | 1992-11-27 | Mitsubishi Electric Corp | オフセット補正回路 |
US6985031B2 (en) | 2002-09-19 | 2006-01-10 | Seiko Epson Corporation | Semiconductor integrated circuit |
JP2007116493A (ja) * | 2005-10-21 | 2007-05-10 | Oki Electric Ind Co Ltd | オフセットキャンセル装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5285169A (en) | Monolithic integrated differential amplifier with digital gain setting | |
US4430622A (en) | Offset correction circuit | |
Duque-Carrillo et al. | VERDI: An acoustically programmable and adjustable CMOS mixed-mode signal processor for hearing aid applications | |
EP0031374A4 (en) | BRIDGE AMPLIFIER. | |
EP0309835A2 (en) | Motional load driver | |
EP0331850B1 (en) | Variable gain analog-to-digital conversion apparatus and method | |
US5194824A (en) | 5V Rail-rail unity gain amplifier driving high capacitive load | |
JPS6179312A (ja) | 直流増幅器 | |
US6854076B2 (en) | Method and apparatus for calibration of an electronic device | |
EP1547241B1 (en) | Dc-compensation loop for variable gain amplifier | |
JP2004214811A (ja) | 電流帰還回路 | |
JPH1079643A (ja) | トランスコンダクタンスを利用した遮断周波数安定化装置 | |
CN100539409C (zh) | 输出阻抗控制电路装置及其控制方法、以及输出级电路装置 | |
JP2000201038A (ja) | ゲイン可変演算増幅器 | |
EP0043699B1 (en) | Operational amplifier | |
JPS61238111A (ja) | 増幅器 | |
EP0435337B1 (en) | Acoustic apparatus | |
JPH06196947A (ja) | 直流オフセット電圧補償回路 | |
JPH11284454A (ja) | 音量調整装置 | |
JPH0254629A (ja) | トランジスタ電力増幅器 | |
JP3617704B2 (ja) | 対数増幅器 | |
JPH05235660A (ja) | ノイズ検出回路 | |
US20200106400A1 (en) | Chopper amplifier with decoupled chopping frequency and threshold frequency | |
JPS58225711A (ja) | 電子ボリユ−ム装置 | |
JP3041871B2 (ja) | 信号補正回路 |