JPS6167345A - 送受切換装置 - Google Patents

送受切換装置

Info

Publication number
JPS6167345A
JPS6167345A JP18995584A JP18995584A JPS6167345A JP S6167345 A JPS6167345 A JP S6167345A JP 18995584 A JP18995584 A JP 18995584A JP 18995584 A JP18995584 A JP 18995584A JP S6167345 A JPS6167345 A JP S6167345A
Authority
JP
Japan
Prior art keywords
signal
circuit
zero
crossing point
switching
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18995584A
Other languages
English (en)
Inventor
Giichi Shimada
義一 島田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Rohm Co Ltd
Original Assignee
Rohm Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rohm Co Ltd filed Critical Rohm Co Ltd
Priority to JP18995584A priority Critical patent/JPS6167345A/ja
Publication of JPS6167345A publication Critical patent/JPS6167345A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electronic Switches (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 この発明は、たとえば、データ通信システムのデータ宅
内装置または情報処理装置に設置され、データ伝送上、
送信から受信または受信から送信に切換える送受切換装
置に関する。
従来の技術 従来、データ伝送システムには、第3図に示すような送
受切換装置が設置されている。すなわち、この送受切換
装置において、信号源としての電圧制御発振器2は送信
すべき信号を発生し、抵抗4およびコンデンサ6は、送
信信号の周波数を決定する時定数回路を構成している。
この電圧制御発振器2で発生させた送信すべき信号は、
三角波であるため、波形変換回路8に加えられて正弦波
波形に変換された後、ゲート回路10に加えられる。
切換信号端子12には送受モードに応じた切換信号が加
えられ、切換回路14はこの切換信号に応じてゲート回
路10を開状態または閉状態に制御するゲート制御信号
を発生し、ゲート回路10に加える。したがって、ゲー
ト回路10は、送信モードで開状態、受信モードで閉状
態に制御され、送信モード時、出力端子16から送信す
べき信号が送出される。
第4図はこの送受切換装置の動作波形を示し、Aは電圧
制御発振器2が発生する信号波形、Gは波形変換回路8
で変換されて得られる正弦波波形、Hは切換回路14か
らゲート回路10に加えられるゲート制御信号、■はゲ
ート回路10を通過した信号波形である。
発明が解決しようとする問題点 このような送受切換装置によれば、送受モードの切換え
に応じて信号を送信または遮断することができるが、第
4図に示すように、ゲート回路10の開閉に応じて伝送
信号波形が中途から送信され、あるいは送信停止が行わ
れ、信号波形の送信開始または送信停止の部分は不連続
状態となっている。
このようにゼロクロス点以外の部分で波形が分断される
と、その切換え部分で多くの高調波成分が発生し、送受
切換回路などデータ伝送回路における内部回路の受信動
作を誤らせるなどの不都合を生じるおそれがあるととも
に、データの伝送信号波形が毀損される結果、データ上
のビットエラー率が多くなるなどの不都合を生じる。
そこで、この発明は、送受モードあ切換時、ゲート回路
の開閉を信号のゼロクロス点において行うようにした送
受切換装置を提供しようとするものである。
問題点を解決するための手段 この発明は、送信すべき信号を発生する信号源と、この
信号源からの信号を通過または遮断するゲート回路と、
このゲート回路を開閉すべき切換信号に応動して前記信
号源からの送信すべき信号のゼロクロス点を検出し前記
ゲート回路をゼロクロス点で開閉するゲート制御回路と
から構成したものである。
作用 この発明は、以上のように構成したので、切換信号の到
来に応動してゲート回路を信号源からの信号のゼロクロ
ス点で開閉するようにし、伝送信号波形が中途から送信
され、あるいは送信停止が行われるのを防止する。
実施例 以下、この発明を図面に示した実施例を参照して詳細に
説明する。
第1図はこの発明の送受切換装置の実施例を示し、第3
図に示す送受切換装置と同一部分には同一符号を付しで
ある。
第1図において、この送受切換装置には、切換回路14
から与えられるゲート回路10を開閉すべき切換信号に
応動して電圧制御発振器2からの送信すべき信号のゼロ
クロス点を検出し、前記ゲート回路10をゼロクロス点
で開閉するゲート制御回路1日が設置されている。
すなわち、電圧制御発振器2の発振出力は波形整形回路
20に加えられ、波形整形回路20は、たとえば、電圧
比較器で構成され、電圧制御発振B2の出力波形をその
ゼロクロス点で立ち下がり、または立ち上がる矩形波に
変換する。この矩形波出力はフリップフロップ回路22
のクロック入力CKとなっている。
また、このフリップフロップ回路22には切換回路14
から切換信号がデータ入力りとして加えられており、そ
の非反転出力Qがゲート回路10にゲート制御信号とし
て加えられている。
以上の構成において、その動作を第20を参照して説明
する。
送信すべき信号を発生する信号源としての電圧制御発振
器2は、発振動作により第2図の八に示す信号を発生す
る。この発振信号は、波形整形回路20に加えられて第
2図のBに示すように、第2図のAに示す三角波のゼロ
クロス点で立ち下がる矩形波に波形整形されるとともに
、波形変換回路8に加えられて第2図のCに示すように
、正弦波波形に変換される。後者の正弦波は、送信すべ
き信号としてゲート回路10に加えられる。
また、前者の矩形波出力はフリップフロップ回路22の
クロック入力CKとなり、第2図のDに示す切換信号(
低レベル部分)はフリップフロ。
プ回路22のデータ入力りとなっているので、フリップ
フロップ回路22の非反転出ノjQは、第2図の已に示
すように、クロック入力CKと切換信号とに対応したも
のとなり、その立ち上がり(H)および立ち下がり(L
)は、第2図のBに示す矩形波の立ち下がりに対応する
すなわち、切換信号は、ゲート制御回路18で送信すべ
き信号のゼロクロス点と同期したゲート制御信号に変換
され、ゲート回路10に加えられる。
したがって、ゲート回路10は、送信モード時、切換信
号の前縁から最も近い送信信号のゼロクロス点で開状態
に切換えられ、切換信号の後縁から最も近い送信信号の
ゼロクロス点で閉状態に切換えられる。この結果、第2
図のFに示すように、送信モード時、ゲート回路10を
通過する送信信号は、ゼロクロス点から開始されてゼロ
クロス点で終了する完全な正弦波形となる。
また、この実施例では、送信すべき信号のゼロクロス点
を波形整形回路20で電圧制御発振器2の出力波形から
直接検出しており、正確な検出が実現できるが、他の方
法として、波形変換回路8の出力からそのゼロクロス点
を検出しても同様の効果が期待できる。
発明の詳細 な説明したように、この発明によれば、送信開始および
その終了が信号波形のゼロクロス点で行われるため、送
受切換えに伴う高調波成分の発生がなく、受信側の高調
波成分による誤動作などの発生を防止できるとともに、
伝送信号の波形が中断しないので、ビットエラー率を大
幅に低減することができる。
【図面の簡単な説明】
第1図はこの発明の送受切換装置の実施例を示すブロッ
ク図、第2図はその動作波形を示す説明図、第3図は従
来の送受切換装置を示すブロック図、第4図はその動作
波形を示す説明図である。 2・・・信号源としての電圧制御発振器、10・・・ゲ
ート回路、18・・・ゲート制御回路、20・・・波形
整形回路。 第1図 fs2t!i 工  」 く   Φ   工   −

Claims (2)

    【特許請求の範囲】
  1. (1)送信すべき信号を発生する信号源と、この信号源
    からの信号を通過または遮断するゲート回路と、このゲ
    ート回路を開閉すべき切換信号に応動して前記信号源か
    らの送信すべき信号のゼロクロス点を検出し前記ゲート
    回路をゼロクロス点で開閉するゲート制御回路とから構
    成したことを特徴とする送受切換装置。
  2. (2)前記ゲート制御回路は、前記信号源からの信号を
    そのゼロクロス点で立ち下がりまたは立ち上がる矩形波
    に成形する波形整形回路と、この波形整形回路が発生す
    る矩形波をクロック入力、前記切換信号をデータ入力と
    するフリップフロップ回路とで構成し、前記フリップフ
    ロップ回路の出力で前記ゲート回路を開閉することを特
    徴とする特許請求の範囲第1項に記載の送受切換装置。
JP18995584A 1984-09-11 1984-09-11 送受切換装置 Pending JPS6167345A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18995584A JPS6167345A (ja) 1984-09-11 1984-09-11 送受切換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18995584A JPS6167345A (ja) 1984-09-11 1984-09-11 送受切換装置

Publications (1)

Publication Number Publication Date
JPS6167345A true JPS6167345A (ja) 1986-04-07

Family

ID=16249986

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18995584A Pending JPS6167345A (ja) 1984-09-11 1984-09-11 送受切換装置

Country Status (1)

Country Link
JP (1) JPS6167345A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004505476A (ja) * 2000-07-21 2004-02-19 ミクロシッド エス アー 受動トランスポンダ用高感度読み取り装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57162862A (en) * 1981-03-31 1982-10-06 Fujitsu Ltd Callout signal control system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57162862A (en) * 1981-03-31 1982-10-06 Fujitsu Ltd Callout signal control system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004505476A (ja) * 2000-07-21 2004-02-19 ミクロシッド エス アー 受動トランスポンダ用高感度読み取り装置

Similar Documents

Publication Publication Date Title
JPS6167345A (ja) 送受切換装置
US5471502A (en) Bit clock regeneration circuit for PCM data, implementable on integrated circuit
US4514840A (en) Data transmission systems for full duplex communication
JPS6169245A (ja) 送信周波数切換装置
US3961284A (en) Oscillator control circuit
US4423382A (en) Circuit for generating two periodic signals having a controllable phase relationship therebetween
US4459558A (en) Phase locked loop having infinite gain at zero phase error
JPH0481009A (ja) 圧電発振回路
JPS61105155A (ja) 周波数切換回路
JP2692394B2 (ja) 位相周波数比較器
CA1157918A (en) Digital frequency-phase comparator
JPS63282820A (ja) クロック信号切換え方式
JPH0216050B2 (ja)
JPS6340048B2 (ja)
JPS61254075A (ja) 電源回路
JPH0377406A (ja) 発振制御回路
JPH0918307A (ja) 位相比較器
JPS59219056A (ja) Fsk変調装置
JPH03224311A (ja) 切り替え回路
JPS62172819A (ja) 位相同期回路
JPS6043031U (ja) 周波数変換器
JPS60174517A (ja) スイツチング制御回路
JPH0287734A (ja) 位相同期回路
JPS59201515A (ja) 発振回路
JPH09167947A (ja) 論理回路