JPS6160020A - 信号受信器 - Google Patents
信号受信器Info
- Publication number
- JPS6160020A JPS6160020A JP18198384A JP18198384A JPS6160020A JP S6160020 A JPS6160020 A JP S6160020A JP 18198384 A JP18198384 A JP 18198384A JP 18198384 A JP18198384 A JP 18198384A JP S6160020 A JPS6160020 A JP S6160020A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- frequency
- input signal
- add
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B14/00—Transmission systems not characterised by the medium used for transmission
- H04B14/02—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation
- H04B14/04—Transmission systems not characterised by the medium used for transmission characterised by the use of pulse modulation using pulse code modulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Circuits Of Receivers In General (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はPCM通信装置等に於ける信号受信器に関する
ものである。
ものである。
PCM通信装置の場合に限らず、其の信号受信器は入力
信号の中から希望の周波数の信号を選択受信する動作を
行うものである。PCM通信装置の場合には此のため希
望の周波数の信号を選択するディジタルフィルタが利用
される。
信号の中から希望の周波数の信号を選択受信する動作を
行うものである。PCM通信装置の場合には此のため希
望の周波数の信号を選択するディジタルフィルタが利用
される。
第3図(a)は従来の信号受信器に於いて使用されてい
るディジタルフィルタの一例を示す図であり、第3図(
b)は同じ< D F T (Discrete Fo
urierTransformの略)構成によるディジ
タルフィルタの一例を示す図である。
るディジタルフィルタの一例を示す図であり、第3図(
b)は同じ< D F T (Discrete Fo
urierTransformの略)構成によるディジ
タルフィルタの一例を示す図である。
図中、Zは遅延回路、ADDは加算回路、MLTは乗算
回路、α1、α2、β いβz、kc、ksは夫々係数
、INは入力端子、OUTは出力端子である。尚以下全
図を通じ同一記号は同一対象物を表す。
回路、α1、α2、β いβz、kc、ksは夫々係数
、INは入力端子、OUTは出力端子である。尚以下全
図を通じ同一記号は同一対象物を表す。
遅延回路Zは一標本前の値を得るためのシフトレジスタ
又はメモリである。第3図(al、(blに示す様に何
れの場合もディジタルフィルタは加算回路ADD、乗算
回路MLT、及び遅延回路Zを必要とし、更に実際には
クロック制御回路、及びROM(各種係数等を記憶する
為)等の付加回路が必要となり、全体として回路構成は
可なり複雑となることは周知の通りである。
又はメモリである。第3図(al、(blに示す様に何
れの場合もディジタルフィルタは加算回路ADD、乗算
回路MLT、及び遅延回路Zを必要とし、更に実際には
クロック制御回路、及びROM(各種係数等を記憶する
為)等の付加回路が必要となり、全体として回路構成は
可なり複雑となることは周知の通りである。
本発明は上記の様な複雑なデイジタルフィルタを使用す
ることなく、簡単な回路構成で希望の周波数成分の入力
信号を選別出来るディジタル信号受信器を提供すること
である。
ることなく、簡単な回路構成で希望の周波数成分の入力
信号を選別出来るディジタル信号受信器を提供すること
である。
問題点を解決するための手段は、正弦波信号をPCM化
した人力信号を使用し、該入力信号の1/2周期進み或
いは遅れた標本信号を得る回路、該回路の出力信号と該
人力信号とを加算する回路、及び該加算回路の出力が常
に或る一定値以下であるか否かを判定する回路を具備す
る信号受信器により達成される。
した人力信号を使用し、該入力信号の1/2周期進み或
いは遅れた標本信号を得る回路、該回路の出力信号と該
人力信号とを加算する回路、及び該加算回路の出力が常
に或る一定値以下であるか否かを判定する回路を具備す
る信号受信器により達成される。
本発明に依ると正弦波信号をPCM化した入力信号を使
用し、此の入力信号と位相が180度異l6信号を作り
、両信号の和を取ると理論的には0となり、実際上も殆
ど0に近い値となるので、両信号の和が或る一定値以下
であるか否かを検査することにより希望の周波数の信号
を捕捉出来ると云う利点がある。
用し、此の入力信号と位相が180度異l6信号を作り
、両信号の和を取ると理論的には0となり、実際上も殆
ど0に近い値となるので、両信号の和が或る一定値以下
であるか否かを検査することにより希望の周波数の信号
を捕捉出来ると云う利点がある。
第1図は本発明に依る信号受信器の一実施例を示す図で
ある。
ある。
第゛2図は本発明に依る信号受信器の原理を説明する為
の図である。
の図である。
図中、1/2Tは1/2周期の遅延回路、ADDは加算
回路、JUDは判定回路である。
回路、JUDは判定回路である。
以下第1図に従って本発明の詳細な説明する。
一般に或る周波数fの正弦波と、此の正弦波が位相Φ後
れた波形とを合成すると下式の様な波形となる。
れた波形とを合成すると下式の様な波形となる。
Y=sin ωt +sin (ωt+φ)=2si
n (ω1+(Φ/2)〕 ・cos (Φ/2)
従って、 Φ=180 ”ならば、y=oとなり、φ≠180
’ならば、Y=α・sin 〔ωt+β〕となる。
n (ω1+(Φ/2)〕 ・cos (Φ/2)
従って、 Φ=180 ”ならば、y=oとなり、φ≠180
’ならば、Y=α・sin 〔ωt+β〕となる。
但し、α=2cos(Φ/2)、
β=φ/2、
ω=乏πf である
第2図は上記説明を図示するもので、第2図(alは正
弦波信号、第2図Tblは位相が180 °ずれている
正弦波信号を夫々示す0図から明らかな様に、任意の時
刻にサンプルされた値と位相が1800ずれた(T/2
時刻遅れた、又は進んだ時刻の)サンプル値との和は常
に0である。
弦波信号、第2図Tblは位相が180 °ずれている
正弦波信号を夫々示す0図から明らかな様に、任意の時
刻にサンプルされた値と位相が1800ずれた(T/2
時刻遅れた、又は進んだ時刻の)サンプル値との和は常
に0である。
従って第1図に示す様な回路を作り、任意の周波数rの
正弦波信号をPCM符号化した信号を入力する。第1図
の1/2周期の遅延回路1/2Tは此の周波数fの1周
期Tの半分の時間遅延する回路である。
正弦波信号をPCM符号化した信号を入力する。第1図
の1/2周期の遅延回路1/2Tは此の周波数fの1周
期Tの半分の時間遅延する回路である。
此の場合加算回路ADDの出力値は0となる。
若し入力正弦波の周波数が前記周波数fと異なる場合に
は加算回路ADDの出力値は振動する。
は加算回路ADDの出力値は振動する。
従って加算回路ADDの出力がOを中心とする或る変動
範囲内にあるか否かを判定回路JUDにより検査するこ
とにより、人力信号が周波数fの正弦波であるか否かを
判定出来る。
範囲内にあるか否かを判定回路JUDにより検査するこ
とにより、人力信号が周波数fの正弦波であるか否かを
判定出来る。
以上詳細に説明した様に本発明によれば、複雑なディジ
タルフィルタを使用することなく、簡単な回路構成で希
望の周波数成分の入力信号を選別出来るディジタル信号
受信器を実現出来ると云う大きい効果がある。
タルフィルタを使用することなく、簡単な回路構成で希
望の周波数成分の入力信号を選別出来るディジタル信号
受信器を実現出来ると云う大きい効果がある。
第1図は本発明に依る信号受信器の一実施例を示す図で
ある。 第2図は本発明に依る信号受信器の原理を説明す−る為
の図である。 第3図(alは従来の信号受信器に於いて使用され7
ているディジタルフィルタの一例を示す図であり、第3
図(b)は同じ< D F T (D 1screte
F ourierT−ransformの略)構成に
よるディジタルフィルタの一例を示す図である。 図中、Zは遅延回路、ADDは加算回路、MLTは乗算
回路、α1、α2、β5、βz、kc、ksは夫々係数
、INは入力端子、OUTは出力端子、1/2Tは17
2周期の遅延回路、ADDは加算回路、JUDは判定回
路である。
ある。 第2図は本発明に依る信号受信器の原理を説明す−る為
の図である。 第3図(alは従来の信号受信器に於いて使用され7
ているディジタルフィルタの一例を示す図であり、第3
図(b)は同じ< D F T (D 1screte
F ourierT−ransformの略)構成に
よるディジタルフィルタの一例を示す図である。 図中、Zは遅延回路、ADDは加算回路、MLTは乗算
回路、α1、α2、β5、βz、kc、ksは夫々係数
、INは入力端子、OUTは出力端子、1/2Tは17
2周期の遅延回路、ADDは加算回路、JUDは判定回
路である。
Claims (1)
- 正弦波信号をPCM化した入力信号を使用し、該入力信
号の1/2周期進み或いは遅れた標本信号を得る回路、
該回路の出力信号と該入力信号とを加算する回路、及び
該加算回路の出力が常に或る一定値以下であるか否かを
判定する回路を具備することを特徴とする信号受信器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18198384A JPS6160020A (ja) | 1984-08-31 | 1984-08-31 | 信号受信器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP18198384A JPS6160020A (ja) | 1984-08-31 | 1984-08-31 | 信号受信器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6160020A true JPS6160020A (ja) | 1986-03-27 |
Family
ID=16110269
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP18198384A Pending JPS6160020A (ja) | 1984-08-31 | 1984-08-31 | 信号受信器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6160020A (ja) |
-
1984
- 1984-08-31 JP JP18198384A patent/JPS6160020A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5923190A (en) | Phase detector having a sampling circuit | |
EP0692867B1 (en) | FM modulation circuit and method | |
US4567442A (en) | Method and apparatus for demodulating time-discrete frequency-modulated signals | |
US3803501A (en) | Frequency discriminator using digital non-recursive filters | |
JPS5870606A (ja) | Fm信号のデジタル復調器 | |
US5081650A (en) | Data receiver | |
JPS60186104A (ja) | 周波数変調検波装置 | |
JPH01151307A (ja) | デジタルfm復調装置 | |
JPS6160020A (ja) | 信号受信器 | |
US5068876A (en) | Phase shift angle detector | |
JPS58114654A (ja) | 基準搬送波再生回路 | |
JP3191895B2 (ja) | Ssb変調器 | |
SU788428A1 (ru) | Устройство дл квазикогерентной демодул ции сложных фазоманипулированных псевдослучайных сигналов | |
JPS61151473A (ja) | デジタル位相差検出回路 | |
US5117369A (en) | DTMF receiver | |
US4095185A (en) | Electrical energy transmission network | |
US6563887B1 (en) | Direct conversion receiver for frequency-shift keying modulated signals | |
JP2789383B2 (ja) | クロック断検出回路 | |
JPS59196655A (ja) | 遅延検波回路 | |
JPS59168752A (ja) | 周波数検波装置 | |
JPH05308226A (ja) | 周波数変換回路 | |
SU1078663A1 (ru) | Демодул тор сигналов с трехкратной относительной фазовой манипул цией | |
SU1298946A1 (ru) | Устройство автоподстройки несущей частоты | |
JP3865926B2 (ja) | 直交検波器 | |
JPS59153306A (ja) | デイジタル形位相検波回路 |