JPS6120929A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JPS6120929A JPS6120929A JP59142680A JP14268084A JPS6120929A JP S6120929 A JPS6120929 A JP S6120929A JP 59142680 A JP59142680 A JP 59142680A JP 14268084 A JP14268084 A JP 14268084A JP S6120929 A JPS6120929 A JP S6120929A
- Authority
- JP
- Japan
- Prior art keywords
- tfts
- lines
- liquid crystal
- columns
- crystal display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/13624—Active matrix addressed cells having more than one switching element per pixel
Landscapes
- Physics & Mathematics (AREA)
- Liquid Crystal (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(イ) 産業上の利用分野
本発明は液晶表示装置に関する。
(ロ) 従来の技術
従来の液晶表示装置には、日経エレクトロニクス198
4年1月2日号121頁乃至123頁の記事1各種フラ
ット・パネル・ディスプレイの動作原理」に示されてい
る如く行列配置されたTFT(薄膜トランジスタ)を用
いたアクティブ・マトリクス型の液晶表示装置があり、
その電極回部図を第2図に模式的に示す、同図に於いて
、(1)(1)・・・は第1基板上に行列配置されたセ
グメント電極、(2)(2)・・・はこれ等各セグメン
ト電極(1)(1)・・弓こ対応して第1基板上に形成
されたTPTであり、この各TPT(2)(2)・・・
のソースが対応するセグメント電極(1)(1)・・・
に接続されている。(3ト・・は列方向の上記セグメン
ト電極(1)・・・に対応するT P T(2)・・・
列毎にそのドレインに接続されたドレインライン、(4
)・・・は行方向の上記セグメント電極(1)・・・に
対応するTPT(1)・・′・行毎にそのゲートに接続
されたゲートラインである。
4年1月2日号121頁乃至123頁の記事1各種フラ
ット・パネル・ディスプレイの動作原理」に示されてい
る如く行列配置されたTFT(薄膜トランジスタ)を用
いたアクティブ・マトリクス型の液晶表示装置があり、
その電極回部図を第2図に模式的に示す、同図に於いて
、(1)(1)・・・は第1基板上に行列配置されたセ
グメント電極、(2)(2)・・・はこれ等各セグメン
ト電極(1)(1)・・弓こ対応して第1基板上に形成
されたTPTであり、この各TPT(2)(2)・・・
のソースが対応するセグメント電極(1)(1)・・・
に接続されている。(3ト・・は列方向の上記セグメン
ト電極(1)・・・に対応するT P T(2)・・・
列毎にそのドレインに接続されたドレインライン、(4
)・・・は行方向の上記セグメント電極(1)・・・に
対応するTPT(1)・・′・行毎にそのゲートに接続
されたゲートラインである。
一方、(5)は上記各七゛グメント電極(1)(1)・
・・、トランジスタ(2)<2 )・・・、ドレインラ
イン(3)・・・、ゲートライン(4)・・・が形成さ
れた第1基板に対向した第2基板上に形成された共通電
極であり、これ等両系板間に液晶物質が充填されるので
ある。
・・、トランジスタ(2)<2 )・・・、ドレインラ
イン(3)・・・、ゲートライン(4)・・・が形成さ
れた第1基板に対向した第2基板上に形成された共通電
極であり、これ等両系板間に液晶物質が充填されるので
ある。
斯様なアクティブ・マトリクス型の液晶表示装置に於い
ては、第1基板上に形成されるTPTとしてはアモルフ
ァスシリコン層を用いたものが近年開発されており、第
1基板としてガラス基板を用いた場合にはこのガラス基
板上でのTPTの形成が極めて簡単且つ正確に行なえる
利点がある。
ては、第1基板上に形成されるTPTとしてはアモルフ
ァスシリコン層を用いたものが近年開発されており、第
1基板としてガラス基板を用いた場合にはこのガラス基
板上でのTPTの形成が極めて簡単且つ正確に行なえる
利点がある。
しかしながら、斯るアモルファスシリコンTPTを用い
たアクティブ・マトリクス型の液晶表示装置をTV画像
再生用ディスプレイとして用いた場合には、NTSC方
式では画面の走査線数は525本であり、この内有効表
示の為の走査線数は約480本であるので、液晶表示装
置の画素(セグメント電極(1)(1)・・・)を48
0行の行列配置として、これ等を480分割して表示駆
動せしめなければならない、即ち、一画面のフレーム周
期が1730秒の場合、走査線1本当りの走査時間が約
62.5μsecとなる。この為に上記TPTのスイッ
チング時間はこの62.hμsecより充分に短く設定
しないと表示画像のコントラストの低下等の不都合が生
じる事となるが、アモルファス半導体を用いたTPTは
通常の結晶型の半導体を用いたものよりスイッチング速
度が遅く、上述の要望を満すには限界があった。
たアクティブ・マトリクス型の液晶表示装置をTV画像
再生用ディスプレイとして用いた場合には、NTSC方
式では画面の走査線数は525本であり、この内有効表
示の為の走査線数は約480本であるので、液晶表示装
置の画素(セグメント電極(1)(1)・・・)を48
0行の行列配置として、これ等を480分割して表示駆
動せしめなければならない、即ち、一画面のフレーム周
期が1730秒の場合、走査線1本当りの走査時間が約
62.5μsecとなる。この為に上記TPTのスイッ
チング時間はこの62.hμsecより充分に短く設定
しないと表示画像のコントラストの低下等の不都合が生
じる事となるが、アモルファス半導体を用いたTPTは
通常の結晶型の半導体を用いたものよりスイッチング速
度が遅く、上述の要望を満すには限界があった。
(ハ)発明が解決しようとする問題点
本発明はアクティブ・マトリクス型の液晶表示装置に於
いて、スイッチング時間の遅いTPTを用いる事に起因
する表示画面のコントラストの低下を解消しようとす払
ものである。
いて、スイッチング時間の遅いTPTを用いる事に起因
する表示画面のコントラストの低下を解消しようとす払
ものである。
〈二) 問題点を解決するための手段本発明の液晶表
示装置は、行列配置されたセグメント電極に夫々TPT
のソースを結合してなり、2行単位に属する全てのセグ
メント電極に対応オる各TPTのゲートに共通のタイミ
ング信号が供給きれる1本のゲートラインが連なってお
り、この2列車位の一方の列のセグメント電極に対応す
る各TPTのドレインと他方の列のセグメ〉・1・電極
に対応する各TPTのドレインとには夫々異なる奇数又
は偶数フィールド映像信号が供給されるドレインライン
が連なっている。
示装置は、行列配置されたセグメント電極に夫々TPT
のソースを結合してなり、2行単位に属する全てのセグ
メント電極に対応オる各TPTのゲートに共通のタイミ
ング信号が供給きれる1本のゲートラインが連なってお
り、この2列車位の一方の列のセグメント電極に対応す
る各TPTのドレインと他方の列のセグメ〉・1・電極
に対応する各TPTのドレインとには夫々異なる奇数又
は偶数フィールド映像信号が供給されるドレインライン
が連なっている。
(ホ〉 作用
本発明の液晶表示装置は2行単位毎のセグメント電極に
対応するTPTのゲートに共通のタイミング信号を印加
する事に依って、2行単位毎のセグメントをアクセスす
る事になる。従って、−行単位毎のセグメント・をアク
セスする場合に比べてTPTのスイッチング時間の許容
範囲が倍増される事となる。
対応するTPTのゲートに共通のタイミング信号を印加
する事に依って、2行単位毎のセグメントをアクセスす
る事になる。従って、−行単位毎のセグメント・をアク
セスする場合に比べてTPTのスイッチング時間の許容
範囲が倍増される事となる。
(へ〉 実施例
第1図に本発明の液晶表示装置の電極回路図を模式的に
示す。尚、同図の装置は第2図の従来装置と同様に説明
の都合上16マトリクスを示したが、TV画像再生用デ
ィスプレイとするには実際には20万マトリクス程度と
なる。第1図に於いて、(1)、及び(5)は従来装置
と同様の透明なセグメント電極、及び共通電極を示して
おり、透明な第1基板の複数のセグメント電極(1)(
1)・・・と透明な第2基板の共通電極との間に液晶物
質が充填きれるのである。<2’)(2”)は第1基板
上に設けられ上記セグメント電極(1)(1)に夫々ソ
ース側が結合されたアモルファスシリコン層を有するT
PTであり、奇数行のTPT(2’)“・・と偶数行の
T P T(2“)とは対向する位置に形成され、これ
等のT F T(2’)(2”)・・・のゲートは行間
に延在した一本の共通のゲートライン(4′)に結合き
れている。一方奇数行の各TPT(2’)・・のドレイ
ンと偶数行の各T F T (2”)・・・とは夫々異
なった、この場合列間に2本づつ延在した、計8本のド
レインライン(3′)・・・が結合されている。
示す。尚、同図の装置は第2図の従来装置と同様に説明
の都合上16マトリクスを示したが、TV画像再生用デ
ィスプレイとするには実際には20万マトリクス程度と
なる。第1図に於いて、(1)、及び(5)は従来装置
と同様の透明なセグメント電極、及び共通電極を示して
おり、透明な第1基板の複数のセグメント電極(1)(
1)・・・と透明な第2基板の共通電極との間に液晶物
質が充填きれるのである。<2’)(2”)は第1基板
上に設けられ上記セグメント電極(1)(1)に夫々ソ
ース側が結合されたアモルファスシリコン層を有するT
PTであり、奇数行のTPT(2’)“・・と偶数行の
T P T(2“)とは対向する位置に形成され、これ
等のT F T(2’)(2”)・・・のゲートは行間
に延在した一本の共通のゲートライン(4′)に結合き
れている。一方奇数行の各TPT(2’)・・のドレイ
ンと偶数行の各T F T (2”)・・・とは夫々異
なった、この場合列間に2本づつ延在した、計8本のド
レインライン(3′)・・・が結合されている。
斯様な構成の液晶表示装置に於いては、ゲートライン(
4′)・・・の数が半減し、その分ドレインライン(3
′)・・・の数が倍増する事となるが、ゲートライン(
3′)・・・にてタイミング信号が供給されると、2行
分のT P T(2’)(2”)・・・を同時にONせ
しめて各ドレインライン(4′)・・・から映像信号が
供給゛される2行分毎のセグメントを時分割表示できる
ので、各TPT(2’)(2“)・・・のアクセス時間
を倍増できるのである。
4′)・・・の数が半減し、その分ドレインライン(3
′)・・・の数が倍増する事となるが、ゲートライン(
3′)・・・にてタイミング信号が供給されると、2行
分のT P T(2’)(2”)・・・を同時にONせ
しめて各ドレインライン(4′)・・・から映像信号が
供給゛される2行分毎のセグメントを時分割表示できる
ので、各TPT(2’)(2“)・・・のアクセス時間
を倍増できるのである。
従って、第2図の如き液晶表示装置をTV画像表示用デ
ィスプレイに拡張した場合には、走査線2本当りの走査
時間が約125μsecとなり、アモルファスシリコン
層を用いたTPT(2’)(2“)・・・であっても、
この125μsecより充分短い時間でスイッチングす
る事が可能となる。
ィスプレイに拡張した場合には、走査線2本当りの走査
時間が約125μsecとなり、アモルファスシリコン
層を用いたTPT(2’)(2“)・・・であっても、
この125μsecより充分短い時間でスイッチングす
る事が可能となる。
(ト)発明の効果
本発明の液晶表示装置は以上の説明から明らかな如く、
行列配置されたセグメント電極を2行単位毎にアクセス
する構成であるので、各セグメント電極に対応したTP
Tのスイッチング時間の許容時間を倍増せしめる事がで
きる。
行列配置されたセグメント電極を2行単位毎にアクセス
する構成であるので、各セグメント電極に対応したTP
Tのスイッチング時間の許容時間を倍増せしめる事がで
きる。
従って、単結晶シリコンTPTに比べてスイッチング時
間の遅いアモルファスシリコンTPTを用いていながら
、セグメント数の多いアクティブ・マトリクス型の液晶
表示装置を実現する事が、可能となり、コントラストの
低下を招く惧れはない。
間の遅いアモルファスシリコンTPTを用いていながら
、セグメント数の多いアクティブ・マトリクス型の液晶
表示装置を実現する事が、可能となり、コントラストの
低下を招く惧れはない。
第1図は本発明の液晶表示装置の電極回路図、第2図は
従来の液晶表示装置の電極回路図であり、く1)はセグ
メント電極、(2)(2’)(2″)は薄膜トランジス
タ、(3)(3’)はドレインライン、(4)(4’)
はゲートラインを夫々示している。
従来の液晶表示装置の電極回路図であり、く1)はセグ
メント電極、(2)(2’)(2″)は薄膜トランジス
タ、(3)(3’)はドレインライン、(4)(4’)
はゲートラインを夫々示している。
Claims (1)
- (1)セグメント電極が行列配置された第1基板と共通
電極が設けられた第2基板との間に液晶物質を充填して
なる液晶表示装置に於いて、第1基板上には各セグメン
ト電極に対応してアモルファス半導体層を有する薄膜ト
ランジスタが形成されており、該各薄膜トランジスタの
ソースは対応する各セグメント電極に連なり、奇数行の
セグメント電極に対応する各薄膜トランジスタのドレイ
ンは奇数フィールド映像信号が供給される奇数ドレイン
ラインに連なると共に、偶数行のセグメント電極に対応
する各薄膜トランジスタのドレインは偶数フィールド映
像信号が供給される偶数ドレインラインに連なり、さら
に隣接する2行単位に属する全てのセグメント電極に対
応する各薄膜トランジスタのゲートには共通のタイミン
グ信号が供給される1本のゲートラインが連なっている
事を特徴とした液晶表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59142680A JPS6120929A (ja) | 1984-07-10 | 1984-07-10 | 液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59142680A JPS6120929A (ja) | 1984-07-10 | 1984-07-10 | 液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6120929A true JPS6120929A (ja) | 1986-01-29 |
Family
ID=15321018
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59142680A Pending JPS6120929A (ja) | 1984-07-10 | 1984-07-10 | 液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6120929A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02176724A (ja) * | 1988-12-28 | 1990-07-09 | Sony Corp | 液晶表示装置 |
JP2002014643A (ja) * | 2000-04-24 | 2002-01-18 | Sony Corp | アクティブマトリクス表示装置 |
JP2009092912A (ja) * | 2007-10-09 | 2009-04-30 | Hitachi Displays Ltd | 液晶表示装置 |
-
1984
- 1984-07-10 JP JP59142680A patent/JPS6120929A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02176724A (ja) * | 1988-12-28 | 1990-07-09 | Sony Corp | 液晶表示装置 |
JP2002014643A (ja) * | 2000-04-24 | 2002-01-18 | Sony Corp | アクティブマトリクス表示装置 |
JP2009092912A (ja) * | 2007-10-09 | 2009-04-30 | Hitachi Displays Ltd | 液晶表示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4773737A (en) | Color display panel | |
JP3069930B2 (ja) | 液晶表示装置 | |
US5870075A (en) | LCD display with divided pixel electrodes connected separately with respective transistors in one pixel and method of driving which uses detection of movement in video | |
KR950019869A (ko) | 화상표시장치 | |
JP2982877B2 (ja) | アクティブマトリックス液晶表示装置 | |
ATE61673T1 (de) | Matrixanzeige mit zusammengesetzten transistoren. | |
JPH05188395A (ja) | 液晶表示素子 | |
JPH052969B2 (ja) | ||
JPH05210089A (ja) | アクティブマトリクス表示装置及びその駆動方法 | |
KR100648141B1 (ko) | 표시 장치 및 상기 표시 장치의 구동 방법 | |
JPH11119193A (ja) | 液晶表示装置 | |
JP2004145346A (ja) | 液晶表示装置及びその製造方法 | |
JPS6120929A (ja) | 液晶表示装置 | |
JP3656179B2 (ja) | アクティブマトリックス型液晶表示素子及びその駆動方法 | |
JPH0431371B2 (ja) | ||
JPH02296286A (ja) | 液晶表示用基板とその駆動方法 | |
JPS61275823A (ja) | 液晶表示装置 | |
JPH05249502A (ja) | 反強誘電性液晶表示素子 | |
JP3158587B2 (ja) | 薄膜トランジスタパネル | |
JPH1144891A (ja) | 液晶表示装置 | |
US20060158408A1 (en) | Liquid crystal display device | |
JP3206666B2 (ja) | 液晶マトリクス表示装置 | |
JP2000075840A5 (ja) | 表示装置 | |
JP3270444B2 (ja) | 液晶マトリクス表示装置及びその駆動方法 | |
JPH0350528A (ja) | 液晶表示装置用アクティブマトリクス基板 |