JPS61199343A - バツテリセ−ビング回路 - Google Patents

バツテリセ−ビング回路

Info

Publication number
JPS61199343A
JPS61199343A JP60039626A JP3962685A JPS61199343A JP S61199343 A JPS61199343 A JP S61199343A JP 60039626 A JP60039626 A JP 60039626A JP 3962685 A JP3962685 A JP 3962685A JP S61199343 A JPS61199343 A JP S61199343A
Authority
JP
Japan
Prior art keywords
circuit
time
power
controlled oscillator
phase comparator
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60039626A
Other languages
English (en)
Other versions
JPH0469459B2 (ja
Inventor
Sotoaki Babano
馬場野 外明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60039626A priority Critical patent/JPS61199343A/ja
Publication of JPS61199343A publication Critical patent/JPS61199343A/ja
Publication of JPH0469459B2 publication Critical patent/JPH0469459B2/ja
Granted legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Circuits Of Receivers In General (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はシンセサイザ回路を用いた無線装置のバッテリ
セービング回路に関する。
〔概要〕
位相同期ループ回路によるシンセサイザ回路を備えた無
線装置のパフテリセービング回路において、 電力消費の高い位相比較器に間欠的な電源供給を行い、
位相比較器が動作していない間は位相比較器の出力を開
放して低域フィルタのコンデンサに蓄積された電荷の放
電により電圧制御発振器の発振周波数を保持させること
により、 セービング効率を向上するとともに、バッテリセービン
グ時にもデータ長の短い呼び出し制御信号の受信ができ
るようにしたものである。
〔従来の技術〕
電圧制御発振器を含む位相制御ループ(P L L)に
よるシンセサイザ回路を用いた無線装置はシンセサイザ
回路のロックに要する時間が長くかかり、相手局からの
呼び出し制御信号が単発でかつ制御信号のデータ長が短
い場合に、バッテリセービングを実施することは困難で
あった。
〔発明が解決しようとする問題点〕
このような無線装置では、待受時の電流を小さくするこ
とができない。特に、携帯用無線装置の場合には一般的
にバッテリの容量を大きくできないので、バッテリ交換
までの使用時間が短くなる欠点があった。
本発明はこのような欠点を除去するもので、シンセサイ
ザ回路を有する無線装置に適用できるバッテリセービン
グ回路を提供することを目的とする。
〔問題点を解決するための手段〕
本発明は、電圧制御発振器と、位相比較器と、低域フィ
ルタとを含む位相同期ループ回路と、この位相同期ルー
プ回路により制御される受信機とを備えた無線装置に付
加され、第一の所定時間(Ta)は上記受信機に電源供
給を行い、つづく第二の所定時間(Td)は上記受信機
の電源供給を遮断する手段を備えたバッテリセービング
回路で、前述の問題点を解決するための手段として、上
記電圧制御発振器に連続的に電源を供給する回路手段と
、上記電圧制御発振器を除く位相同期ループ回路に、第
一の所定時間(Ta )にわたり電源供給を行い第二の
所定時間(Td )にわたり電源供給を遮断する第一の
制御手段と、上記第一の所定時間(Ta )にわたり上
記位相比較器と上記電圧制御発振器とを接続状態に保ち
、上記第二の所定時間(Td ”)にわたり上記位相比
較器と上記電圧制御発振器とを断路状態に保つ第二の制
御手段と、上記受信機に上記第二の所定時間(Td )
内の間欠的に継続するきわめて短い時間(Tb )にか
ぎり電源供給を行う第三の制御手段とを備えたことを特
徴とする。
〔作用〕
シンセサイザ回路の位相比較器に間欠的に電源を供給す
ると、位相比較器が動作していないときに電圧制御発振
器の出力周波数が大きく変化してしまう。このために位
相比較器の出力と低域フィルタとの間に開閉スイッチを
挿入し、位相比較器が動作していないときにはその出力
を開放状態とし、この間は低域フィルタに使用されるコ
ンデンサに蓄積された電荷により電圧制御発振器の発振
周波数を保持するようにした。
したがって、位相比較器が動作していない期間にも、間
欠的に短い時間だけ受信機を動作させることができる。
〔実施例〕
以下、本発明実施例装置を図面に基づいて説明する。
第1図は本発明実施例装置の構成を示すブロック構成図
である。第2図は制御部10からの制御信号の波形図で
あり、Aの制御信号によりスイッチ5が制御されBの制
御信号によりスイッチ6およびスイッチ7が制御される
。また、制御信号がHレベルのときスイッチは接となり
、Lレベルのときスイッチは断なるものとする。
まず、この実施例装置の構成を第1図に基づいて説明す
る。この実施例装置は、アンテナ1と、このアンテナ1
から希望波信号を復調する受信機2と、電圧制御発振器
31、位相比較器32および低域フィルタ33を備える
位相同期ループ回路3と、希望波信号が入力されたこと
を判定するスケルチ回路4と、受信機2の電源入力に接
続されたスイッチ5と、位相比較器32の電源入力に接
続されたスイッチ6と、位相比較器32の出力と低域フ
ィルタ33との間に挿入されたスイッチ7と、スイッチ
5の制御入力、スイッチ6の制御入力、スイッチ7の制
御入力、スケルチ回路40制御出力および位相比較器3
2の制御入力にそれぞれ接続された制御部8と、スイッ
チ5の電源入力、スイッチ6の電源入力、電圧制御発振
器31の電源入力および制御部8の電源入力にそれぞれ
接続された電源端子15とを備える。
次に、本発明実施例装置の節電動作を第1図および第2
図を用いて説明する。
無線装置の電源スィッチが接にされると電源端子15に
電圧が印加され、制御部8によりパフテリセービング動
作が始まる。この時点は第2図に示すt=Qの時刻であ
る。まず、スイッチ5、スイッチ6およびスイッチ7が
第2図に示すように制御信号AおよびBにより時間Ta
0間、接状態になり同時に制御部8より位相比較器4に
チャネル指定のデータが送られ、電圧制御発振器31を
含む位相同期ループ回路3を安定状態にさせる。この安
定状態が確立したのち、受信機2が第2図に示す制御信
号Aにより時間Tc0間は電源が切状態になり、時間T
bの間は電源が与えられる状態が時間Tdの間にわたり
繰返し行われる。次に第2図に示すように、時刻t、=
Ta +Tdに再び制御信号AおよびBにより位相同期
ループ回路3を安定させ、その後前記の間欠動作が再び
行われる。
この動作がスケルチ回路4でアンテナ1より希望波が人
力されたことが検知されるまで繰返し行われる。
スケルチ回路4により希望波信号が入力されたことが判
定された場合には、制御部8によりスイッチ5の間欠動
作は中止され常時接状態になる。
一方、受信機2からの復調信号が制御部8に与えられ、
自局を呼び出す信号があるかないかが判断され、あると
判断された場合には、スイッチ6およびスイッチ7の間
欠動作は中止され、バッテリセービング動作が停止する
。自局を呼び出す信号がないと判断された場合には、再
びバッテリセービング動作が開始される。パフテリセー
ビング時には、電流消費の多い位相比較回路32を時間
Td間にわたり電源を与えないことと、受信機2への電
源供給が間欠的に開閉されるので消費電力を減らすこと
ができる。
ここで、時間Taは位相比較回路32が安定するまでの
時間以上とし、時間Tdは電圧制御発振器31のフリー
ランの周波数が規定内周波数を離脱するまでの時間以内
とする。−例を示せば、時間Taは100ミリ秒時間T
dは1秒〜数秒である。なお、時間Tbはスケルチ回路
4の立上り特定で決定されるので、一般的に数十ミリ秒
以下の短い時間にすることができる。
次に、本装置によると無線装置間の呼び出し制御信号が
単発でかつ呼び出し制御信号のデータ長が短い場合でも
バッテリセービング時に受信が可能になる理由を説明す
る。
無線装置の電源投入後の時間Ta間は位相比較回路32
がロックするに要する時間であり、したがって受信する
ことは不可能であるが、一旦ロツクした後は時間Td間
は低域フィルタ33に使用されているコンデンサに貯え
られた電荷により電圧制御発振器31の発振周波数が保
持されているので、時間Tbを短く設定することができ
ることを利用している。
また、最初の時間Ta +Td経過以後にロックさせる
。ために要する時間は電圧制御発振器31の発振周波数
が規定の周波数に極めて近い値であるので、初期の時間
Ta間に比べて極めて短くすることができることを利用
している。
〔発明の効果〕
本発明は、以上説明したようにシンセサイザを用いてい
る無線機でもバッテリセービングを可能にして待受時の
消費電力を低減することができる効果がある。
【図面の簡単な説明】
第1図は本発明実施例装置の構成を示すブロック構成図
。 第2図はバッテリセービング時のタイミングを示す波形
図。 1・・・アンテナ、2・・・受信機、3・・・位相同期
ループa路、4・・・スケルチ回路、5.6.7・・・
スイッチ、8・・・制御部、31・・・電圧制御発振器
、32・・・位相比較器、33・・・低域フィルタ。 特許出願人 日本電気株式会社− 代理人  弁理士 井 出 直 孝 実施例の構成図 為12

Claims (1)

    【特許請求の範囲】
  1. (1)電圧制御発振器と、位相比較器と、低域フィルタ
    とを含む位相同期ループ回路と、 この位相同期ループ回路により制御される受信機と を備えた無線装置に付加され、 第一の所定時間(Ta)は上記受信機に電源供給を行い
    、つづく第二の所定時間(Td)は上記受信機の電源供
    給を遮断する手段 を備えたバッテリセービング回路において、上記電圧制
    御発振器に連続的に電源を供給する回路手段と、 上記電圧制御発振器を除く位相同期ループ回路に、第一
    の所定時間(Ta)にわたり電源供給を行い第二の所定
    時間(Td)にわたり電源供給を遮断する第一の制御手
    段と、 上記第一の所定時間(Ta)にわたり上記位相比較器と
    上記電圧制御発振器とを接続状態に保ち、上記第二の所
    定時間(Td)にわたり上記位相比較器と上記電圧制御
    発振器とを断路状態に保つ第二の制御手段と、 上記受信器に上記第二の所定時間(Td)内の間欠的に
    継続するきわめて短い時間(Tb)にかぎり電源供給を
    行う第三の制御手段と を備えたことを特徴とするバッテリセービング回路。
JP60039626A 1985-02-28 1985-02-28 バツテリセ−ビング回路 Granted JPS61199343A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60039626A JPS61199343A (ja) 1985-02-28 1985-02-28 バツテリセ−ビング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60039626A JPS61199343A (ja) 1985-02-28 1985-02-28 バツテリセ−ビング回路

Publications (2)

Publication Number Publication Date
JPS61199343A true JPS61199343A (ja) 1986-09-03
JPH0469459B2 JPH0469459B2 (ja) 1992-11-06

Family

ID=12558311

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60039626A Granted JPS61199343A (ja) 1985-02-28 1985-02-28 バツテリセ−ビング回路

Country Status (1)

Country Link
JP (1) JPS61199343A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01252028A (ja) * 1988-03-31 1989-10-06 Toshiba Corp 無線電話装置
US10014895B2 (en) 2016-01-22 2018-07-03 Kabushiki Kaisha Toshiba Receiver, radio communication device, and radio communication method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01252028A (ja) * 1988-03-31 1989-10-06 Toshiba Corp 無線電話装置
US10014895B2 (en) 2016-01-22 2018-07-03 Kabushiki Kaisha Toshiba Receiver, radio communication device, and radio communication method

Also Published As

Publication number Publication date
JPH0469459B2 (ja) 1992-11-06

Similar Documents

Publication Publication Date Title
US5180992A (en) Pll frequency synthesizer having a power saving circuit
JP2895342B2 (ja) 移動無線機
JP3146673B2 (ja) Fsk受信機
US5761617A (en) PLL synthesizer radio paging receiver capable of reducing an average power consumption
CA2080050C (en) Power supply controller and frequency synthesizer using the same
JPS61199343A (ja) バツテリセ−ビング回路
JP3154624B2 (ja) デジタルデータ受信装置
JPS5866423A (ja) フエ−ズロツクル−プ回路
JPH02193416A (ja) 受信機の局部発振回路制御方式
JP2750580B2 (ja) データ受信機の局部発振方式
US6192220B1 (en) Phase lock loop system with ultrafast lock times for half duplex time division multiple access wireless data applications
JPH06338784A (ja) 位相同期回路
JPH0355923A (ja) 受信機の局部発振回路制御方法
JPH10107730A (ja) Tdma携帯無線機の消費電力制御方式
JPS60190032A (ja) 移動無線機
KR19990049646A (ko) 알에프-모듈의 동작전원 인가장치
JP2726428B2 (ja) 無線電話装置
JP3193111B2 (ja) 電子装置およびその電源供給方法
JPS5866427A (ja) 無線通信装置
KR100435557B1 (ko) Rf-모듈의 전원 공급방법
JP2001127599A (ja) 基準クロック生成回路および携帯機
JPS5866434A (ja) 無線通信方式
JPH08223063A (ja) 間欠受信装置
JPH0252465B2 (ja)
JP3093680B2 (ja) 携帯無線機