JPS6115185A - 表示修飾制御装置 - Google Patents
表示修飾制御装置Info
- Publication number
- JPS6115185A JPS6115185A JP59135962A JP13596284A JPS6115185A JP S6115185 A JPS6115185 A JP S6115185A JP 59135962 A JP59135962 A JP 59135962A JP 13596284 A JP13596284 A JP 13596284A JP S6115185 A JPS6115185 A JP S6115185A
- Authority
- JP
- Japan
- Prior art keywords
- display
- address
- data
- raster
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Digital Computer Display Output (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
本発明は、表示データがコードイメージにて記憶される
表示システムにおいて、文字データの縦倍幅表示を行な
う表示修飾制御装置に関する。
表示システムにおいて、文字データの縦倍幅表示を行な
う表示修飾制御装置に関する。
表示システムについて表示内容を強調表示するために、
点滅(プリンク)・反転(リバース)・高輝度表示(ハ
イブライト)・色表示(カラー)等表示修飾のための手
法が存在することは周知のとおりである。又、文書処理
装置においては、上記の他、横倍幅表示及び縦倍幅表示
が知られている。
点滅(プリンク)・反転(リバース)・高輝度表示(ハ
イブライト)・色表示(カラー)等表示修飾のための手
法が存在することは周知のとおりである。又、文書処理
装置においては、上記の他、横倍幅表示及び縦倍幅表示
が知られている。
ところで上記縦倍幅表示に関し、表示データがドツトイ
メージにて記憶されている表示システムにおいては、表
示画面容量に対応して設けられるビットマツプメモリの
所定位置に縦方向に倍したデータを書込むだけで実現出
来る。このビットマツプメモリに対するデータの展開は
ファームウェアもしくはソフトウェアが行なうため、処
理が頻雑になり、処理速度に雌があることは周知のとお
りである。ところが表示データがコードイメージで記憶
される表示システムにおいて縦倍幅表示を実現しようと
してもその構造上単純な方法では実現出来ず、その様な
表示システムは見当らない。本発明は、表示データがコ
ードイメージにて記憶されて成る表示システムにおいて
、縦倍幅表示を実現するための一例について述べるもの
である。
メージにて記憶されている表示システムにおいては、表
示画面容量に対応して設けられるビットマツプメモリの
所定位置に縦方向に倍したデータを書込むだけで実現出
来る。このビットマツプメモリに対するデータの展開は
ファームウェアもしくはソフトウェアが行なうため、処
理が頻雑になり、処理速度に雌があることは周知のとお
りである。ところが表示データがコードイメージで記憶
される表示システムにおいて縦倍幅表示を実現しようと
してもその構造上単純な方法では実現出来ず、その様な
表示システムは見当らない。本発明は、表示データがコ
ードイメージにて記憶されて成る表示システムにおいて
、縦倍幅表示を実現するための一例について述べるもの
である。
本発明は上記背景技術に基づいてなされたもので七り、
表示データがコードイメージにて記憶されて成る表示シ
ステムにおいて、縦倍幅表示を実現する表示修飾制御装
置を提供することを目的とする@ 〔発明の概要〕 本発明は、上記目的を実現するため、表示修飾用メモリ
中に表示修飾制御情報として縦倍幅指定情報、及び予め
定義されたラスタアドレス変換式の指定情報を盛込んだ
。更に、CRTコントa〜うから出力されるラスタアド
レス情報ヲ入力として得上記表示修飾情報に従がい、あ
らかじめ定義された変換式にてラスタアドレスを変換出
力するラスタアドレス変換回路を付加した。該ラスタア
ドレス変換回路出力とコードメモリ出力とが文字発生器
に供給され、所望の縦倍幅修飾のなされた表示ノ母ター
ンが得られる。
表示データがコードイメージにて記憶されて成る表示シ
ステムにおいて、縦倍幅表示を実現する表示修飾制御装
置を提供することを目的とする@ 〔発明の概要〕 本発明は、上記目的を実現するため、表示修飾用メモリ
中に表示修飾制御情報として縦倍幅指定情報、及び予め
定義されたラスタアドレス変換式の指定情報を盛込んだ
。更に、CRTコントa〜うから出力されるラスタアド
レス情報ヲ入力として得上記表示修飾情報に従がい、あ
らかじめ定義された変換式にてラスタアドレスを変換出
力するラスタアドレス変換回路を付加した。該ラスタア
ドレス変換回路出力とコードメモリ出力とが文字発生器
に供給され、所望の縦倍幅修飾のなされた表示ノ母ター
ンが得られる。
このことにより、表示データがコードイメージにて記憶
される表示ンステムにおいても縦倍幅表示が実現出来、
又、表示データがパターンイメージにて記憶される場合
と比較してソフトウェアもしくはファームウェア作成者
にかかる負担が著しく軽減される。
される表示ンステムにおいても縦倍幅表示が実現出来、
又、表示データがパターンイメージにて記憶される場合
と比較してソフトウェアもしくはファームウェア作成者
にかかる負担が著しく軽減される。
以下、図面を使用して本発明実施例に関し詳細に説明す
る。第1図は本発明の実施例を示す7072図である。
る。第1図は本発明の実施例を示す7072図である。
図において、1ノは表示コントローラ(CRTC’)で
ある。表示フットローラ11はメインシステム(CPU
:図示せず)とラスクスキャンタイプの表示モニタ(
CRT ) 20とのインターフェースを司どり、CP
Uによりゾログラミングされた内容に基づきコードメモ
リ14のアクセス制御及びラスクタイミングの制御を行
なう。12けアドレスマルチプレクサである。アドレス
マルチプレクサ12は上記表示コントO−ラIノにより
生成されるメモリアドレス及びアドレスバス21を介し
CPUから供給されるメモリアドレスとを大刀情報とし
て得、いずれか一方のアドレス情報を選択出力する。
ある。表示フットローラ11はメインシステム(CPU
:図示せず)とラスクスキャンタイプの表示モニタ(
CRT ) 20とのインターフェースを司どり、CP
Uによりゾログラミングされた内容に基づきコードメモ
リ14のアクセス制御及びラスクタイミングの制御を行
なう。12けアドレスマルチプレクサである。アドレス
マルチプレクサ12は上記表示コントO−ラIノにより
生成されるメモリアドレス及びアドレスバス21を介し
CPUから供給されるメモリアドレスとを大刀情報とし
て得、いずれか一方のアドレス情報を選択出力する。
上記アドレスマルチプレクサ12出力は後述する表示修
飾用メモリ(AM)ZJ及びコードメモリ14へ同時に
供給される。
飾用メモリ(AM)ZJ及びコードメモリ14へ同時に
供給される。
上記表示修飾用メモリ13には、表示画面を構成する区
画単位毎、縦倍幅指定情報が、そして、ラスタアドレス
変換のために用意されるアドレス変換式を指定するため
の情報が設定記憶される。15は、パスドライバである
。パスドライバ15は、データバス22及びコードメモ
リ140間にあってデータバス12の方向制御及び開閉
制御を行なう。
画単位毎、縦倍幅指定情報が、そして、ラスタアドレス
変換のために用意されるアドレス変換式を指定するため
の情報が設定記憶される。15は、パスドライバである
。パスドライバ15は、データバス22及びコードメモ
リ140間にあってデータバス12の方向制御及び開閉
制御を行なう。
上記表示修飾用メモリI3出力は、ラスタアドレス変換
回路16へ供給される。ラスタアドレス変換回路16け
表示コントローラ11により出力されるラスタアドレス
情報を8示4KUf1メモリ13に記憶された表示修飾
情報に従かい所定の値に変換する。ここで変換出力され
るラスタアドレス情報は文字パターン発生器17へ供給
される。尚コードメモリI4はアドレスマルチプレクサ
12出力によってアドレッシングされ、得られるコード
情報は上記ラスタアドレス変換回路16出力と共に文字
パターン発生器17のアクセスアドレスとなる。文字/
クターン発生器17によりパターンデータに変換された
出力は並直列変換回路18へ供給され、シリアルドツト
信号に変換されてビデオ制御回路19へ供給される。ビ
デオ制御回路19へは他に表示コントローラ11より表
示のだめの同期(Ji−4%(5YNC)が供給されて
おり、ここで合成制御され、ビデオ及び同期信号として
CRTモニタ2゜へ供給される。
回路16へ供給される。ラスタアドレス変換回路16け
表示コントローラ11により出力されるラスタアドレス
情報を8示4KUf1メモリ13に記憶された表示修飾
情報に従かい所定の値に変換する。ここで変換出力され
るラスタアドレス情報は文字パターン発生器17へ供給
される。尚コードメモリI4はアドレスマルチプレクサ
12出力によってアドレッシングされ、得られるコード
情報は上記ラスタアドレス変換回路16出力と共に文字
パターン発生器17のアクセスアドレスとなる。文字/
クターン発生器17によりパターンデータに変換された
出力は並直列変換回路18へ供給され、シリアルドツト
信号に変換されてビデオ制御回路19へ供給される。ビ
デオ制御回路19へは他に表示コントローラ11より表
示のだめの同期(Ji−4%(5YNC)が供給されて
おり、ここで合成制御され、ビデオ及び同期信号として
CRTモニタ2゜へ供給される。
第2図(a) (b) (c) ti木全発明実施例動
作?説明するために引用した図であって、<1)#−を
表示画面構成、Cb)は(a)における区画アドレスn
のイメージ(C)は区画アドレスnの内容を縦倍幅修飾
した際のイメージを示す図である。尚、この図でn−1
−Y、+Xl とする。但し、Xはカラム番号、Yけラ
イン番4、tは表示画面を構成するカラム数、mは表示
画面を構成するライン数とする。
作?説明するために引用した図であって、<1)#−を
表示画面構成、Cb)は(a)における区画アドレスn
のイメージ(C)は区画アドレスnの内容を縦倍幅修飾
した際のイメージを示す図である。尚、この図でn−1
−Y、+Xl とする。但し、Xはカラム番号、Yけラ
イン番4、tは表示画面を構成するカラム数、mは表示
画面を構成するライン数とする。
(O<X+ <、L −1、0(Y 、 <m −1)
又、211は区画のラスタ数(0<:X* <a −1
。
又、211は区画のラスタ数(0<:X* <a −1
。
&<、Yx <2 a −1)全示すものとする。
以下、本発明実施例の動作につき詳細に述べる。
CRT表示画面は、tカラム、m′ラインで構成され、
1区画は2aラスタから構成されるものとする。そしで
ある区画nを縦倍幅修飾すると仮定すれば第2図のよう
Kなる。図において、縦倍幅された区画nのラスタ2X
、と2X1+1のデータは縦倍幅される以前の区画nの
ラスタX2のデータと同一である(図中ハツチング部分
)。又、縦倍幅された区画n+1のラスタ2(Y2−a
)と2(Y!−a)+1のデータけ、縦倍幅される以前
の区画nのラスタY2のデータと同一である(図中ハツ
チング部分)。
1区画は2aラスタから構成されるものとする。そしで
ある区画nを縦倍幅修飾すると仮定すれば第2図のよう
Kなる。図において、縦倍幅された区画nのラスタ2X
、と2X1+1のデータは縦倍幅される以前の区画nの
ラスタX2のデータと同一である(図中ハツチング部分
)。又、縦倍幅された区画n+1のラスタ2(Y2−a
)と2(Y!−a)+1のデータけ、縦倍幅される以前
の区画nのラスタY2のデータと同一である(図中ハツ
チング部分)。
縦倍幅を実現するためには、寸ず区画nでラスタアドレ
スを変換しなければならない。捷た、区画n+tのコー
ドデータが区画nのコードデータと同じと仮定すれば、
区画r++tに対してもラスタアドレスを変換しなけれ
ばならない。
スを変換しなければならない。捷た、区画n+tのコー
ドデータが区画nのコードデータと同じと仮定すれば、
区画r++tに対してもラスタアドレスを変換しなけれ
ばならない。
ただし、区画nの1合の変換方法とは異なる。
この役割りを果たすのがラスタアドレス変換回路16で
ある。表示修飾用メモリ13け、区画ごとに縦倍幅指定
ビットとラスタアドレスの変換方法指定ビットを持って
おり、これによってラスタアドレス変換回路16を制御
する。
ある。表示修飾用メモリ13け、区画ごとに縦倍幅指定
ビットとラスタアドレスの変換方法指定ビットを持って
おり、これによってラスタアドレス変換回路16を制御
する。
以上のことをふまえて、まず表示コントローラ11から
区画nのメモリアドレスが出力されたとする。このアド
レスはアドレスマルチプレクサ12を通り、表示修飾用
メモリ13に入る。
区画nのメモリアドレスが出力されたとする。このアド
レスはアドレスマルチプレクサ12を通り、表示修飾用
メモリ13に入る。
表示修飾用メモリ13からは区画nの縦倍幅指定ビット
(1″とする)とラスタアドレス変換方法指定ピット(
′0”とする)が出方され、表示コントローラ11から
のラスタアドレスと共にラスタアドレス変換回路16に
入る。そして、次式で示されるラスタアドレスに変cさ
nる。
(1″とする)とラスタアドレス変換方法指定ピット(
′0”とする)が出方され、表示コントローラ11から
のラスタアドレスと共にラスタアドレス変換回路16に
入る。そして、次式で示されるラスタアドレスに変cさ
nる。
但し、xtd人カシカラスタアドレスは出力ラスタアド
レスとする。
レスとする。
また、区画nのメモリアドレスはコードメモリ14をア
クセスし、区画nのコードデータを出力する。このデー
タと上記変換ばれたラスタアドレスにより文字ツヤター
ン発生器17がアクセスされて、CRT表示データ(ツ
クターンデータが出力される。以後は並直列変換回路1
8とビデオ制御回路19を通り、CRTモニタ2oへ表
示が行われる。
クセスし、区画nのコードデータを出力する。このデー
タと上記変換ばれたラスタアドレスにより文字ツヤター
ン発生器17がアクセスされて、CRT表示データ(ツ
クターンデータが出力される。以後は並直列変換回路1
8とビデオ制御回路19を通り、CRTモニタ2oへ表
示が行われる。
次に表示コントローラ1)から区画n+tのメモリアド
レスが出力されたとする。このアドレスは上記と同様、
表示修飾メモリ13をアクセスし、ここから区ih n
+ 1の縦倍幅指定ビット(l#とする)とラスタア
ドレス変換方法指定ピット(1”とする)が出方される
^そシテラスタアドレス変換回路16により次式で示さ
れるラスタアドレスに変換される。
レスが出力されたとする。このアドレスは上記と同様、
表示修飾メモリ13をアクセスし、ここから区ih n
+ 1の縦倍幅指定ビット(l#とする)とラスタア
ドレス変換方法指定ピット(1”とする)が出方される
^そシテラスタアドレス変換回路16により次式で示さ
れるラスタアドレスに変換される。
但し、x?1人カラスタアドレス、yけ出力ラスタアド
レス% hFi区画のラスタ数/2とする。
レス% hFi区画のラスタ数/2とする。
また区1lIjn+tのメモリアドレスは区画nと同じ
ものが入っていなければならない。以後の動作は、表示
コントローラ1ノから区画nのメモリアドレスが出力さ
れた時と同じである。
ものが入っていなければならない。以後の動作は、表示
コントローラ1ノから区画nのメモリアドレスが出力さ
れた時と同じである。
なお縦倍幅表示において表示修飾用メモリ13の書込み
と、コードメモリ14へのデータの書き込み(区1ii
inと区画n+lには同一データを書き込む)は、前も
ってプログラムにより行なわなければならない。
と、コードメモリ14へのデータの書き込み(区1ii
inと区画n+lには同一データを書き込む)は、前も
ってプログラムにより行なわなければならない。
以上説明の如く本発明によれば表示データがコードイメ
ージにて記憶される表示システムにおいて縦倍幅表示を
実現できる他以下に列挙する効果7奏する。
ージにて記憶される表示システムにおいて縦倍幅表示を
実現できる他以下に列挙する効果7奏する。
(1) 表示データがノやターンイメージにて記憶さ
れる表示システムの様に縦倍幅のためのデータ変換を不
要とする。このことは、ファームウェアあるいはソフト
ウェアのプロゲラ々にかかる負担が大幅に軽減されるこ
とを意味する。
れる表示システムの様に縦倍幅のためのデータ変換を不
要とする。このことは、ファームウェアあるいはソフト
ウェアのプロゲラ々にかかる負担が大幅に軽減されるこ
とを意味する。
(2)上記データ変換が必要ないため処理速度が向上す
る・ (3) 縦倍幅表示を行なうためには従来・リーンメ
モリを必要としていたが、本発明によりコードメモリで
も実現できるようになるため、表示データを記憶するメ
モリ容量が少なくて済む。
る・ (3) 縦倍幅表示を行なうためには従来・リーンメ
モリを必要としていたが、本発明によりコードメモリで
も実現できるようになるため、表示データを記憶するメ
モリ容量が少なくて済む。
(4) 更に表示データが・母ターンイメージにて記
憶されるディスプレイシステムにおいても本発明を応用
することが出来、上記と同様の効果を得ることができる
。
憶されるディスプレイシステムにおいても本発明を応用
することが出来、上記と同様の効果を得ることができる
。
第1図は本発明の実施例を示すプロ、り図、第2図は本
発明実施例の動作を説明するために引用した図である。 1ノ・・・表示コントローラ(CRTC)、12・・・
アドレスマルチプレクサ、13・・・表示修飾用メモリ
、14・・・コードメモリ、16・・・ラスタアドレス
変換回路、17・・・文字・母ターン発生器。 出願人代理人 弁理士 鈴 江 武 彦第1図 第2図
発明実施例の動作を説明するために引用した図である。 1ノ・・・表示コントローラ(CRTC)、12・・・
アドレスマルチプレクサ、13・・・表示修飾用メモリ
、14・・・コードメモリ、16・・・ラスタアドレス
変換回路、17・・・文字・母ターン発生器。 出願人代理人 弁理士 鈴 江 武 彦第1図 第2図
Claims (1)
- 表示データが表示画面を構成する行列の区画単位でコー
ドイメージにて記憶されるコードメモリと、該区画単位
毎、表示データの縦倍幅指定情報及びラスタアドレス変
換式指定情報を表示修飾情報として記憶するアトリビュ
ーションメモリと、外部より到来するラスタアドレス情
報を入力として得、上記表示修飾情報に基づき、あらか
じめ定義された変換式にてラスタアドレスを変換出力す
るラスタアドレス変換回路と、該ラスタアドレス変換回
路出力及び上記コードメモリから表示データを得、所望
のパターン情報を出力する文字パターン発生器とを具備
することを特徴とする表示修飾制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59135962A JPS6115185A (ja) | 1984-06-30 | 1984-06-30 | 表示修飾制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59135962A JPS6115185A (ja) | 1984-06-30 | 1984-06-30 | 表示修飾制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6115185A true JPS6115185A (ja) | 1986-01-23 |
Family
ID=15163916
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59135962A Pending JPS6115185A (ja) | 1984-06-30 | 1984-06-30 | 表示修飾制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6115185A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03126080A (ja) * | 1989-10-12 | 1991-05-29 | Oki Electric Ind Co Ltd | 文字表示装置 |
-
1984
- 1984-06-30 JP JP59135962A patent/JPS6115185A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03126080A (ja) * | 1989-10-12 | 1991-05-29 | Oki Electric Ind Co Ltd | 文字表示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3309253B2 (ja) | マルチバンクフレームバッファランダムアクセスポートへ書込み、およびそれから読出すための装置および画素をマルチバンクフレームバッファへ書込む速度を向上させる方法 | |
JPH0327119B2 (ja) | ||
JPS61188582A (ja) | マルチウインドウ書込み制御装置 | |
JPS5912176B2 (ja) | デイジタル・テレビジヨン・デイスプレイのためのカ−ソル回路 | |
JPS6330632B2 (ja) | ||
JPH04338797A (ja) | フォントメモリアクセス方式 | |
JPS6115185A (ja) | 表示修飾制御装置 | |
JPS628192A (ja) | カ−ソル制御回路 | |
JPS59143194A (ja) | 画像表示装置 | |
JPS62249186A (ja) | 表示装置 | |
JPS5835592A (ja) | 表示画面分割装置 | |
KR100228265B1 (ko) | 고속데이타 처리시스템의 그래픽 처리 서브시스템 | |
JPS61200580A (ja) | ビツトマツプ表示制御方式 | |
JPS61190624A (ja) | グラフイツク表示画面のハ−ドコピ−方式 | |
JPS60173588A (ja) | マルチウインドウ表示処理方式 | |
JPH0443594B2 (ja) | ||
JP2642350B2 (ja) | 表示制御装置 | |
JPS59148091A (ja) | 文字図形表示装置 | |
JPS60129786A (ja) | 画像メモリ装置 | |
JPS6032090A (ja) | Crt表示端末装置 | |
JPH0233622A (ja) | ディスプレイ制御装置 | |
JPS5975285A (ja) | 表示画面分割制御方式 | |
JPS6224296A (ja) | 動画表示装置 | |
JPH03246596A (ja) | ビットマップディスプレイ制御装置 | |
JPS59184A (ja) | 分割制御方式 |