JPS61101173A - 固体撮像装置 - Google Patents
固体撮像装置Info
- Publication number
- JPS61101173A JPS61101173A JP59223562A JP22356284A JPS61101173A JP S61101173 A JPS61101173 A JP S61101173A JP 59223562 A JP59223562 A JP 59223562A JP 22356284 A JP22356284 A JP 22356284A JP S61101173 A JPS61101173 A JP S61101173A
- Authority
- JP
- Japan
- Prior art keywords
- phase comparator
- solid
- output
- input
- state image
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 claims description 7
- 238000003384 imaging method Methods 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000009412 basement excavation Methods 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000284 extract Substances 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は、固体撮像素子の駆動回路にPLL(phas
e −1ocked 1oop )回路を用いた固体撮
像装置に関するものである。
e −1ocked 1oop )回路を用いた固体撮
像装置に関するものである。
従来例の構成とその問題点
近年、新しい撮像デバイスとして固体撮像素子の研究開
発が活発に行なわれ、急速に実用化の域に達しつつある
。
発が活発に行なわれ、急速に実用化の域に達しつつある
。
焼き付き、安定性等多くの優れた特性を有する。
固体撮像素子には二次元的に配置された光電変換素子か
らの信号電荷を転送して得るCCD型や垂直、水平方向
走査用シフトレジスタから出力される走査パルスにより
光電変換素子の位置をアドレスして信号を読み出すMO
S型等多くの方式がある。
らの信号電荷を転送して得るCCD型や垂直、水平方向
走査用シフトレジスタから出力される走査パルスにより
光電変換素子の位置をアドレスして信号を読み出すMO
S型等多くの方式がある。
上記の固体撮像素子に対して任意の画素数を有する素子
の駆動には主にPLLが用いられてきた。
の駆動には主にPLLが用いられてきた。
以下、従来例を第1図に従って説明する。第1図の1は
同期信号発生器、2はPLL回路で同期信号発生器1よ
り発生する水平同期信号WHDよりクロックを発生する
。3はPLL回路2で発生するクロックと同期信号発生
器1より発生する同期パルスにより、素子駆動に必要な
タイミングを発生させるロジ2り回路、4はセンサー6
を駆動するドライバーである。
同期信号発生器、2はPLL回路で同期信号発生器1よ
り発生する水平同期信号WHDよりクロックを発生する
。3はPLL回路2で発生するクロックと同期信号発生
器1より発生する同期パルスにより、素子駆動に必要な
タイミングを発生させるロジ2り回路、4はセンサー6
を駆動するドライバーである。
次にPLL回路部について第2図に従って更に詳しく説
明する。6は第1図の同期信号発生器1から出力される
水平同期信号(WHD)と水平駆動に必要なタイミング
を与えるクロックを分周して発生する水平周期のパルス
のネガティブエツジの勾位相比較する位相比較器、7は
位相比較器6にて位相比較された出力を直流電位にする
ローパスフィルタ、8は前記ローパスフィルタ了の出力
によってクロック周波数のパルスを発生させる電圧制御
型発振回路、9はクロック周波数より位相比較器6に入
力される水平周期のパルスにカウントダウンする分周器
であり、以上によりPLL部が構成される。
明する。6は第1図の同期信号発生器1から出力される
水平同期信号(WHD)と水平駆動に必要なタイミング
を与えるクロックを分周して発生する水平周期のパルス
のネガティブエツジの勾位相比較する位相比較器、7は
位相比較器6にて位相比較された出力を直流電位にする
ローパスフィルタ、8は前記ローパスフィルタ了の出力
によってクロック周波数のパルスを発生させる電圧制御
型発振回路、9はクロック周波数より位相比較器6に入
力される水平周期のパルスにカウントダウンする分周器
であり、以上によりPLL部が構成される。
次に以上のブロックの動作について説明する。
位相比較器6の2人力のネガティブエツジの位相を比較
して、同期信号発生器1より発生する水平同期信号(W
HD )が分周器9の出力より位相が進んでいる場合n
H+1 レベルを出力し、位相が遅れている場合“
L“ルベルを出力する。上記以外のタイミング時は’0
PEN” 状態となる。ローパスフィルタ7では位相
比較器6の出力より直流成分をとりだすことにより、位
相比較器602人力の位相差に応じた電圧が発生する。
して、同期信号発生器1より発生する水平同期信号(W
HD )が分周器9の出力より位相が進んでいる場合n
H+1 レベルを出力し、位相が遅れている場合“
L“ルベルを出力する。上記以外のタイミング時は’0
PEN” 状態となる。ローパスフィルタ7では位相
比較器6の出力より直流成分をとりだすことにより、位
相比較器602人力の位相差に応じた電圧が発生する。
電圧制御型発振回路8では入力電圧レベルに応じて、可
変容量ダイオードの容量が変化し発振周波数が変化する
。
変容量ダイオードの容量が変化し発振周波数が変化する
。
分周器9では電圧制御型発振回路8で発生したパルスを
水平走査周波数までカウントダウンする。
水平走査周波数までカウントダウンする。
以上は従来のPLL構成であり、第1図のシステムに組
込んだ場合、パルス性雑音が発生する。
込んだ場合、パルス性雑音が発生する。
これは固体カメラの固定パターン雑音となって実際モニ
ター上では縦縞模様となって現われ、カメラの高感度化
を妨げる要因となる。パルス性雑音の要因は、PLL部
のカウンターで水平走査周波数までカウントダウンする
際に分周回路が映像期間中にもパルスカウントを行って
いるだめ、分周回路及びそれに接続されたロジック回路
に多量のパルス電流が流れ、これが電源、アースの経路
を経て映像信号に混入し画質を低下させることになる。
ター上では縦縞模様となって現われ、カメラの高感度化
を妨げる要因となる。パルス性雑音の要因は、PLL部
のカウンターで水平走査周波数までカウントダウンする
際に分周回路が映像期間中にもパルスカウントを行って
いるだめ、分周回路及びそれに接続されたロジック回路
に多量のパルス電流が流れ、これが電源、アースの経路
を経て映像信号に混入し画質を低下させることになる。
このパルス性雑音はPLL部のカウンター周辺の電源ア
ース等の分離である程度対処できるが原理的には零にす
ることは困難である。
ース等の分離である程度対処できるが原理的には零にす
ることは困難である。
まだ他の従来例として水平カウンターを垂直ブランキン
グ期間だけ動作させることにより、映像期間にパルス性
雑音が発生しないようになり実装についても特別に考慮
しなくてよい。
グ期間だけ動作させることにより、映像期間にパルス性
雑音が発生しないようになり実装についても特別に考慮
しなくてよい。
しかし上記の例ではPLL部の位相比較を垂直ブランキ
ング期間のみでしか行なわないため温度特性による発掘
周波数のずれが起こる。
ング期間のみでしか行なわないため温度特性による発掘
周波数のずれが起こる。
発明の目的
本発明は固体撮像素子の駆動系をPLL構成にすること
により固体撮像素子の画素数を任意に選択でき、PLL
部で発生するパルス性雑音が発生しない固体撮像装置を
提供しようとするものである。
により固体撮像素子の画素数を任意に選択でき、PLL
部で発生するパルス性雑音が発生しない固体撮像装置を
提供しようとするものである。
発明の構成
本発明は、素子駆動用のクロックパルスによシ水平周期
まで移動させるシフトンジスタと、前記シフトレジスタ
回路の出力を第1の入力とし、同期信号発生器より発生
する水平同期信号を第2の入力とする位相比較器と、前
記位相比較器の出力が入力されるローパスフィルタの出
力が入力されクロックパルスを発生する電圧制御型発振
回路を含めて構成された駆動回路を備え、パルス性雑音
が除去された映像信号を得るものである。
まで移動させるシフトンジスタと、前記シフトレジスタ
回路の出力を第1の入力とし、同期信号発生器より発生
する水平同期信号を第2の入力とする位相比較器と、前
記位相比較器の出力が入力されるローパスフィルタの出
力が入力されクロックパルスを発生する電圧制御型発振
回路を含めて構成された駆動回路を備え、パルス性雑音
が除去された映像信号を得るものである。
実施例の説明
以下、本発明の実施例について第3図、第4図を参照し
て説明する。第3図は本発明の1実施例のブロック図で
ある。第3図において、10は位相比較器12の1人力
であり、同期信号発生器から出力された水平同期信号(
WHD)である。本実施例では素子駆動用のクロック1
9の周波数は8石でシフトレジスタ回路18により51
2段シフトされた信号が位相比較器12の他方の入力1
1となる。
て説明する。第3図は本発明の1実施例のブロック図で
ある。第3図において、10は位相比較器12の1人力
であり、同期信号発生器から出力された水平同期信号(
WHD)である。本実施例では素子駆動用のクロック1
9の周波数は8石でシフトレジスタ回路18により51
2段シフトされた信号が位相比較器12の他方の入力1
1となる。
以上の2人力が位相比較器12に入力される。
14は位相比較器12の出力13よシ直流電位をとりだ
すローパスフィルタである。このローパスフィルタ14
の出力15が電圧制御型発振回路16に入力され、クロ
ック周波数8和のパルス17を発生させる。このクロッ
クパルス17をシフトレジスタ回路18を通して位相比
較器12にフィードバックするPLL構成になっている
。
すローパスフィルタである。このローパスフィルタ14
の出力15が電圧制御型発振回路16に入力され、クロ
ック周波数8和のパルス17を発生させる。このクロッ
クパルス17をシフトレジスタ回路18を通して位相比
較器12にフィードバックするPLL構成になっている
。
次に以上の動作を第4図のタイミングチャートに従って
説明する。(−)は8止のクロックパルスである。(b
)はクロックパルス(a) Kより駆動されたシフトレ
ジスタ回路18の第1段目の出力である。
説明する。(−)は8止のクロックパルスである。(b
)はクロックパルス(a) Kより駆動されたシフトレ
ジスタ回路18の第1段目の出力である。
(C)はシフトレジスタ回路18の第512段目の出力
11である。(d)は同期信号発生器の出力である水平
同期信号10である。位相比較器12の2人力は第4図
(C)と(d)である。この位相比較器12の出力13
(e)のようになる。このパルス誤差信号(e)はロー
パスフィルタ14の充放電によって(f)のようなアナ
ログ量に変換される。ここで生じた誤差電圧15は電圧
制御型発振回路16に入力される。
11である。(d)は同期信号発生器の出力である水平
同期信号10である。位相比較器12の2人力は第4図
(C)と(d)である。この位相比較器12の出力13
(e)のようになる。このパルス誤差信号(e)はロー
パスフィルタ14の充放電によって(f)のようなアナ
ログ量に変換される。ここで生じた誤差電圧15は電圧
制御型発振回路16に入力される。
以上のような構成にすると、−切のカウントダウンを行
なわないためにカウントダウンノイズが映像信号に混入
し、同期性雑音となって現われ、画質を低下させるとい
うことは原理的にない。
なわないためにカウントダウンノイズが映像信号に混入
し、同期性雑音となって現われ、画質を低下させるとい
うことは原理的にない。
発明の効果
以上の説明から明らかなように本発明によれば、固体撮
像素子の画素数を任意に選べるPLL構成において固体
カメラの画質を低下させる同期性雑音を除去することが
できる。
像素子の画素数を任意に選べるPLL構成において固体
カメラの画質を低下させる同期性雑音を除去することが
できる。
第1図は固体撮像素子駆動系の構成例を示すブロック図
、第2図は従来のPLL回路のブロック図、第3図は本
発明におけるPLL回路の一例を示すブロック図へ第4
図はそのPLL回路の動作を示すタイミングチャートで
ある。 12・・・・・・位相比較器、14・・・・・ローパス
フィルタ、16・・・・・・電圧制御型発振回路、18
・・・・・・シフトレジスタ回路。
、第2図は従来のPLL回路のブロック図、第3図は本
発明におけるPLL回路の一例を示すブロック図へ第4
図はそのPLL回路の動作を示すタイミングチャートで
ある。 12・・・・・・位相比較器、14・・・・・ローパス
フィルタ、16・・・・・・電圧制御型発振回路、18
・・・・・・シフトレジスタ回路。
Claims (1)
- 素子駆動用のクロックパルスにより1水平期間移動させ
るシフトレジスタ回路と、前記シフトレジスタ回路の出
力を第1の入力とし、同期信号発生器より発生する水平
同期信号を第2の入力とする位相比較器と、前記位相比
較器の出力が入力されるローパスフィルタと、前記ロー
パスフィルタの出力が入力され素子駆動用のクロックパ
ルスを発生する電圧制御型発振回路を含めて構成された
駆動回路を備えたことを特徴とする固体撮像装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59223562A JPS61101173A (ja) | 1984-10-24 | 1984-10-24 | 固体撮像装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59223562A JPS61101173A (ja) | 1984-10-24 | 1984-10-24 | 固体撮像装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS61101173A true JPS61101173A (ja) | 1986-05-20 |
Family
ID=16800102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59223562A Pending JPS61101173A (ja) | 1984-10-24 | 1984-10-24 | 固体撮像装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS61101173A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01188172A (ja) * | 1988-01-22 | 1989-07-27 | Sony Corp | 固体撮像素子の駆動回路 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5289053A (en) * | 1976-01-16 | 1977-07-26 | Control Data Corp | Phase synchronizing circuit |
JPS5747577A (en) * | 1980-07-09 | 1982-03-18 | Maruku Guzabuie Gurei Reimondo | Method and device for previously welding welding ball to connecting leg |
JPS58134581A (ja) * | 1982-02-04 | 1983-08-10 | Victor Co Of Japan Ltd | 固体撮像装置 |
-
1984
- 1984-10-24 JP JP59223562A patent/JPS61101173A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5289053A (en) * | 1976-01-16 | 1977-07-26 | Control Data Corp | Phase synchronizing circuit |
JPS5747577A (en) * | 1980-07-09 | 1982-03-18 | Maruku Guzabuie Gurei Reimondo | Method and device for previously welding welding ball to connecting leg |
JPS58134581A (ja) * | 1982-02-04 | 1983-08-10 | Victor Co Of Japan Ltd | 固体撮像装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01188172A (ja) * | 1988-01-22 | 1989-07-27 | Sony Corp | 固体撮像素子の駆動回路 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5226063A (en) | Counter for an image pickup system | |
JP2007114505A (ja) | 画像取得装置及びその制御方法 | |
KR100639522B1 (ko) | 복합 동기 신호를 사용하는 외부 동기 시스템 및 이 외부 동기 시스템을 사용하는 카메라 시스템 | |
US4498106A (en) | Pulse generator for solid-state television camera | |
JPS5871784A (ja) | 固体カラ−ビデオカメラの同期信号発生回路 | |
EP0855802A2 (en) | PLL circuit and phase lock detector | |
JPS61101173A (ja) | 固体撮像装置 | |
JPH0548664B2 (ja) | ||
US5144432A (en) | Synchronizing circuit for an image pickup system | |
US4484224A (en) | Pulse generating circuit for a television camera using solid state image sensor | |
JPS61129983A (ja) | 固体撮像装置 | |
US5463475A (en) | Semiconductor delay line driven by an input signal-derived reference signal | |
CN1319273C (zh) | 振荡器的相位控制 | |
JP2730031B2 (ja) | 固体撮像素子の駆動回路 | |
JPS6269774A (ja) | 固体撮像装置 | |
JP3180624B2 (ja) | テレビジョンカメラ装置 | |
US6281889B1 (en) | Moire cancellation circuit | |
JP2006157720A (ja) | デジタルカメラ装置 | |
JP2877376B2 (ja) | テレビカメラの同期回路 | |
JPH0635275Y2 (ja) | メモリの制御装置 | |
JPH0746845B2 (ja) | 固体撮像装置 | |
JP2517443B2 (ja) | テレビカメラの同期回路 | |
JPH05328228A (ja) | 撮像素子の駆動装置 | |
JPH0614695B2 (ja) | 固体撮像装置 | |
Albright et al. | RS-170 to 700 frame per second CCD camera |