JPS6098670A - トランジスタ及び集積回路 - Google Patents
トランジスタ及び集積回路Info
- Publication number
- JPS6098670A JPS6098670A JP59209015A JP20901584A JPS6098670A JP S6098670 A JPS6098670 A JP S6098670A JP 59209015 A JP59209015 A JP 59209015A JP 20901584 A JP20901584 A JP 20901584A JP S6098670 A JPS6098670 A JP S6098670A
- Authority
- JP
- Japan
- Prior art keywords
- base
- type
- integrated circuit
- transistor
- bipolar
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005669 field effect Effects 0.000 claims description 7
- 238000009792 diffusion process Methods 0.000 claims description 5
- 239000000758 substrate Substances 0.000 claims description 5
- 238000000034 method Methods 0.000 description 4
- 230000000295 complement effect Effects 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000002411 adverse Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000005266 casting Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- ZGUQQOOKFJPJRS-UHFFFAOYSA-N lead silicon Chemical compound [Si].[Pb] ZGUQQOOKFJPJRS-UHFFFAOYSA-N 0.000 description 1
- 238000012856 packing Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/73—Bipolar junction transistors
- H01L29/735—Lateral transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/0611—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region
- H01L27/0617—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type
- H01L27/0623—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration integrated circuits having a two-dimensional layout of components without a common active region comprising components of the field-effect type in combination with bipolar transistors
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Bipolar Transistors (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
産業上の利用分野
本発明は集積回路に関し、特に共通の半導体チップにバ
イポーラ装置及び電界効果装置の両方を組み込んだ回路
に関する。本発明はまた電界効果処理技術と両立づ−る
ラテラルバイポーラトランジスタ構成に関する。
イポーラ装置及び電界効果装置の両方を組み込んだ回路
に関する。本発明はまた電界効果処理技術と両立づ−る
ラテラルバイポーラトランジスタ構成に関する。
従来の技術及びその問題点
従来の集積回路は通常回路の利用目的に応じ電界効果装
置又はバイポーラ装置の一方を使用してぎた。電界効果
装置は小形で入力インピーダンスが大きいため単純で高
密度の回路を得ることができるので主としてディジタル
分野で用いられる。
置又はバイポーラ装置の一方を使用してぎた。電界効果
装置は小形で入力インピーダンスが大きいため単純で高
密度の回路を得ることができるので主としてディジタル
分野で用いられる。
一方バイポーラ回路は、ラジオ又は8声周波数信号の処
理又(よ大電流出力段が必要どされる7ノログ分野で主
として用いられる。
理又(よ大電流出力段が必要どされる7ノログ分野で主
として用いられる。
例えば電話等、ディジタル及びアブログ両万の信号処理
が必要な分野があり、この場合には多数の接続経路で結
ばれた2つの別体のブーツブを設りる必要がある。電界
効実装F(及びバイポーラ装;r1の両方を弔−チップ
上に設りることが右利であるのは明らかである。電界効
宋装「1及びバイポーラ装置を単一チップ」ニに製造り
る技術が幾つか提案されているが、これらの技術には種
々の欠点がある。特に、0MO3(コンプリメンタリ
メタルA−1,リイド シリコン)方法が、(=’ i
t(的なバイポーラ埋没コレクタ方法とともに使用され
るよう適合化される場合、バイポーラの1/l能は良好
なものか青られるが、c rV+ o s実装密度、連
層及び予測性は悪影響を受りる。
が必要な分野があり、この場合には多数の接続経路で結
ばれた2つの別体のブーツブを設りる必要がある。電界
効実装F(及びバイポーラ装;r1の両方を弔−チップ
上に設りることが右利であるのは明らかである。電界効
宋装「1及びバイポーラ装置を単一チップ」ニに製造り
る技術が幾つか提案されているが、これらの技術には種
々の欠点がある。特に、0MO3(コンプリメンタリ
メタルA−1,リイド シリコン)方法が、(=’ i
t(的なバイポーラ埋没コレクタ方法とともに使用され
るよう適合化される場合、バイポーラの1/l能は良好
なものか青られるが、c rV+ o s実装密度、連
層及び予測性は悪影響を受りる。
本発明の目的はこれらの欠員を減少ししくは克服りるに
ある。
ある。
問題点を解決づるための:1′一段
本発明によれば、非常に低濃度のドーピングをされたP
−型基板内の低濃度ドーピングN−型ウエル内に含まれ
る低濃度ドーピングP−型つエル内に形成され、ベース
、」レクタ及び■ミッタ領域からなり、エミッタは別の
中m度ドーピングP型ベース拡散と同一の窓を介する拡
散により形成されたN″ 型領域からなり、ベース拡散
によりコレクタ/ベース空乏領域のベース側の横方向拡
大が制限されこれによりベースの横方向の幅が狭く使用
時I−ランジスタが略ラテラルモードで働くようにN+
エミッタとP−ウェル材料との間に狭いP型層が形成
される、バイポーララテラルN l) Nトランジスタ
が提供される。
−型基板内の低濃度ドーピングN−型ウエル内に含まれ
る低濃度ドーピングP−型つエル内に形成され、ベース
、」レクタ及び■ミッタ領域からなり、エミッタは別の
中m度ドーピングP型ベース拡散と同一の窓を介する拡
散により形成されたN″ 型領域からなり、ベース拡散
によりコレクタ/ベース空乏領域のベース側の横方向拡
大が制限されこれによりベースの横方向の幅が狭く使用
時I−ランジスタが略ラテラルモードで働くようにN+
エミッタとP−ウェル材料との間に狭いP型層が形成
される、バイポーララテラルN l) Nトランジスタ
が提供される。
発明の効果
ラテラルバイポーラ1〜ランジスタ構成を使用りること
により、高費用、低生産量、標準的な埋没コレクタ方法
での低抵抗コレクタで必要とされる高11i1度ドーピ
ング埋没層上のエピタキシへフル材料の成長段階が解消
される。
により、高費用、低生産量、標準的な埋没コレクタ方法
での低抵抗コレクタで必要とされる高11i1度ドーピ
ング埋没層上のエピタキシへフル材料の成長段階が解消
される。
実施例
第1図を参照するに、N PNう7ラル]〜ランジスタ
4FJ成は非111に低濃度のドーピングをされたP
型シリコン基板11内に形成される。低濃度ドーピング
N−型tクエル12はり、4板11内深くまで拡散され
、別の低′m度ドーピング1)−型ウェル13はウェル
12内へ拡散される。1〕B′(領域171は、1〕
型領域15とともにベース接点として働く同右ベースを
形成JるJ:う拡散Jる。エミッタ1G及びコレクタ接
点領域17としてN+領領域イ」り加えられるが、エミ
ッタはエミッタを包囲しC正しく重なる狭いP領域がで
きるようベース14と同一の窓を通じて拡散される。
4FJ成は非111に低濃度のドーピングをされたP
型シリコン基板11内に形成される。低濃度ドーピング
N−型tクエル12はり、4板11内深くまで拡散され
、別の低′m度ドーピング1)−型ウェル13はウェル
12内へ拡散される。1〕B′(領域171は、1〕
型領域15とともにベース接点として働く同右ベースを
形成JるJ:う拡散Jる。エミッタ1G及びコレクタ接
点領域17としてN+領領域イ」り加えられるが、エミ
ッタはエミッタを包囲しC正しく重なる狭いP領域がで
きるようベース14と同一の窓を通じて拡散される。
]コレクタ接点領域7は、P−型つ」−ル13とN−4
1リン−1:、 /L、 12との間ノ’3g 界ニH
1kが−,) cii/、 ii’!りる。」レクタの
i[確な位置はΦ要でないからマスニ1ングの訂容誤差
に過度のt1′I密さは必要で/、【い。
1リン−1:、 /L、 12との間ノ’3g 界ニH
1kが−,) cii/、 ii’!りる。」レクタの
i[確な位置はΦ要でないからマスニ1ングの訂容誤差
に過度のt1′I密さは必要で/、【い。
ベースコレクタ空乏領域の概略の境界は破線21及び2
2で示されている。図示の如くこの空乏領域の内部側縁
は、P−型つTル13とN−型つ1−ル12のPN接合
境界18に略沿っており、エミッタ16とコレクタ17
の中間でエミッタを包囲づ゛るP型領域のごく近くの半
導体表面で終っている。境界は、Pベース13の非空乏
領域か1ミツタの下では広く表面では非常に狭くなるよ
うエミッタ接点領域及びコレクタ接点領域の下で変形し
ている。これはラテラルエミッタ・コレクタ経路中で狭
いアクチブベース領域を画成するためトランジスタはバ
ーチカルモードではなく略ラテラルモードで動作する。
2で示されている。図示の如くこの空乏領域の内部側縁
は、P−型つTル13とN−型つ1−ル12のPN接合
境界18に略沿っており、エミッタ16とコレクタ17
の中間でエミッタを包囲づ゛るP型領域のごく近くの半
導体表面で終っている。境界は、Pベース13の非空乏
領域か1ミツタの下では広く表面では非常に狭くなるよ
うエミッタ接点領域及びコレクタ接点領域の下で変形し
ている。これはラテラルエミッタ・コレクタ経路中で狭
いアクチブベース領域を画成するためトランジスタはバ
ーチカルモードではなく略ラテラルモードで動作する。
この4i4成は自己整列しでいるから装置の処理は容易
である。
である。
I・ランジスク(j4成はP−型基板内のN−型ウェル
内に形成されるから、個々の装置が逆極性の基板内のN
又はP型ウェルにより配置絶縁される従来のNMO8又
は0MO8処理と両立りる。第1図のバイポーラ1−ラ
ンジスタと両立り゛るかかるJi4成を第2図に示す。
内に形成されるから、個々の装置が逆極性の基板内のN
又はP型ウェルにより配置絶縁される従来のNMO8又
は0MO8処理と両立りる。第1図のバイポーラ1−ラ
ンジスタと両立り゛るかかるJi4成を第2図に示す。
第2図の構成は、それぞれN−型ウェル33及び34内
に配置されたNチ)7ンネル(31)及びPチャンネル
(32)の装置である。しかしNMO3l−ランジスタ
鋳の単一極性の装置を使用づるのは容易である。この場
合及びうツヂアップが問題ぐない場合には、Nヂ鬼7ン
ネル1ヘランジスタN−型ウェル33も必要ぐない。2
つの1〜ランジスタのドレイン領域及びソース領域を形
成するP 型領域及びN−型領域は、同一チップ上に製
造されるバイポーラ1〜ランジスタの対応規る極性のゾ
ーンと同時に形成される。2つの相補的なトランジスタ
31と32の間に、回路のVss電源に接続づる別のP
型領域35を設りるのが右利Cある。Nチ17ンネル
1〜ランジスタウエル内の同様なN 型領域361.L
V o o電源に接続されている。この入れ子式「り
土ル接合の逆バイアス印加は、奇生バイポーラ1〜ラン
ジスク作川にJ、る回路のCMO8部分のラップアップ
の危険1!Iを減らり。
に配置されたNチ)7ンネル(31)及びPチャンネル
(32)の装置である。しかしNMO3l−ランジスタ
鋳の単一極性の装置を使用づるのは容易である。この場
合及びうツヂアップが問題ぐない場合には、Nヂ鬼7ン
ネル1ヘランジスタN−型ウェル33も必要ぐない。2
つの1〜ランジスタのドレイン領域及びソース領域を形
成するP 型領域及びN−型領域は、同一チップ上に製
造されるバイポーラ1〜ランジスタの対応規る極性のゾ
ーンと同時に形成される。2つの相補的なトランジスタ
31と32の間に、回路のVss電源に接続づる別のP
型領域35を設りるのが右利Cある。Nチ17ンネル
1〜ランジスタウエル内の同様なN 型領域361.L
V o o電源に接続されている。この入れ子式「り
土ル接合の逆バイアス印加は、奇生バイポーラ1〜ラン
ジスク作川にJ、る回路のCMO8部分のラップアップ
の危険1!Iを減らり。
第1図は、MO3処理技術とZ7.換性のあるバイポー
ラトランジスタ構成の断面図、第2図は第1図のバイポ
ーラl−ランラスタど同11’j製造Jるのに適りるコ
ン1リメンタリMO8t−シンジスタ構成の断面図であ
る。 11・・・シリコン基板、12・・・N−型ウェル、1
3・・・]〕−型ウエルウエル1・・・P型領域、15
・・・P″“型領域、16・・・エミッタ、17・・・
]レクタ接点領域、18・・・PN接合境界、21.2
2・・・ベース・コレクタ空乏領域の境界、31・・・
NヂA7ンネル、32・・・[〕チャンネル、33.3
4・・・N−型ウェル、35・・・P1型領域、36・
・・N+型領領域特許出願人 スタンダード デレフA
゛ンズアンド ケーブルス パブリック
ラトランジスタ構成の断面図、第2図は第1図のバイポ
ーラl−ランラスタど同11’j製造Jるのに適りるコ
ン1リメンタリMO8t−シンジスタ構成の断面図であ
る。 11・・・シリコン基板、12・・・N−型ウェル、1
3・・・]〕−型ウエルウエル1・・・P型領域、15
・・・P″“型領域、16・・・エミッタ、17・・・
]レクタ接点領域、18・・・PN接合境界、21.2
2・・・ベース・コレクタ空乏領域の境界、31・・・
NヂA7ンネル、32・・・[〕チャンネル、33.3
4・・・N−型ウェル、35・・・P1型領域、36・
・・N+型領領域特許出願人 スタンダード デレフA
゛ンズアンド ケーブルス パブリック
Claims (1)
- 【特許請求の範囲】 (1)非常に低温度のドーピングをされたP’−型基板
内の低温度ドーピングN”−jlljウェル内に含まれ
る低1ff1度ドーピングド型ウーLル内に形成され、
ベース、コレクタ及びエミッタ領域からなり、1ミツタ
は別の中mff1ドーピングP型ベース拡改と同一の窓
を介する拡散により形成されたN4−型領域からなり、
ベース拡散によりコレクタ/ベース空乏領域のベース側
の横方向拡大が制限されこれによりベースの横方向の幅
が狭く使用時1〜ランジスタが略う7ラルモードで11
’JI <ようにN+ 」−ミッタと1)−ウー[ル月
料との間に狭い[〕型層が形成される、バイポーララテ
ラルN l) N トランジスタ。 (2、特許請求の範囲第1項に記載されたトランジスタ
を複数組み込んぐなる集積回路。 (3バイポーラ装置及び電界効宋装冒の両方を組み込ん
でなることを特徴とする特許請求の範囲第2項記載の集
積回路。 (4)電界効果H@のラッチアップを防ぐ手段を含むこ
とを特徴とする特許請求の範囲第3項記載の集積回路。 (5)特許請求の範囲第4項記載の集積回路を組み込ん
でなる電話器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
GB8327868 | 1983-10-18 | ||
GB08327868A GB2148589B (en) | 1983-10-18 | 1983-10-18 | Improvements in intergrated circuits |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6098670A true JPS6098670A (ja) | 1985-06-01 |
Family
ID=10550391
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59209015A Pending JPS6098670A (ja) | 1983-10-18 | 1984-10-04 | トランジスタ及び集積回路 |
Country Status (4)
Country | Link |
---|---|
US (1) | US4642667A (ja) |
EP (1) | EP0142253A3 (ja) |
JP (1) | JPS6098670A (ja) |
GB (1) | GB2148589B (ja) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5726475A (en) * | 1987-07-10 | 1998-03-10 | Kabushiki Kaisha Toshiba | Semiconductor device having different impurity concentration wells |
US5260226A (en) * | 1987-07-10 | 1993-11-09 | Kabushiki Kaisha Toshiba | Semiconductor device having different impurity concentration wells |
EP0298421B1 (en) * | 1987-07-10 | 1993-12-15 | Kabushiki Kaisha Toshiba | Semiconductor device having different impurity concentration wells |
US4812891A (en) * | 1987-12-17 | 1989-03-14 | Maxim Integrated Products | Bipolar lateral pass-transistor for CMOS circuits |
US4862310A (en) * | 1988-04-29 | 1989-08-29 | Dallas Semiconductor Corporation | Low leakage battery protection diode structure |
USRE35442E (en) * | 1990-07-06 | 1997-02-04 | Sgs-Thomson Microelectronics, S.R.L. | Mixed technology integrated circuit comprising CMOS structures and efficient lateral bipolar transistors with a high early voltage and fabrication thereof |
US5138413A (en) * | 1990-10-22 | 1992-08-11 | Harris Corporation | Piso electrostatic discharge protection device |
US5253202A (en) * | 1991-02-05 | 1993-10-12 | International Business Machines Corporation | Word line driver circuit for dynamic random access memories |
US5994770A (en) * | 1991-07-09 | 1999-11-30 | Dallas Semiconductor Corporation | Portable electronic data carrier |
US5848541A (en) * | 1994-03-30 | 1998-12-15 | Dallas Semiconductor Corporation | Electrical/mechanical access control systems |
US5831827A (en) * | 1994-04-28 | 1998-11-03 | Dallas Semiconductor Corporation | Token shaped module for housing an electronic circuit |
US5604343A (en) * | 1994-05-24 | 1997-02-18 | Dallas Semiconductor Corporation | Secure storage of monetary equivalent data systems and processes |
US5679944A (en) * | 1994-06-15 | 1997-10-21 | Dallas Semiconductor Corporation | Portable electronic module having EPROM memory, systems and processes |
US6469362B2 (en) * | 2000-02-15 | 2002-10-22 | Winbond Electronics Corp. | High-gain pnp bipolar junction transistor in a CMOS device and method for forming the same |
GR20000100444A (el) * | 2000-12-19 | 2002-10-09 | I.S.D. Λυσεις Ολοκληρωμενων Συστηματων Ανωνυμος Εταιρεια | Διακοπτης πυλης μεταδοσης για προστασια εναντι της ηλεκτροστατικης εκφορτισης (esd) για τεχνολογικες τριπλου πηγαδιου cmos/bicmos |
US20050085028A1 (en) * | 2003-10-21 | 2005-04-21 | International Business Machines Corporation | Method and structure to suppress external latch-up |
US7002218B2 (en) * | 2004-02-26 | 2006-02-21 | Microchip Technology Incorporated | Low capacitance ESD-protection structure under a bond pad |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3391035A (en) * | 1965-08-20 | 1968-07-02 | Westinghouse Electric Corp | Method of making p-nu-junction devices by diffusion |
US3766446A (en) * | 1969-11-20 | 1973-10-16 | Kogyo Gijutsuin | Integrated circuits comprising lateral transistors and process for fabrication thereof |
US4152717A (en) * | 1975-07-18 | 1979-05-01 | Tokyo Shibaura Electric Co., Ltd. | Complementary MOSFET device |
US4038107B1 (en) * | 1975-12-03 | 1995-04-18 | Samsung Semiconductor Tele | Method for making transistor structures |
US4180827A (en) * | 1977-08-31 | 1979-12-25 | International Business Machines Corporation | NPN/PNP Fabrication process with improved alignment |
CA1131801A (en) * | 1978-01-18 | 1982-09-14 | Johannes A. Appels | Semiconductor device |
FR2436501A1 (fr) * | 1978-09-15 | 1980-04-11 | Thomson Csf | Transistors bipolaires a tension elevee, circuits integres comportant de tels transistors, et procede de fabrication de tels circuits |
US4403395A (en) * | 1979-02-15 | 1983-09-13 | Texas Instruments Incorporated | Monolithic integration of logic, control and high voltage interface circuitry |
JPS56131954A (en) * | 1980-03-19 | 1981-10-15 | Nippon Telegr & Teleph Corp <Ntt> | Semiconductor device |
-
1983
- 1983-10-18 GB GB08327868A patent/GB2148589B/en not_active Expired
-
1984
- 1984-09-27 EP EP84306574A patent/EP0142253A3/en not_active Withdrawn
- 1984-10-04 JP JP59209015A patent/JPS6098670A/ja active Pending
- 1984-10-17 US US06/661,819 patent/US4642667A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP0142253A3 (en) | 1986-10-15 |
US4642667A (en) | 1987-02-10 |
EP0142253A2 (en) | 1985-05-22 |
GB2148589A (en) | 1985-05-30 |
GB2148589B (en) | 1987-04-23 |
GB8327868D0 (en) | 1983-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4047217A (en) | High-gain, high-voltage transistor for linear integrated circuits | |
US5066602A (en) | Method of making semiconductor ic including polar transistors | |
JPS6098670A (ja) | トランジスタ及び集積回路 | |
US7576406B2 (en) | Semiconductor device | |
US4901131A (en) | Conductivity modulated metal oxide semiconductor field effect transistor | |
US4390890A (en) | Saturation-limited bipolar transistor device | |
JPH02210860A (ja) | 半導体集積回路装置 | |
JPS62229967A (ja) | Npnトランジスタ−の固有降伏電圧より大きい降伏電圧を有するnpn等価構造 | |
JPS6081864A (ja) | ラテラル型トランジスタ | |
US20240014295A1 (en) | Semiconductor structure of BIPOLAR JUNCTION TRANSISTOR (BJT) | |
JPS63175463A (ja) | バイmos集積回路の製造方法 | |
JPS62104068A (ja) | 半導体集積回路装置 | |
JPS59124157A (ja) | 相補型半導体集積回路 | |
JPH07254609A (ja) | 半導体装置 | |
JPS6334949A (ja) | 半導体装置及びその製造方法 | |
JPS59161059A (ja) | 半導体装置 | |
JPS63161658A (ja) | 半導体集積回路装置 | |
JPH0612818B2 (ja) | 半導体装置 | |
JPS588589B2 (ja) | ソウホデンカイコウカトランジスタオユウスル ハンドウタイソウチ | |
JPH0547780A (ja) | 半導体装置 | |
KR960039346A (ko) | 반도체 소자의 구조 및 제조방법 | |
JPH0555480A (ja) | SOI型BiCMOSゲートアレイ | |
JPS62130554A (ja) | 半導体装置 | |
KR960015888A (ko) | 반도체 전력소자 및 그 제조방법 | |
JPS6262059B2 (ja) |