JPS6086899A - 基板結線装置 - Google Patents

基板結線装置

Info

Publication number
JPS6086899A
JPS6086899A JP19657583A JP19657583A JPS6086899A JP S6086899 A JPS6086899 A JP S6086899A JP 19657583 A JP19657583 A JP 19657583A JP 19657583 A JP19657583 A JP 19657583A JP S6086899 A JPS6086899 A JP S6086899A
Authority
JP
Japan
Prior art keywords
motherboard
card
signal
contact section
signal line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP19657583A
Other languages
English (en)
Other versions
JPH021398B2 (ja
Inventor
泰匡 野々山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP19657583A priority Critical patent/JPS6086899A/ja
Publication of JPS6086899A publication Critical patent/JPS6086899A/ja
Publication of JPH021398B2 publication Critical patent/JPH021398B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Mounting Of Printed Circuit Boards And The Like (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明は基板をカードエツジコネクタj介してマザー
ボードに接続する基板結線装置に関するものである。
〔従来技術〕
従来この種の装置として第1図に示すものがあった。図
において、1はこのマザーボードMとカードC1易を接
続するカードエツジコネクタ、2はマザーボードMの信
号ラインの電圧を操作するオープンコレクタ・タイプの
出力回路、3はマザーボードMのライン電圧を入力する
入力回路、4はマザーボードM上を走っている信号線で
ある。
第3図はマザーボードを使用したシステムの外観図で、
31がマザーボードM、32はカードC。
カードC2になシ、33はマザーボード上に取付けられ
たカードエツジコネクタ、34はマザーボードM31と
カードC,,C,32とをささえるカードバスケットで
ある。
次に動作について説明する。
カードC1が出力信号を発する時に、出力回路2が動作
してマザーボードMの信号ラインの電圧レベルを0〔■
〕にする。この状態を他のカードであるカードC2の入
力回路3が入力し、電圧レベル0〔V〕であることを検
知して動作に入る。
従来の装置は以上のように構成されているので。
カードCIが電圧レベル0 (V)を出力すると、マザ
ーボードMのライン全てがo[V:lになり、全体が1
つの信号ラインによって接続されることとなシ、このた
め自由にマザーボードをブロックの様に分割することが
出来ないなどの欠点があった。
〔発明の概要〕
この発明は上記のような従来のものの欠点を除去するた
めになされたもので、マザーボートノ信号ラインを各カ
ード上で接続することができるように各カード上にスイ
ッチを設け9選択的にマザーボードの信号ラインを分割
する基板結線装置を提供することを目的としている。
〔発明の実施例〕
以下、この発明の一実施例を図について説明する。
第2図において、21はマザーボードMとカードCIと
を接続するカードエツジコネクタ、21a及び21bは
このコネクタ21の接点部の入力及び出力専用接点、2
2はマザーボードM上の信号ラインの電圧を操作するオ
ーブンコレクタタイプの出力回路。
23はマザーボードM上の信号ラインの電圧を入力する
入力回路、24はマザーボードM上を走っている信号線
、25はマザーボードM上の信号の分割を行なうスイッ
チ、26はオーブンコレクタタイプの出力回路22の出
力電圧をプルアップする抵抗である。
従来、このオーブンコレクタタイプを使用したマザーボ
ード信号線は、第1図のように一つのマザーボードにお
いて1つの信号ラインしかなかった。しかし第2図に示
す様に1つの信号ラインに2つのカードエツジコネクタ
21の接点を使用し。
その一つをカードC1の入力専用の接点部21aとし、
もう一方を出力専用の接点とすることによジ。
入力専用接点部21bからの信号を任意に接続するか否
かをスイッチ25によって選択し、°それによってマザ
ーボードM上の信号ラインの分割を行なう。
〔発明の効果〕
以上°・のようにこの発明によれば、マザーボードの信
号線が従来一本としてしか使用出来なかったものが必要
に応じて自由に分割することが出来るので、マザーボー
ドをいくつものブロックとして分けることができ、複数
のカードを操作したり。
カード保守を行ったシする際に極めて作業能率を向上さ
せることができる。という効果がある。
【図面の簡単な説明】
第1図は従来の基板結線装置の回路構成図、第2図はこ
の発明の一実施例による基板結線装置の回路構成図、第
3図は第2図実施例装置の外観斜視図である。 21・・・カードエツジコネクタ、22・・・出力回路
、23・・・入力回路、24・・・信号線、25・・・
スイッチ、26・・・抵抗9M・・・マザーボード、 
C1C2・・・カード。 代理人大岩増雄

Claims (1)

    【特許請求の範囲】
  1. マザーボード上に配置したカードエツジコネクタ及び信
    号ラインを介して一方のカード基板から他方のカード基
    板に信号伝達する基板結線装置において、複数の上記カ
    ード基板及び上記マザーボードのそれぞれに、1つの上
    記信号ラインに対して信号入力専用接点部及び信号出力
    専用接点部を上記カードエツジコネクタの接点部として
    割シ当てると共に、上記入力専用接点部からの信号を任
    意に接するか否かを選択するスイッチを上記入力専用接
    点部と直列に接続したことを特徴とする基板結線装置。
JP19657583A 1983-10-18 1983-10-18 基板結線装置 Granted JPS6086899A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19657583A JPS6086899A (ja) 1983-10-18 1983-10-18 基板結線装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19657583A JPS6086899A (ja) 1983-10-18 1983-10-18 基板結線装置

Publications (2)

Publication Number Publication Date
JPS6086899A true JPS6086899A (ja) 1985-05-16
JPH021398B2 JPH021398B2 (ja) 1990-01-11

Family

ID=16360018

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19657583A Granted JPS6086899A (ja) 1983-10-18 1983-10-18 基板結線装置

Country Status (1)

Country Link
JP (1) JPS6086899A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5920024A (ja) * 1982-07-23 1984-02-01 Omron Tateisi Electronics Co プリント配線基板の入力素子保護回路

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5920024A (ja) * 1982-07-23 1984-02-01 Omron Tateisi Electronics Co プリント配線基板の入力素子保護回路

Also Published As

Publication number Publication date
JPH021398B2 (ja) 1990-01-11

Similar Documents

Publication Publication Date Title
JPS6472228A (en) Semiconductor file storage device
JPS6086899A (ja) 基板結線装置
JPS6227409B2 (ja)
JPS5940866U (ja) 配線の接続不良検出装置
JPS6153795A (ja) 電子回路基板
JPS5811027Y2 (ja) コネクタ
JP2581920Y2 (ja) 製品の識別装置
JPS6057802U (ja) 数値制御装置
JPH0567080B2 (ja)
JPS59161892A (ja) パタ−ン配線基板
JPS63207198A (ja) 回路基板実装パネル
JPS61163699A (ja) 電源システム装置
JPS5931261U (ja) サポ−ト端子とプリント基板との接続構造
JPS59164280U (ja) マイクロコンピユ−タ用回路基板への電子部品の取付構造
JPS59112490U (ja) 接続装置
JPS61114589A (ja) 配線基板
JPS6029332U (ja) タッチスイッチの電極構造
JPS6124672U (ja) プリント配線基板の検査装置
JPS60151191U (ja) 電子回路ユニツトの構造
JPS59109178U (ja) 電子回路装置
JPS5987172U (ja) プリント板の接続構造
JPS5957870U (ja) 配線板用接続具
JPS614476U (ja) プリント配線基板の実装構造
JPS587375U (ja) プリント配線板
JPS59145057U (ja) プリント配線板