JPS6081937A - 速度変換方式 - Google Patents

速度変換方式

Info

Publication number
JPS6081937A
JPS6081937A JP18967783A JP18967783A JPS6081937A JP S6081937 A JPS6081937 A JP S6081937A JP 18967783 A JP18967783 A JP 18967783A JP 18967783 A JP18967783 A JP 18967783A JP S6081937 A JPS6081937 A JP S6081937A
Authority
JP
Japan
Prior art keywords
signal
octet
universal
output
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18967783A
Other languages
English (en)
Inventor
Noritoshi Doumori
堂森 式年
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP18967783A priority Critical patent/JPS6081937A/ja
Publication of JPS6081937A publication Critical patent/JPS6081937A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1623Plesiochronous digital hierarchy [PDH]
    • H04J3/1635Format conversion, e.g. CEPT/US

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、ユニバーサル信号の速度変換方式に関する。
従来からディジタル同期網にお・ける各種のディジタル
同期端局においては、τ1lll定器とのインターフェ
ース、あるいは装置内のインターフェースとしてユニバ
ーサル信号が広く採用されている。これらのユニバーサ
ル信号は、ある周期をもってもとのデータ信号を8ビッ
ト単位に速度変換した信号であり、8ビツト、すなわち
1オクテントの情報が一周期の時間内で繰返して出力さ
れる形式である。例えば、3.2 K b / sのデ
ータ信号を64K b 、/ sのユニバーサル信号に
変換した場合には3、2 K b / sの1オクテツ
ト情報は64Kb/sの速度で20回繰返して出力され
る。このユニバーサル信号より情報を取込む場合には、
2oオクテツトに1回の割合で取込み動作を行えばよい
また、もとのデータ信号速度が数種類ある場合には、最
高データ信号速度をユニバーサル信号速度に設定し、各
データ信号をユニバーサル信号に変換して、低速データ
信号から高速データ信号まで単一の信号速度とし、イン
ターフェースとしての統一を図る。
従来、数種類のデータ信号速度の信号を速度変換回路を
通;7て伝送する同期端局において、その測定器のイン
ターフェース速度がデータ信号速度や伝送速度ガどと異
なるような場合には、端局装置の内部で各データ信号速
度間、ならびに測定器インターフェース速度と各データ
信号速度との間で信号速度を合わせるため、装置内にイ
ンターフェース速度変換機能があり、伝送信号速度に合
わせて速度変換して出力する方式が採用されている。
次に、従来技術を具体的な実例により説明する。
3、2 K b / sの速度のデータ信号が入力され
、2.048Mb / sの速度の伝送路に信号が出力
されるように構成された装置においては、測定器インタ
ーフェースの信号が64 K b / sのユニバーサ
ル信号であると、3.27(b / !lのデータ信号
は64 K 1) / sのユニバーサル信号に変換さ
れ、測定器の速度との統一が計られる。次に64Kb/
sの信号が2.0.15tvrb/sのユニバーザル信
号に変換された後、2.048Mb/sの伝送路信号が
任意の多重チャネルに挿入されて出力される。従来技術
では、上記のようガユニバーサル信号の速度変換方式が
採用されている。
ここで、従来技術によるユニバーサル信号の速度変換回
路について、第1図を参照して説明する。
6、4 K b / sのデータ信号の64 K b 
/ sのユニハ”’ ルm 号’k 128 K b 
/ aのユニバーサル信号に速度変換する場合には、6
4 K b / sのユニバーサル信号Xlのなかで、
6.4 K b / sのデータ信号は10回繰返され
ているため、800Hzの信号の周期T(1/800秒
)に1回だけ1オクテツトの情報を取込めばよい。この
取込み周期信号を第1図ではX11としている。一方、
出力される128Kb、/8のユニバーサル信号Ylの
だめの取出し周期信号Y2も、800)Tzの信号の周
期T(]/800秒)に1回だけ1オクテントの情報を
取出せばよいように設定されている。したガって、取込
みと取出しとの周期信号は、周波数的に一致したもので
ある。また、例えば、データ信号が3.2 K b /
 sの速度を有する場合には、64 K b / sの
ユニバーサル信号xlでは、第1図のXlのA−Cに示
すように、オクテツト情報は20回繰返す周期を有する
ものとなり、周期信号X2で400H7の信号の周期T
I (1/400秒)に1回だけ1オクテツトの情報を
取込み、周期信号Y黛′により上記情報を取出すように
している。したがって、現在では、データ信号速度が多
種類に存在しており、このような従来の速度変換方式に
おいては、データ信号速度が異なる場合に情報の取込み
や取出し周期信号を切換えなければならないという欠点
があった。
本発明の目的は、オクテツト情報の取込みや取出しに際
し、データ信号、ならびに繰返し周期を意識せず、入出
力ユニバーサル信号のオクテツト周期を取込みや取出し
などの周期信号として使用することにより、従莱の欠点
を除去し1、入力ユニバーサル信号の情報の取込みを各
オクテツトごとに行ってオクテツト信号を入力周期信号
として使用し、出力ユニバーサル信号の取出しに際して
も出力ユニバーザル信号のオクテツト信号を出力周期信
号として使用するように構成した速度変換方式を杵供す
ることにある。
本発明の構成線取込み回路と取出し回路とから成る速度
変換方式である。取込み回路は、入力ユニバーサル信号
を該当する第1のオクテツト信号によりオクテツト単位
に取込むためのものである。
一方、取出し回路は、取込まれだユニバーサル信号を第
1のオクテツト信号の周期の整数倍、あるいけ整数分の
1に選んだ第2のオクテツト信号によりオクテツト単位
に取出すだめのものである。
次に、本発明を図面を参照して詳細に説明する。
第2図は、本発明による速度変換方式の一実施例により
得られた信号を示す図である。第2図において、入力ユ
ニバーサル信号aはオクテツトA〜Dが5回繰返してい
る場合を示すものであり、入力オクテツト信号bKより
オクテツト単位に取込まれる。いま、ユニバーサル信号
のオクテツトa −A 4がオクテツト信号b71によ
り取込まれ、次にオクテン)a−A、がオクテツト信号
b−2により取込まれるというようにして、順次、繰返
して取込まれている。一方、出力ユニバーサル信号Cに
はオクテン)A−Dが20回繰返して出力される。入力
ユニバーサル速度Nに対して、出力ユニバーサル速度は
4NK設定してあり、出力オクテントイg号dによりオ
クテツト単位に取出される。先の、入力ユニバーサル信
号のオフテラ)aA4が取込まれだ入力オクテツト信号
b−1の時点より出力オクテツト信号d−2により出力
ユニバーサル信号c A4に取出される。次に、信号d
−3により取出すことにより成るが、入力の取込みオク
テツトけd−2の時点から変化してい寿いために、d−
2の時点と同じオクテツトA4が出力される。このよう
にしてオクテツト信号d−4,d−5,・・・が取出さ
れる。本実施例の場合には、ユニバーサル速度の比を入
力対出力として1対4に設定しているため、1オクテツ
トの入力を出力では4回繰返している。また、本実施例
では i 2.8 K b / sのデータ信号を64
Kb/Sのユニバーサル信号に変換して、次に本発明を
適用した速度変換回路で2saKb/sのユニバーサル
信号に変換している。
次に、入力ユニバーサル信号の繰返しが2回の場合には
、出力ユニバーサル46号C′のオクテツ、トA−Dは
繰返しが8回であり、速度が4倍であって、2オクテン
トの繰返しから成る。
以上説明したように、本発明においては入出力ユニバー
サル信号のオクテツト信号はデータ信号の速度が異なっ
た場合においても常に一定であることにより、データ信
号速度が異なる場合においても、その情報の取込みや取
出しなどの周期信号を切換えることなく速度変換を行う
ことができるという効果がある。
【図面の簡単な説明】
第1図は、従来技術によるユニバーサル信号の構成を示
す図である。 第2図は、本発明によるユニバーサル信号の構成を示す
図である。 1・・φ速度変換回路 特許出願人 日本電気株式会社 代理人 弁理士 井 ノ ロ 壽

Claims (1)

    【特許請求の範囲】
  1. 入力ユニバーサル信号を該当する第1のオクテツト信号
    によ秒オクテツト単位に取込むだめの取込み回路と、前
    記取込まれたユニバーサル信号を前記第1のオクテツト
    信号の周期の整数倍、あるいは整数分の1に選んだ第2
    のオクテツト信号により前記オクテツト単位に取出すた
    めの取出し回路とを具備して前記第1および第2のオク
    テツト信号間で速度変換を実現するように構成したこと
    を特徴とする速度変換方式。
JP18967783A 1983-10-11 1983-10-11 速度変換方式 Pending JPS6081937A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18967783A JPS6081937A (ja) 1983-10-11 1983-10-11 速度変換方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18967783A JPS6081937A (ja) 1983-10-11 1983-10-11 速度変換方式

Publications (1)

Publication Number Publication Date
JPS6081937A true JPS6081937A (ja) 1985-05-10

Family

ID=16245328

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18967783A Pending JPS6081937A (ja) 1983-10-11 1983-10-11 速度変換方式

Country Status (1)

Country Link
JP (1) JPS6081937A (ja)

Similar Documents

Publication Publication Date Title
JPS6081937A (ja) 速度変換方式
JPH0946376A (ja) 伝送装置および伝送記録装置および再生伝送装置
US3715510A (en) Method and apparatus for handling data from a plurality of channels
JP3428238B2 (ja) データ処理装置
JPS6326136A (ja) デ−タ信号変換方式
KR950035219A (ko) 종합정보통신망과 근거리통신망 간의 망정합을 위한 게이트웨이 구현방법 및 시스템
JPH0425743B2 (ja)
Angadi et al. Design and Simulation of Data Acquisition system using Ethernet for Zynq 7000 SoC FPGA
JP2850817B2 (ja) データハイウェイ用信号速度変換回路
JP2632901B2 (ja) 通信インタフェース方式
JPS61101142A (ja) デ−タ保護回路
JP2946863B2 (ja) パリティ計数回路
JP2501206B2 (ja) マルチフレ−ム化信号伝送方式
SU692105A1 (ru) Оконечное телеграфное устройство
SU634266A1 (ru) Устройство дл сопр жени каналов св зи с цифровой вычислительной машиной
JPS6119248A (ja) 光伝送装置
JPS63104534A (ja) クロツク同期デ−タ伝送方式
JPH04115755A (ja) 回線試験装置
JPH04270521A (ja) 多重化チャネル受信装置
JPH04217133A (ja) データ送受信方式
JPS62288998A (ja) デ−タ収集伝送方式
JPS61129932A (ja) 多重化通信方式
JPH01215198A (ja) 広帯域isdn交換機
JPH1188311A (ja) データ伝送方法
KR960027723A (ko) 단일링 구조하의 atm셀 송신장치