JPS6065682A - 走査変換装置 - Google Patents
走査変換装置Info
- Publication number
- JPS6065682A JPS6065682A JP58174520A JP17452083A JPS6065682A JP S6065682 A JPS6065682 A JP S6065682A JP 58174520 A JP58174520 A JP 58174520A JP 17452083 A JP17452083 A JP 17452083A JP S6065682 A JPS6065682 A JP S6065682A
- Authority
- JP
- Japan
- Prior art keywords
- line
- signal
- storage means
- output
- outputted
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Television Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(イ)産業上の利用分野
本発明は飛越走査方式で伝送されてくるテレビジョン信
号を飛越走査しない方式のテレビジョン信号に変換し、
ラインフリッカなどの飛越走査方式の種にの整置を除去
し、高品位な画像を再生するために使用される走査変換
装置に関する。
号を飛越走査しない方式のテレビジョン信号に変換し、
ラインフリッカなどの飛越走査方式の種にの整置を除去
し、高品位な画像を再生するために使用される走査変換
装置に関する。
(ロ)従来技術
飛越走査(以下「インターレース走査」という)方式に
よるテレビジョン信号を飛越走査しない(以下「ノンイ
ンターレース走査」という)方式のテレビジョン信号に
変換するだめの従来の走査変換装置Nのブロック図を第
1図に示す。
よるテレビジョン信号を飛越走査しない(以下「ノンイ
ンターレース走査」という)方式のテレビジョン信号に
変換するだめの従来の走査変換装置Nのブロック図を第
1図に示す。
第1図において7 ライン(1)から入力されたインタ
ーレース走査方式によるテレビジョン信号はA/D変換
器(アナログ−ディジタル変換器)(AD)によってデ
ィジタル信号に変換される。一方、走査に関する同期信
号は同期分離回路(図示せず)からライン(13)を経
へて第1図に示す各ロジック系回路の動作タイミングを
コントロールするための各種制御値°5゛を作成するタ
イミングコントローラ(T)へ入力されて、上記各ロジ
ック系回路を適当なタイミングで動作させる為に使用さ
れる。
ーレース走査方式によるテレビジョン信号はA/D変換
器(アナログ−ディジタル変換器)(AD)によってデ
ィジタル信号に変換される。一方、走査に関する同期信
号は同期分離回路(図示せず)からライン(13)を経
へて第1図に示す各ロジック系回路の動作タイミングを
コントロールするための各種制御値°5゛を作成するタ
イミングコントローラ(T)へ入力されて、上記各ロジ
ック系回路を適当なタイミングで動作させる為に使用さ
れる。
前記A/D変換器(AD)によつ−Cディジタル化され
たテレビジョン信号はライン(2)を経て第1セレクタ
(SA)に入力されるとともに該第1(l!レクタ(S
A)によって6つのライン(4A)(4B)(4C)に
後述するタイミングに従い時間的に切換えられて出力さ
れる。前記第1セレクタ(S A、 )は後述する定め
られたタイミングで切換え動作を行なうようにタイミン
グコントローラ(T)で制御される。
たテレビジョン信号はライン(2)を経て第1セレクタ
(SA)に入力されるとともに該第1(l!レクタ(S
A)によって6つのライン(4A)(4B)(4C)に
後述するタイミングに従い時間的に切換えられて出力さ
れる。前記第1セレクタ(S A、 )は後述する定め
られたタイミングで切換え動作を行なうようにタイミン
グコントローラ(T)で制御される。
前記第1セレクタ(SA)によって切換えられて、ライ
ン(4A)(4B)(4C)に出力された信号は少なく
とも1水平走査期間のテレビジョン信号を記憶する第1
、第2、@6ラインメモリ(MA)(MB)(MC)に
供給されて適当なタイミングで書込み処理されるととも
に後述するタイミングで読出し処理される。前記第1、
第2、第6ラインメモリ(MA)(MB)(MC)のア
ドレスのコントロールは前記タイミングコントローラσ
)のライン(141から出力されるアドレスコントロー
ル信号かライン(11A)(11B)(11C,)から
第1〜第5ラインメモリ(MA)〜(MC)にそれぞれ
供給されることにより制御され、前記第1、第2、第6
ラインメモリ(MA)(f−4B)(MC)の書込み及
び続出し処理は前記タイミングコントローラ(1)のラ
イン04)から出力される書込み、読出し制御値ち・が
ライン(12A)(12B)(12C)から@ 1〜第
6ラインメモリ(MA)(MB)(MC)にそれぞれ供
給されることにより制御される。
ン(4A)(4B)(4C)に出力された信号は少なく
とも1水平走査期間のテレビジョン信号を記憶する第1
、第2、@6ラインメモリ(MA)(MB)(MC)に
供給されて適当なタイミングで書込み処理されるととも
に後述するタイミングで読出し処理される。前記第1、
第2、第6ラインメモリ(MA)(MB)(MC)のア
ドレスのコントロールは前記タイミングコントローラσ
)のライン(141から出力されるアドレスコントロー
ル信号かライン(11A)(11B)(11C,)から
第1〜第5ラインメモリ(MA)〜(MC)にそれぞれ
供給されることにより制御され、前記第1、第2、第6
ラインメモリ(MA)(f−4B)(MC)の書込み及
び続出し処理は前記タイミングコントローラ(1)のラ
イン04)から出力される書込み、読出し制御値ち・が
ライン(12A)(12B)(12C)から@ 1〜第
6ラインメモリ(MA)(MB)(MC)にそれぞれ供
給されることにより制御される。
前記第1、第2、第6ラインメモリ(MA)(MB)(
MC)から読出された信り・は第2、@ろ、第4セレク
タ(SB)(SC)(SD)が後述するようなタイミン
グで切換え選択することによってディジクル加算器(P
)に入力され、該加算器(P)で加算処理された後、D
/A変換器(ディジクルーアナログ変換器)(DA)で
アナログテレビジョン信号に変換されてライン110)
に出力される。
MC)から読出された信り・は第2、@ろ、第4セレク
タ(SB)(SC)(SD)が後述するようなタイミン
グで切換え選択することによってディジクル加算器(P
)に入力され、該加算器(P)で加算処理された後、D
/A変換器(ディジクルーアナログ変換器)(DA)で
アナログテレビジョン信号に変換されてライン110)
に出力される。
尚、前記タイミングコントローラ(℃のライン04)か
ら出力された制御信号はライン(3A)(3B)(3C
)(3D)にそれぞれ出力され、それによって第1〜第
4セレクタ(SA)ダSD)の切換え動作が為される。
ら出力された制御信号はライン(3A)(3B)(3C
)(3D)にそれぞれ出力され、それによって第1〜第
4セレクタ(SA)ダSD)の切換え動作が為される。
丑だ、前記タイミングコントローラ(T)からライン(
15)にはノンインク−レース走食方式の画像の形成に
寄与するために倍速度に変換された同期信号が出力され
る。
15)にはノンインク−レース走食方式の画像の形成に
寄与するために倍速度に変換された同期信号が出力され
る。
次に上記従来例の回路前作説明を第2図のタイミング図
と第6図の走査模式図に従って説明する。
と第6図の走査模式図に従って説明する。
第2図は上記第1、第2、第6ラインメモリ(MA)(
MB)、(MC)の読出し及び書込みのタイミングを示
す図であり、横軸は時間軸であり、該時間軸に付された
OT〜1T、1T〜2T、2T〜3T、3T〜4Tは各
々インターレース走査における1水平走査期間(I H
)に相当し、縦軸は各ラインメモリ(MA)(MB)(
MC)のアドレスを示す。−また、実線で示す期間はメ
モリーの書込み状態を示し、破線で示す期間はメモリー
の読出し状態を示す。
MB)、(MC)の読出し及び書込みのタイミングを示
す図であり、横軸は時間軸であり、該時間軸に付された
OT〜1T、1T〜2T、2T〜3T、3T〜4Tは各
々インターレース走査における1水平走査期間(I H
)に相当し、縦軸は各ラインメモリ(MA)(MB)(
MC)のアドレスを示す。−また、実線で示す期間はメ
モリーの書込み状態を示し、破線で示す期間はメモリー
の読出し状態を示す。
上述したようにディジクル信りに変換されたプレビジョ
ン信号は第1セレクタ(SA)によって第1〜第6ライ
ンメモリ(MA)(MB)(Δ(C)のいずれか一つに
書込=止れるように選択され、01〜11間は第1ライ
ンメモリ(MA)に、1T〜2T間は第2ラインメモリ
(MB)に、2T〜3T間は第6ラインメモリ(MC)
に、3T〜4T間は再度第1ラインメモリ(MA)にと
いう順で書込壕れる。また、前記第1〜第6ラインメモ
リ(MA)(MB)(MC)は書込みが終了した直後、
書込み時の2倍の速度で8込まれた信号が6回繰り返し
て読出される。この読出さ7″した信号il−を第2セ
レクタ(sB)によりOT〜1′r間は第2ラインメモ
リ(〜IB)からライン(5B)に出力される信号を、
1T〜2T間は第6ラインメモリ(M C)からライン
(5C)に出力される信号を、2T〜6T間は第1ライ
ンメモリ(MA)からライン(5A)に出力される信号
を、3T〜4T間は川一度第2ラインメモリ(MB)か
らライン(5B)に出力される信号をそれぞれライン(
6)に出力するという順序で順次切換え選択するように
制御される。一方第6セレクタ(SC)は01〜11間
は第6ラインメモリ(MC)からライン(5C)に出力
される信号を、1T〜2T間は第1ラインメモリ(MA
)からライン(5A)に出力される信号を、2T〜6T
間は第2ラインメモリ(MB)からライン(5B)に出
力される信号を選択しそれぞれライン+7+に出力する
ように順次切換えられるように制御される。また、第4
セレクク(SD)はOT〜0.5 T間は第2セレクタ
(SB)からライン(6)に出力された信号をライン(
8)へ出力し0.5T〜1T間は第6セレクタ(SC)
からライン(7)に出力された信号をライン(8)へ出
力し、1T〜1.5Tは第2セレクク(SB)からライ
ン(6)に出力された信号をライン(8)へ出力すると
いう順で順次交互に第2、第6セレクタ(SB)(SC
) の出力をライン(6)に出力するようにル1」御さ
れる。
ン信号は第1セレクタ(SA)によって第1〜第6ライ
ンメモリ(MA)(MB)(Δ(C)のいずれか一つに
書込=止れるように選択され、01〜11間は第1ライ
ンメモリ(MA)に、1T〜2T間は第2ラインメモリ
(MB)に、2T〜3T間は第6ラインメモリ(MC)
に、3T〜4T間は再度第1ラインメモリ(MA)にと
いう順で書込壕れる。また、前記第1〜第6ラインメモ
リ(MA)(MB)(MC)は書込みが終了した直後、
書込み時の2倍の速度で8込まれた信号が6回繰り返し
て読出される。この読出さ7″した信号il−を第2セ
レクタ(sB)によりOT〜1′r間は第2ラインメモ
リ(〜IB)からライン(5B)に出力される信号を、
1T〜2T間は第6ラインメモリ(M C)からライン
(5C)に出力される信号を、2T〜6T間は第1ライ
ンメモリ(MA)からライン(5A)に出力される信号
を、3T〜4T間は川一度第2ラインメモリ(MB)か
らライン(5B)に出力される信号をそれぞれライン(
6)に出力するという順序で順次切換え選択するように
制御される。一方第6セレクタ(SC)は01〜11間
は第6ラインメモリ(MC)からライン(5C)に出力
される信号を、1T〜2T間は第1ラインメモリ(MA
)からライン(5A)に出力される信号を、2T〜6T
間は第2ラインメモリ(MB)からライン(5B)に出
力される信号を選択しそれぞれライン+7+に出力する
ように順次切換えられるように制御される。また、第4
セレクク(SD)はOT〜0.5 T間は第2セレクタ
(SB)からライン(6)に出力された信号をライン(
8)へ出力し0.5T〜1T間は第6セレクタ(SC)
からライン(7)に出力された信号をライン(8)へ出
力し、1T〜1.5Tは第2セレクク(SB)からライ
ン(6)に出力された信号をライン(8)へ出力すると
いう順で順次交互に第2、第6セレクタ(SB)(SC
) の出力をライン(6)に出力するようにル1」御さ
れる。
このような制御の結果、加算器(P)に加えられる2つ
の入力としてOT〜0.5T間は第2、第6ラインメモ
リ(MB)(MC)の出力を、0.5 T〜1T間は第
6ラインメモリ(MC)の出力を加算器(P)の2つの
入力として供給し、1T〜1.5T間は第1、第6ライ
ンメモリ(MC)(MA)の出力を、1.5T〜2T間
は第1ラインメモリ(’MA)の出力を加算器(P)の
2つの入力として供給し、2T−25T間は第1、第2
ラインメモリ(MA)(MB)の出力を25T〜6T間
は第2ラインメモリ(M B )の出力を加算器(P)
の2つの入力として供給される。前記加算器(P)は入
力される2つのディジタル化されたテレビジョン信号を
ディジタル加算し、更に補正のためその加算結果をユに
する処理をしてからライン(9)を介してD/A変換器
(DA)に出力する。
の入力としてOT〜0.5T間は第2、第6ラインメモ
リ(MB)(MC)の出力を、0.5 T〜1T間は第
6ラインメモリ(MC)の出力を加算器(P)の2つの
入力として供給し、1T〜1.5T間は第1、第6ライ
ンメモリ(MC)(MA)の出力を、1.5T〜2T間
は第1ラインメモリ(’MA)の出力を加算器(P)の
2つの入力として供給し、2T−25T間は第1、第2
ラインメモリ(MA)(MB)の出力を25T〜6T間
は第2ラインメモリ(M B )の出力を加算器(P)
の2つの入力として供給される。前記加算器(P)は入
力される2つのディジタル化されたテレビジョン信号を
ディジタル加算し、更に補正のためその加算結果をユに
する処理をしてからライン(9)を介してD/A変換器
(DA)に出力する。
このようにして例えば21〜25Tの期間においては、
01〜11間で書込捷れた第1ラインメモリ(M A、
)のデータと、1T〜2T間で書込まれた第2ライン
メモリ(M’B)のデータを加算し、その加算結果を形
にした平均値データが出力され、25T〜3T間におh
では1T〜2T間で書込まれた第2ラインメモリ(M
B )のデータそのものが出力され、これらの出力はと
もに書込み時の2倍の速さで読出され、この結果第3図
A′、B′の如くブラウン管の画面上で走査される。
01〜11間で書込捷れた第1ラインメモリ(M A、
)のデータと、1T〜2T間で書込まれた第2ライン
メモリ(M’B)のデータを加算し、その加算結果を形
にした平均値データが出力され、25T〜3T間におh
では1T〜2T間で書込まれた第2ラインメモリ(M
B )のデータそのものが出力され、これらの出力はと
もに書込み時の2倍の速さで読出され、この結果第3図
A′、B′の如くブラウン管の画面上で走査される。
第ろ図において、横軸は第2図と同じ時間を示しており
、同一尺度で描かれて(へる。まだ縦軸はブラウン管の
画面上を走査線が走査する位置を模式的に表わして3す
、説明を簡単にするために帰Iμを示して葛り例えばA
は奇数フィールドの走査状恣を示し、Bは偶数フィール
ドの走査状態を示してIAる。捷だ説明の便宜上各走査
線には0,1.・・。
、同一尺度で描かれて(へる。まだ縦軸はブラウン管の
画面上を走査線が走査する位置を模式的に表わして3す
、説明を簡単にするために帰Iμを示して葛り例えばA
は奇数フィールドの走査状恣を示し、Bは偶数フィール
ドの走査状態を示してIAる。捷だ説明の便宜上各走査
線には0,1.・・。
−1,’ o:・・・等の番号を付してあり、例えば走
査線「0」と「1」との間には走査線10′」が位置す
ることを示して層る。
査線「0」と「1」との間には走査線10′」が位置す
ることを示して層る。
第6図A′、 B’は前述した信号処理によってノンイ
ンターレース方式に変換された走査状態を示しており、
第6図A、Hに対応してA′は奇数フィールド走査状態
を示し、B′は偶数フィールドの走査状態を示している
。
ンターレース方式に変換された走査状態を示しており、
第6図A、Hに対応してA′は奇数フィールド走査状態
を示し、B′は偶数フィールドの走査状態を示している
。
第2図のタイミング図と対応させて例えば期間2T〜6
Tにつ−て説明すると、2T〜25T間にお層では、第
6図Aにおける走査線rOJを表わす信号〔第2図で第
1ラインメモIJ (M A、 )に01〜11間に書
込捷れた(、4す〕と走査線「1」を表わす信号〔第2
図で第22インメモ’J(MB)に1T〜21間に書込
1れた信号〕の平均値が第3図A′における走査線rO
−111で2倍の速度で表わされ、25T−3T間Vこ
おいては、第3図Aにおける走査線「1」を表わす48
号〔第2図で第2ラインメモリ(MB)に1T〜2T間
に書込せれた41号〕がその1捷2倍の速度で表わされ
る。
Tにつ−て説明すると、2T〜25T間にお層では、第
6図Aにおける走査線rOJを表わす信号〔第2図で第
1ラインメモIJ (M A、 )に01〜11間に書
込捷れた(、4す〕と走査線「1」を表わす信号〔第2
図で第22インメモ’J(MB)に1T〜21間に書込
1れた信号〕の平均値が第3図A′における走査線rO
−111で2倍の速度で表わされ、25T−3T間Vこ
おいては、第3図Aにおける走査線「1」を表わす48
号〔第2図で第2ラインメモリ(MB)に1T〜2T間
に書込せれた41号〕がその1捷2倍の速度で表わされ
る。
他の期間においても同様に2つの走査線を表わす信号の
平均値とそのま捷の信号が順次表われ、その結果ブラク
ン管画面に形成される画像としては、通常のインターレ
ース方式のあるフィールドにおける頁の走査線間に平均
値処理された疑似画像を埋める形で形成されることにな
り、第6図A’ 、 B’から分かるようにインターレ
ースされない走査方式に変換される。
平均値とそのま捷の信号が順次表われ、その結果ブラク
ン管画面に形成される画像としては、通常のインターレ
ース方式のあるフィールドにおける頁の走査線間に平均
値処理された疑似画像を埋める形で形成されることにな
り、第6図A’ 、 B’から分かるようにインターレ
ースされない走査方式に変換される。
しかしながら、上記従来の走査変換装置では信号の切換
えを行なうセレクタを多く必要とするはかりでなく、例
えば第2、第6セレクク(MB)(M C)は6人力の
切換えが必要である。また、この従来(!r14 Tは
第2図のタイミング図から分かるように6つの水平走査
期間(6T)を1つのコントロール同期として制御を行
なわねばならず、各ロジック回路を制御するタイミング
コントローラ(1)から出力きれる制御信′8はこの6
つの水平走査期間を1つの同期として繰り返し出力する
必要があり、タイミングコントローラ(Tllの内部槽
Uが非常に%J 41准となりコスト高となる欠点があ
った。
えを行なうセレクタを多く必要とするはかりでなく、例
えば第2、第6セレクク(MB)(M C)は6人力の
切換えが必要である。また、この従来(!r14 Tは
第2図のタイミング図から分かるように6つの水平走査
期間(6T)を1つのコントロール同期として制御を行
なわねばならず、各ロジック回路を制御するタイミング
コントローラ(1)から出力きれる制御信′8はこの6
つの水平走査期間を1つの同期として繰り返し出力する
必要があり、タイミングコントローラ(Tllの内部槽
Uが非常に%J 41准となりコスト高となる欠点があ
った。
儒)発[Jlの目的
本発明は上記欠点に鑑み為されたものであり、簡単な構
成で安価に実現し得る走査変換装置を提供することを目
的とする。
成で安価に実現し得る走査変換装置を提供することを目
的とする。
に)発明の構成
本発明は飛越定食方式で伝送されてくるテレビジョン信
号を飛越走査しな(6方式のテレビジョン信号に変換す
るための走査変換装置Flであって、少なくとも1水平
走を)91間のテレビジョン伯躬を記憶できる容量金も
つ第1、第2、第3記憶手段を備え、前記第1、第2記
憶手段は飛越走査方式によるテレビジョン信号を1水平
走査期間毎に交互に書込むとともに書込みを行なわな(
A期間書込み速度の2倍の速さで続出l〜を2回行ない
、前記第3記憶手段は月11記第1、第2記憶手段の読
出しIN期と同一@期で1水平走査期間の後半において
+ifi記第1、第2記憶手段から読出された(i−f
号を沓込むとともに1水平走査期間の前半にはその計速
1れた信号を読出し、前記第1、第2、第6記憶手段の
うちの1つ甘だけ2つが常に読出し状態になるようにコ
ントロール手段によって制御し、該コントロール手段に
よって読出し状態にある記憶手段が1つの時、該記憶手
段から読出された信号そのものを出力し、続出し状態に
ある記憶手段が2つの時はそれぞれの記憶手段から出力
された2つの信号の平均値の信号を出力するように構成
されている。
号を飛越走査しな(6方式のテレビジョン信号に変換す
るための走査変換装置Flであって、少なくとも1水平
走を)91間のテレビジョン伯躬を記憶できる容量金も
つ第1、第2、第3記憶手段を備え、前記第1、第2記
憶手段は飛越走査方式によるテレビジョン信号を1水平
走査期間毎に交互に書込むとともに書込みを行なわな(
A期間書込み速度の2倍の速さで続出l〜を2回行ない
、前記第3記憶手段は月11記第1、第2記憶手段の読
出しIN期と同一@期で1水平走査期間の後半において
+ifi記第1、第2記憶手段から読出された(i−f
号を沓込むとともに1水平走査期間の前半にはその計速
1れた信号を読出し、前記第1、第2、第6記憶手段の
うちの1つ甘だけ2つが常に読出し状態になるようにコ
ントロール手段によって制御し、該コントロール手段に
よって読出し状態にある記憶手段が1つの時、該記憶手
段から読出された信号そのものを出力し、続出し状態に
ある記憶手段が2つの時はそれぞれの記憶手段から出力
された2つの信号の平均値の信号を出力するように構成
されている。
(ホ)実施例
以下、本発明の構成を示す第4図のブロック図を第5図
のタイミング図とともに説明するが、第4図にお1八て
第1図と対応する部分には同一符号を付しておく。
のタイミング図とともに説明するが、第4図にお1八て
第1図と対応する部分には同一符号を付しておく。
まだ、第5図において横軸は時間軸、縦軸はメモリのア
ドレスを第2図と同じ一尺度で示すとともに実線で示す
期間はメモリが書込み状態にあることを表し、破線で示
す期間はメモリが読出し状態にあることを表わして因る
。
ドレスを第2図と同じ一尺度で示すとともに実線で示す
期間はメモリが書込み状態にあることを表し、破線で示
す期間はメモリが読出し状態にあることを表わして因る
。
ライン(1)から入力されたテレビジョン信号はA/D
変換器(AD)によってディジタル信号に変換されてラ
イン(2)に出力され、第1セレクタ(SA)によって
1水平走査期藺毎(IT毎)に交互にライン(4A)(
4B)にそれぞれ出力されて第1、第2ラインメモリ(
MA)(MB)に供給され、書込みが行なわれる。そし
て、第1、第2ラインメモIJ(MA)(MB)は書込
み終了直後、直ちに書込み時の速度の2倍の速さで2回
繰り返して続出される。この読出された信号はライン(
5A)(5B)にそれぞれ出力されるが、第2セレクタ
(SB)は第1、$2う、インメモリ(MA)(MB)
のうち読出し状態にある方を選択し、ライン(6)に第
5図に示すように連続したデータを出力し、このデータ
は第3ラインメモリ(MC)に供給されるとともにディ
ジタル加算器(P)の一方の入力として供給される。前
記第6ラインメモリ(MC)は前d己第1、第2ライン
メモリ(MA)(MB)の読出し同期(0,5T)と同
期した同一1刑期で、且つ1水平走査期間(1T〕の後
半において前記第1ラインメモリ(’ M A、 )ま
たil’;j第2ラインメモIJ (M’ B )から
読出された信号を書込むとともに1水平走査期間のif
J半にはその書込捷れた信号を読出すように制御される
。尚、ここで1水平走査期間の前半、後半とは例えばO
T〜1”l+間においてはOT〜0.5T間が前半であ
り、0.5〜1T間が後半であることを意味する。
変換器(AD)によってディジタル信号に変換されてラ
イン(2)に出力され、第1セレクタ(SA)によって
1水平走査期藺毎(IT毎)に交互にライン(4A)(
4B)にそれぞれ出力されて第1、第2ラインメモリ(
MA)(MB)に供給され、書込みが行なわれる。そし
て、第1、第2ラインメモIJ(MA)(MB)は書込
み終了直後、直ちに書込み時の速度の2倍の速さで2回
繰り返して続出される。この読出された信号はライン(
5A)(5B)にそれぞれ出力されるが、第2セレクタ
(SB)は第1、$2う、インメモリ(MA)(MB)
のうち読出し状態にある方を選択し、ライン(6)に第
5図に示すように連続したデータを出力し、このデータ
は第3ラインメモリ(MC)に供給されるとともにディ
ジタル加算器(P)の一方の入力として供給される。前
記第6ラインメモリ(MC)は前d己第1、第2ライン
メモリ(MA)(MB)の読出し同期(0,5T)と同
期した同一1刑期で、且つ1水平走査期間(1T〕の後
半において前記第1ラインメモリ(’ M A、 )ま
たil’;j第2ラインメモIJ (M’ B )から
読出された信号を書込むとともに1水平走査期間のif
J半にはその書込捷れた信号を読出すように制御される
。尚、ここで1水平走査期間の前半、後半とは例えばO
T〜1”l+間においてはOT〜0.5T間が前半であ
り、0.5〜1T間が後半であることを意味する。
前記第6ラインメモリ(Mc)から読出されたデータは
ライン(8)に出力されて、ライン(6)に出力された
もう1つのデータとともに第6セレクタ(SC)に加え
られ、該第6セレクタ(SC)は1水平走査期間の前半
にお(ハでは第6ラインメモリ(MC)から読み出され
るデータをライン(9)に出力して加算器(P)の他方
の入力として供給し、1水平走査期間の後半においては
ライン(6)に出力されだデータをライン(9)に出力
し加算器(P)の他方の入力として供給するように切換
えIIJ御される。
ライン(8)に出力されて、ライン(6)に出力された
もう1つのデータとともに第6セレクタ(SC)に加え
られ、該第6セレクタ(SC)は1水平走査期間の前半
にお(ハでは第6ラインメモリ(MC)から読み出され
るデータをライン(9)に出力して加算器(P)の他方
の入力として供給し、1水平走査期間の後半においては
ライン(6)に出力されだデータをライン(9)に出力
し加算器(P)の他方の入力として供給するように切換
えIIJ御される。
このように第1〜第6セレタタ(5A)(5B)(SC
)及O−第1〜第6ラインメモリ(M A )(M B
) (M C) B:タイミングコントローラ(T)
がら出力される制辿1信号によって制御される。
)及O−第1〜第6ラインメモリ(M A )(M B
) (M C) B:タイミングコントローラ(T)
がら出力される制辿1信号によって制御される。
前記加算器(P)は従来と同様に入力される2つの信号
をディジクル加算し、その加算結果をユにしてライン(
10)に出力してD/A変換器(DA)に供給する。ま
たD/A変換器(DA)はアナログのテレビジョン借づ
に変換してラインf+6)K出力する。
をディジクル加算し、その加算結果をユにしてライン(
10)に出力してD/A変換器(DA)に供給する。ま
たD/A変換器(DA)はアナログのテレビジョン借づ
に変換してラインf+6)K出力する。
上記の如き構成によって従来と同様にインターレース方
式によるテレビジョン借りをノンインターレース方式の
テレビジョンh ’fに変換できるがそれを第5図のタ
イミング図にもとすいて期[1〒12T〜3TVcつい
て説明すると、2T−25T間においては第6ラインメ
モリ(MC)は第1ラインメモリ(M A )が01〜
11間で招込んだデータを読出し、このデータと第2ラ
インメモリ(MB)が1T〜2T間で書込んだデータと
が加算されるとともにその加算結果をユにした平均値デ
ータが得られ、25T〜6T間においては第6ラインメ
モリ(M C)は書込み状態であるので第2ラインメモ
!J (M’B )が1T〜2T間で梧込んだデータが
加算器の2つの入力となり加算後7にされるので結局第
2ラインメモリ(MB)が1T〜21間で書込んだデー
タがその1捷′けれることになる。
式によるテレビジョン借りをノンインターレース方式の
テレビジョンh ’fに変換できるがそれを第5図のタ
イミング図にもとすいて期[1〒12T〜3TVcつい
て説明すると、2T−25T間においては第6ラインメ
モリ(MC)は第1ラインメモリ(M A )が01〜
11間で招込んだデータを読出し、このデータと第2ラ
インメモリ(MB)が1T〜2T間で書込んだデータと
が加算されるとともにその加算結果をユにした平均値デ
ータが得られ、25T〜6T間においては第6ラインメ
モリ(M C)は書込み状態であるので第2ラインメモ
!J (M’B )が1T〜2T間で梧込んだデータが
加算器の2つの入力となり加算後7にされるので結局第
2ラインメモリ(MB)が1T〜21間で書込んだデー
タがその1捷′けれることになる。
この結果第6図A’、B’で示す走査模式図と同様の走
査方式を得ることができる。
査方式を得ることができる。
本実施例はとのま′ま白黒テレビジョン信号の走査変換
装置として使用できる。
装置として使用できる。
まだ、カラーテレビジョン信号については色復調後の輝
度、色差捷たけ原色1占づのそれぞれに対し本発明の装
置dを適用することにより走査変換装置能である。
度、色差捷たけ原色1占づのそれぞれに対し本発明の装
置dを適用することにより走査変換装置能である。
(へ)発明の効果
本発明に依れば、信号切換え用のセレクタの数を少々く
することかできる。捷だ、本発明の走査変換装置は2つ
の水平走査期間を1つのコントロつのコントロール−期
として動1[ミし、このことは装置自体の制御が非常に
簡単になされる事を意味し、これらの制御を司るタイミ
ングコントローラの内部構成が簡累化され、従って安価
に天現することができる。
することかできる。捷だ、本発明の走査変換装置は2つ
の水平走査期間を1つのコントロつのコントロール−期
として動1[ミし、このことは装置自体の制御が非常に
簡単になされる事を意味し、これらの制御を司るタイミ
ングコントローラの内部構成が簡累化され、従って安価
に天現することができる。
第1図は従来の走査変換装置の構成を示すブロック図、
第2図はその動作を説明する為のタイミング図、第6図
は走査模式図を示す。第4図は本発明の走査変換装置の
構成を示すブロック図、第5図はその動作を説明する為
のタイミング図である。 (MA)・・・第1ラインメモリ、(MB)・・・第2
ラインメモ1ハ (MC)−・・第6ラインメモリ、(
sA)・・・第1セレクタ、(S’B)・・・第2セレ
クク、(SC)・・・第6セレクタ、(T)・・・タイ
ミングコントローラ(コントロール手段)。
第2図はその動作を説明する為のタイミング図、第6図
は走査模式図を示す。第4図は本発明の走査変換装置の
構成を示すブロック図、第5図はその動作を説明する為
のタイミング図である。 (MA)・・・第1ラインメモリ、(MB)・・・第2
ラインメモ1ハ (MC)−・・第6ラインメモリ、(
sA)・・・第1セレクタ、(S’B)・・・第2セレ
クク、(SC)・・・第6セレクタ、(T)・・・タイ
ミングコントローラ(コントロール手段)。
Claims (1)
- (1)飛越走査方式で伝送されてくるテレビジョン信号
を飛越走査しない方式のテレビジョン信号に変換するだ
めの装置であって、少なくとも1水平走査期間のテレビ
ジョン信号を記憶できる容量をもつ第1、第2、第6記
憶手段を備え、前記第1、第2記憶手段は飛越走査方式
によるテレビジョン信号を1水平走査期間毎に交互に書
込むとともに書込みを行なわない期間書込み速度の2倍
の速さで読出しを2回行ない、前記第6記憶手段は前記
第1、第2記憶手段の読出し周期と同一同期で1水平走
査期間の後半において前記第1、第2記憶手段から読出
された信号を書込むとともに1水平走査期間の前半には
その書込捷れた信号を読出し、前記第1、第2、第6記
憶手段のうちの1つまたは2つが常に読出し状態になる
ようにコントロール手段によって制御し、該コントロー
ル手段によって読出し状態にある記憶手段が1つの時、
該記憶手段から読出された信号そのものを出力し、読出
し状態にある記憶手段が2つの時はそれぞれの記憶手段
から出力された2つの信号の平均値の信号を出力するよ
うに構成されたことを特徴とする走査変換装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58174520A JPS6065682A (ja) | 1983-09-20 | 1983-09-20 | 走査変換装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58174520A JPS6065682A (ja) | 1983-09-20 | 1983-09-20 | 走査変換装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6065682A true JPS6065682A (ja) | 1985-04-15 |
Family
ID=15979954
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58174520A Pending JPS6065682A (ja) | 1983-09-20 | 1983-09-20 | 走査変換装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6065682A (ja) |
-
1983
- 1983-09-20 JP JP58174520A patent/JPS6065682A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2558236B2 (ja) | 画像変換メモリ装置 | |
US5389974A (en) | Automatic converting device of television broadcasting mode | |
KR0159109B1 (ko) | 화상신호의 종횡비 및 주사선 수 변환장치 | |
JPS60181A (ja) | テレビジヨン規格変換装置 | |
JP2880168B2 (ja) | 拡大表示可能な映像信号処理回路 | |
JPH0681304B2 (ja) | 方式変換装置 | |
US4513324A (en) | Television scanning of wide frame motion picture films | |
US4200887A (en) | Television camera | |
JP2584138B2 (ja) | テレビジョン方式変換装置 | |
US5253062A (en) | Image displaying apparatus for reading and writing graphic data at substantially the same time | |
JPS5926153B2 (ja) | フアクシミリ受信方式 | |
JPS6065682A (ja) | 走査変換装置 | |
JPH05130573A (ja) | Tv信号変換装置 | |
EP1606954B1 (en) | Arrangement for generating a 3d video signal | |
EP0218748A1 (en) | Image storage device | |
JP4109328B2 (ja) | ビデオ信号符号化装置 | |
JP2572420B2 (ja) | 映像信号処理回路 | |
JPH05328245A (ja) | 2画面表示テレビ受信機 | |
JPH1023318A (ja) | 高速度カメラシステム | |
SU1748284A1 (ru) | Устройство дл обработки и отображени видеоинформации | |
JPH0320191B2 (ja) | ||
JPS5949756B2 (ja) | ビデオ信号同期方式 | |
JPS59200292A (ja) | 表示回路 | |
JPS61206385A (ja) | 信号変換装置 | |
JPH06311453A (ja) | テレビジョン受信機 |