JPS6051309A - Gain control circuit - Google Patents

Gain control circuit

Info

Publication number
JPS6051309A
JPS6051309A JP15773183A JP15773183A JPS6051309A JP S6051309 A JPS6051309 A JP S6051309A JP 15773183 A JP15773183 A JP 15773183A JP 15773183 A JP15773183 A JP 15773183A JP S6051309 A JPS6051309 A JP S6051309A
Authority
JP
Japan
Prior art keywords
transistors
emitter
transistor
current
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15773183A
Other languages
Japanese (ja)
Inventor
Isamu Okui
奥井 勇
Tetsuro Onda
恩田 哲朗
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP15773183A priority Critical patent/JPS6051309A/en
Publication of JPS6051309A publication Critical patent/JPS6051309A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0017Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal the device being at least one of the amplifying solid state elements of the amplifier
    • H03G1/0023Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal the device being at least one of the amplifying solid state elements of the amplifier in emitter-coupled or cascode amplifiers

Landscapes

  • Control Of Amplification And Gain Control (AREA)

Abstract

PURPOSE:To extent the gain variable range of a circuit and to make a low-voltage operation possible by constituting the circuit so that the amplitude variation of an input signal is held within a range of the PN junction forward voltage of an active element constituting a constant current source. CONSTITUTION:Ratios of currents flowed between collectors and emitters of transistors TRs Q11 and Q14 and those of TRs Q12 and Q13 are varied in accordance with a control current IC. When these ratios are denoted as (k) (0<=k<= 1) and a ratio of emitter areas of TRs Q17 and Q18 is denoted as alpha:1, 1/alpha of the current of the sum of individual currents flowed to emitter and collector paths of TRs Q12 and Q14 is supplied to a resistance R15 by the ratio of emitter areas TRs Q17 and Q18. Consequently, the current flowed to the resistance R15 is indicated by a formula (5) (where VF is the forward voltage between the base and the emitter of a TR and R is resistance values of resistances R12 and R13). Thus, (k) is varied to vary the signal gain from 1/alpha to 1 continuously.

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は例えばテレビジョン映隊儀号処理におけるコン
トラスト可変用の利得制御回路に係り、例えば低電源電
圧駆動に適する利得制御回路に関する。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a gain control circuit for varying contrast in, for example, television processing, and more particularly, to a gain control circuit suitable for low power supply voltage driving.

〔発明の技術的背景〕[Technical background of the invention]

テレビジョン受像機等の映像信号増幅段に設けられるコ
ントラスト制御回路は映像信号の直流利得を変えずに信
号利得のみを可変する回路である。
A contrast control circuit provided in a video signal amplification stage of a television receiver or the like is a circuit that varies only the signal gain without changing the DC gain of the video signal.

従来のコントラスト制御回路に使用されている利得制御
回路を第1図に示す。
FIG. 1 shows a gain control circuit used in a conventional contrast control circuit.

第1図において、1’81は入力信号源であり、コンデ
ンサC1を介して信号源トランジスタQ1のベースに接
続されている。この信号源トランジスタQ1はそのベー
スに抵抗R1を介して電圧源vXから直流電圧が印加さ
れ、前記入力信号源11 s 1からの入力信号がこの
エミッタに導出されている。また、この信号源トランジ
スタQ1はコレクタが電源端子Vcc K接続されると
ともに、エミッタは接地点との間に抵抗R8を治してい
る。
In FIG. 1, 1'81 is an input signal source, which is connected to the base of the signal source transistor Q1 via a capacitor C1. A DC voltage is applied to the base of this signal source transistor Q1 from a voltage source vX via a resistor R1, and an input signal from the input signal source 11 s 1 is led out to its emitter. Further, the collector of this signal source transistor Q1 is connected to the power supply terminal VccK, and the emitter is connected to a ground point through a resistor R8.

上記1d−@源トランジスタQ1のエミッタは夫々抵抗
Rs # R4を介してトランジスタQ2−Q11のエ
ミッタに接続され、抵抗R1a R4の抵抗値の大きさ
に応じた信号成分が前記トランジスタ(h 、Qaのエ
ミッタに印加されるようKなっている。これらトランジ
スタQx 、Qllのベースには、抵抗R5を介1−て
前記電圧源v1が夫々印加され、同トランジスタQ2−
Ql+が定電流源として駆動されるようになっている。
The emitters of the 1d-@ source transistors Q1 are connected to the emitters of the transistors Q2-Q11 via resistors Rs #R4, respectively, and signal components corresponding to the resistance values of the resistors R1a to R4 are transmitted to the transistors (h, Qa). The voltage source V1 is applied to the bases of these transistors Qx and Qll through a resistor R5, and the voltage source V1 is applied to the bases of these transistors Qx and Qll, respectively.
Ql+ is driven as a constant current source.

また、トランジスタ(h 、Qsの各エミッタは夫々抵
抗r、 R11+ R7を介して接地される一方、同ト
ランジスタQx 、Qsの各コレクタ&−tfjX1及
び第2のトランジスタQ4− Qsから成る第1の差動
増幅器のエミッタが共通に接続された接続点及び第3及
び槙4のトランジスタQm 、Qtから成る第2の差動
増幅器のエミッタが共通に接続された接続点に夫々接続
されている。
Furthermore, the emitters of the transistors (h and Qs are grounded through resistors r and R11+R7, respectively), while the collectors of the transistors Qx and Qs are connected to a first differential terminal consisting of X1 and a second transistor Q4-Qs. The emitters of the dynamic amplifiers are connected to a common connection point, and the emitters of a second differential amplifier consisting of the third and fourth transistors Qm and Qt are connected to a common connection point.

上記第1の差動増幅器と第2の差動増幅器とは、夫々第
1及び第4のトランジスタQa 、Qtのベースが共通
に接続され、第2及び第3のトランジスタQs 、Qs
のベースが共通に接続されている。そして、第1及び第
4のトランジスタQ4 、 Qtの共通ベースには制御
電圧源v2からの制御電流Icが供給されるとともに、
第2及び第3のトランジスタQs 、Qaの共通ベース
には電圧源v3からの直流電圧が印加されている。さら
に、第1及び第3のトランジスタQ4 、 Qaのコレ
クタは共通に接続され、その接続点は電源端子Vccと
の間に負荷抵抗R8が介装され、この負荷抵抗amの両
端に形成される信号電流が出力トランジスタQ8を介し
てWカ端子Toに出力信号U()として導出されるよう
になっている。この出力トランジスタQ@はコレクタが
電源端子VCCに接続される一方、出力端子To Ic
接続されたエミッタが抵抗R9を介して接地されている
In the first differential amplifier and the second differential amplifier, the bases of the first and fourth transistors Qa and Qt are connected in common, and the bases of the second and third transistors Qs and Qs are respectively connected in common.
The bases of are connected in common. A control current Ic from a control voltage source v2 is supplied to the common base of the first and fourth transistors Q4 and Qt, and
A DC voltage from a voltage source v3 is applied to the common base of the second and third transistors Qs and Qa. Furthermore, the collectors of the first and third transistors Q4 and Qa are commonly connected, and a load resistor R8 is interposed between the connection point and the power supply terminal Vcc, and a signal formed across the load resistor am is The current is led out to the W terminal To as an output signal U( ) via the output transistor Q8. The collector of this output transistor Q@ is connected to the power supply terminal VCC, while the output terminal To Ic
The connected emitter is grounded via a resistor R9.

以上の構成から成る従来の利イu制611回路は、例え
ば抵抗R6+ R7を同じ値の抵抗値とし、かつ、抵抗
Rsh R4の比をコントラストの最大及び最小比に対
応させて抵抗値が設定されている場合、トランジスタQ
3のコレクタ電流I!及びトランジスタQ3のゴレクタ
電流Istゴその直流成分が同じで、かつ一定であり、
4M号成分IS2及びIS3が抵抗R3とR4の比に応
じた大きさの電流となる。そして、これらコレクタ電流
■、及び■3は夫り第1及び第2のトランジスタQ4−
 Qs並びに第3及び鞘4のトランジスタQ6.Q7の
各鳳・ミッタ電流を制御電流Icの大きさに応じて夫々
吸引している。したがって、制御電流icが大きくなっ
たとき、第1のトランジスタQ4のコレクタ電流は第3
のトランジスタQ@のコレクタ電流より大きくなり、ト
ランジスタQ!のコレクタ電流1.に重畳されている信
号成分IS2がトランジスタQsからの信号成分Isa
よシ多く負荷抵抗R,に流れその両端の信号電圧が出力
トランジスタQ、のベースに印加され、同トランジスタ
Q8のエミッタを通1.て出力信号と1.て出力される
。このとき、抵抗ll!には殆んどトランジスタQ3の
信号成分Is2が流れることになる。また、制御電流I
cが小さくなると、第3のトランジスタQ6のコレクタ
電流は第1のトランジスタQ6のコレクタ電流よシ大キ
<ftF)、)ランジヌタQ8のコレクタ電流に重畳 
5− されている信号成分IsaがトランジスタQ2からの信
号成分IS2より多く負荷抵抗■ζBに流れ、その両端
の信号電圧が出力信号として出力トランジスタQ8のエ
ミッタに導出される。このとき、抵抗R8には殆んどト
ランジスタQ3からの信号成分Isaが流れる。
In the conventional control circuit 611 having the above configuration, for example, the resistors R6 and R7 have the same resistance value, and the resistance values are set by making the ratio of the resistors Rsh and R4 correspond to the maximum and minimum contrast ratios. , transistor Q
Collector current I of 3! and the collector current Ist of transistor Q3 have the same DC component and are constant;
The 4M components IS2 and IS3 become currents whose magnitude corresponds to the ratio of the resistors R3 and R4. These collector currents ① and 3 are connected to the first and second transistors Q4-
Qs and the third and sheath 4 transistors Q6. Each of the currents and the miter currents of Q7 are sucked depending on the magnitude of the control current Ic. Therefore, when the control current ic becomes large, the collector current of the first transistor Q4 becomes
becomes larger than the collector current of transistor Q@, and transistor Q! Collector current of 1. The signal component IS2 superimposed on the signal component Isa from the transistor Qs
The signal voltage flowing across the load resistor R, is applied to the base of the output transistor Q, and passes through the emitter of the transistor Q8. output signal and 1. is output. At this time, resistance ll! Most of the signal component Is2 of the transistor Q3 flows through. Also, the control current I
When c becomes smaller, the collector current of the third transistor Q6 becomes larger than the collector current of the first transistor Q6 (K < ftF),) superimposed on the collector current of the range nut Q8.
5- A larger amount of the signal component Isa than the signal component IS2 from the transistor Q2 flows through the load resistor ■ζB, and the signal voltage at both ends thereof is led out to the emitter of the output transistor Q8 as an output signal. At this time, most of the signal component Isa from the transistor Q3 flows through the resistor R8.

また、トランジスタQ2及びQaのコレクタ電流■2及
び■、の直流成分は一定であり、出力トランジスタQ8
のエミッタに導出される平均直流電圧は制御電流Icの
変化に無関係に一定である。
In addition, the DC components of the collector currents 2 and 2 of the transistors Q2 and Qa are constant, and the output transistor Q8
The average DC voltage derived at the emitter of is constant regardless of changes in control current Ic.

こうして、制御電流Icを変化させることにより、入力
信号の信号成分のみが可変された出力信号を得ることが
できる。
In this manner, by changing the control current Ic, it is possible to obtain an output signal in which only the signal component of the input signal is varied.

〔背景技術の問題点〕[Problems with background technology]

上記従来回路において、コントラスト可変範囲すなわち
信号振幅変化の大きいことが要請される。
The conventional circuit described above is required to have a large contrast variable range, that is, a large signal amplitude change.

また、電源電圧VCCが低電圧であっても上記コントラ
スト可変範囲の大きいことが要請される。
Further, even if the power supply voltage VCC is a low voltage, the contrast variable range is required to be wide.

このような要請を上記従来回路で実現しようとする場合
、出力信号を負荷抵抗R,の両端に生ずる 6− 4g号電圧として得ているので、回路の利得を大きくす
ると信号の振幅も大きくなり、負荷抵抗R,の両端電圧
が増大する。この負荷抵抗R,の両端電圧は電源電圧V
CCの大きさに制約さhるため、コントラスト可変範囲
を大きくしようとすれば当然電III!I市圧VCCの
値を大きくとらざるを得ないものであった。
When attempting to realize such a request with the conventional circuit described above, the output signal is obtained as the 6-4g voltage generated across the load resistor R, so when the gain of the circuit is increased, the amplitude of the signal also increases. The voltage across load resistor R increases. The voltage across this load resistor R is the power supply voltage V
Since it is limited by the size of CC, if you try to widen the contrast variable range, it is natural that it will change to Den III! It was necessary to increase the value of I city pressure VCC.

〔発明の目的〕[Purpose of the invention]

本発明は土述した点に鑑みてなされたもので、回路の利
得DJ変範囲を大きくすることができ、電源電圧が低電
圧であってもコントラスト可変範囲を広くすることので
きる利得制御回路を提供することを目的とする。
The present invention has been made in view of the above-mentioned points, and provides a gain control circuit that can widen the gain DJ variation range of the circuit and widen the contrast variation range even when the power supply voltage is low. The purpose is to provide.

〔発明の概要〕[Summary of the invention]

本発明は」−記目的を達成するため、第1及び第2のト
ランジスタから成る第1の差動増幅器のエミッタが共通
に接続された接続点に信号電流が重畳される第1の定電
流源を接続し、第3及び第4のトランジスタから成る第
2の差動増幅器のエミッタが共通に接続された接続点に
第2の定電流源を接続し、前記第1及び第4のトランジ
スタのベースに共通に制御信号源からの制御イメ号を供
給するとともに、前記第2及び第3のトランジスタのベ
ースに共通に電圧源からの直流電圧を印加するようにし
た利得可変増幅器において、前記第1及び第2の差動増
幅器の各差動出力端子に小力電流の異る第3及び第4の
定電流源の入力端子を接続し、これら第3及び第4の電
流源の出力端子を共通にした接続点より■力信号を11
yすulすようにしたものである。
The present invention provides a first constant current source in which a signal current is superimposed on a connection point where the emitters of a first differential amplifier including first and second transistors are commonly connected. A second constant current source is connected to a connection point where the emitters of a second differential amplifier consisting of third and fourth transistors are connected in common, and the bases of the first and fourth transistors are connected to each other. In the variable gain amplifier, a control image signal from a control signal source is commonly supplied to the first and third transistors, and a DC voltage from a voltage source is commonly applied to the bases of the second and third transistors. The input terminals of third and fourth constant current sources with different small currents are connected to each differential output terminal of the second differential amplifier, and the output terminals of these third and fourth current sources are connected in common. ■ Force signal from the connection point 11
It is designed so that ysul can be used.

〔発明の実施例〕[Embodiments of the invention]

以下、本発明を図示の実施例について説明する。 Hereinafter, the present invention will be described with reference to illustrated embodiments.

第2図は本発明の一実施例に係る利得制御回路を示す回
路図である。Q9けv32なる入力信号源からの入力信
号がコンデンサC2を介してベースに供給されるトラン
ジスタであり、このトランジスタQ。
FIG. 2 is a circuit diagram showing a gain control circuit according to an embodiment of the present invention. Q9 is a transistor whose base is supplied with an input signal from an input signal source named V32 via a capacitor C2.

は同ベースに抵抗R1tlを介して電圧源V4からの直
流電圧が印加されるとともに、同トランジスタQ9のエ
ミッタと接地点との間に抵抗R11が接続され、入力信
号が信号電流として重畳される第1の定電流源を構成し
ている。また、前記電圧源v4は抵抗1尤11を介して
トランジスタQ1oのベースに印加されている。このト
ランジスタQsoはエミッタと接地点との間に抵抗lり
1.を有し、前記電圧源v4の供給する直流電圧の大き
さに応じた電流を供給する第2の定1゛、流源を構成し
ている。
A DC voltage from a voltage source V4 is applied to the base of the transistor Q9 via a resistor R1tl, and a resistor R11 is connected between the emitter of the transistor Q9 and the ground point, and the input signal is superimposed as a signal current. 1 constant current source. Further, the voltage source v4 is applied to the base of the transistor Q1o via a resistor 111. This transistor Qso has a resistor between its emitter and ground. , and constitutes a second constant current source that supplies a current according to the magnitude of the DC voltage supplied by the voltage source v4.

これらトランジスタQ、及びQloのコレクタは第1及
び第2のトランジスタQ+t * Qt鵞とから成る第
1の差動増幅器のエミッタ共通接続点並びに第3及び第
4のトランジスタQss r Q14から成る第2の差
動増幅器のエミッタ共通接続点に接続されている。
The collectors of these transistors Q and Qlo are connected to the emitter common connection point of the first differential amplifier consisting of the first and second transistors Q+t Connected to the emitter common connection point of the differential amplifier.

また、第1及び第4のトランジスタQu 、Q□4のベ
ースはIcなる制御電流を供給する制御信号源v5の出
力端T、t/C共通に接続されている。一方、第2及び
第4のトランジスタQu + Qtsのベースハ電圧源
v6の出力端T2に共通に接続されている。
The bases of the first and fourth transistors Qu and Q□4 are commonly connected to the output terminals T and t/C of a control signal source v5 that supplies a control current Ic. On the other hand, the bases of the second and fourth transistors Qu + Qts are commonly connected to the output terminal T2 of the voltage source v6.

1だ、第1及び第3のトランジスタQll * Qlm
のコレクタはトランジスタQts及びQlllからなる
カレントミラー回路で構成された第3の定電流源19− の入力端T、に共通に接続されている。この第3の定電
流源1はトランジスタQ1.のコレクタ・ベース間が短
絡され、トランジスタQ五sのベース・エミッタ間電、
圧及びトランジスタQ1.のベース・エミッタ間電圧が
等しくされることにより、第1及び第3のトランジスタ
Q+t + Qtsのコレクタ電流の和の電流がトラン
ジスタQisの養荷抵抗R15への供給電流に等しくさ
れている。なお、トランジスタQ16゜Qlgの各エミ
ッタは電源端子VCCKMj:続さねている。
1, the first and third transistors Qll * Qlm
The collectors of are commonly connected to the input terminal T of a third constant current source 19- which is constituted by a current mirror circuit including transistors Qts and Qlll. This third constant current source 1 is a transistor Q1. The collector and base of the transistor Q5s are shorted, and the voltage between the base and emitter of the transistor Q5s is
pressure and transistor Q1. By making the base-emitter voltages of the transistors equal, the sum of the collector currents of the first and third transistors Q+t + Qts is made equal to the current supplied to the charging resistor R15 of the transistor Qis. Note that each emitter of the transistor Q16°Qlg is connected to the power supply terminal VCCKMj:.

また、第2及び第4のトランジスタQ1禦+ 014の
pレクタは同じくカレントミラー回路のマルチエミッタ
トランジスタQsy及びトランジスタQ+aから成る第
4の定電流源2の入力端T4に共通に接続されている。
Further, the p-rectors of the second and fourth transistors Q1+014 are commonly connected to the input terminal T4 of the fourth constant current source 2, which is also made up of the multi-emitter transistor Qsy and the transistor Q+a of the current mirror circuit.

この第4の定電流源2けトランジスタQl?及びQu+
の夫々のエミッタ面積を異らせることにより、第2及び
第4のトランジスタQ1!。
This fourth constant current source 2 transistors Ql? and Qu+
By making the respective emitter areas of the second and fourth transistors Q1! .

Q14のコレクタ電流の和の電流(第4の定電流源2の
入力端T4の電流)がエミッタ面積の比の関係に制約さ
れてトランジスタQIIのコレクタに導出10− ざ−f1許荷扱抗1り15に供給されるようになってい
る。
The sum of the collector currents of Q14 (the current at the input terminal T4 of the fourth constant current source 2) is constrained by the relationship of the emitter area ratio and is derived from the collector of the transistor QII. 15.

ただ1−1このような構成U)ランジスタQ1?及びQ
ssのエミツタ面積比を111にしたものでも、電源端
子VCCと各エミッタとの間に所定値の抵抗を挿入する
ことにより、釦春抵抗への出力電流を入力端での電流に
対して異らせるようにしてもよい。前記マルチエミッタ
トランジスタQ17のコレクタ・ベースj用は短絡され
、夫々トランジスタQ1tのペース・エミッタ間電圧及
びトランジスタQlllのベース会エミッタ市、圧が等
しくなるようになっている。また、トランジスタQ1y
 + Qlgの各エミッタは電源端子Vccに接続され
ている。
However, 1-1 such a configuration U) transistor Q1? and Q
Even when the emitter area ratio of ss is set to 111, by inserting a resistor of a predetermined value between the power supply terminal VCC and each emitter, the output current to the button spring resistor can be made different from the current at the input terminal. It may be possible to do so. The collector and base j of the multi-emitter transistor Q17 are short-circuited so that the base-to-emitter voltage of the transistor Q1t and the base-to-emitter voltage of the transistor Q11 are equal. Also, the transistor Q1y
Each emitter of +Qlg is connected to a power supply terminal Vcc.

ている。また、出力端T5は回路の出力端子TOUTに
接続されている。
ing. Further, the output terminal T5 is connected to the output terminal TOUT of the circuit.

以上のような利イは制御回路の動作を抵抗R11と1(
13の値が等しいものとして説明する。8!]、第2の
定電流源となるトランジスタQe 、Qt。II′i電
圧源V4からの直流電圧の大きさに応じた電流Ig+1
1・を各コレクタに導出する。電流■9には入力信号源
us2からの信号成分が含まれている。ここに、電圧源
V4の供給する直流電圧をV4、各トランジスタQs 
+ Qzoのベース響エミッタ間順方向電圧をVF。
The above advantages control the operation of the control circuit by resistors R11 and 1 (
The explanation will be made assuming that the values of 13 are equal. 8! ], transistors Qe and Qt serving as second constant current sources. II′i Current Ig+1 according to the magnitude of DC voltage from voltage source V4
1 to each collector. The current ■9 includes a signal component from the input signal source us2. Here, the DC voltage supplied by the voltage source V4 is V4, and each transistor Qs
+ VF is the forward voltage between the base and emitter of Qzo.

抵抗R1! I R1mの抵抗値をR1入力信号をUB
とすると、電流Ie、Is。け、 ■・−V4−VF +” ・・・・・・・・・・・・・
・・・・・・・・・・・・・・ (1)R で表わすことができる。こわら電、流Is、Ito け
夫々第1及び第2のトランジスタQll、Q12並びに
第3及び館4トランジスタQ1+11Q+4のコレクタ
ーエミツタ路を流れる電流の和となシ、第1及びぬ14
のトランジスタQ111Q14のコレクターエミツタ路
を流れる各電流並びに第2及び第4のトランジスタQt
s、Q1gのコレクターエミツタ路を流れる各電流の比
率は制御電流Icの大きさに応じて可変される。この比
率をk(0≦に≦1)とし、第4の定電流源2を構成す
るトランジスタQ!7とQtsとのエミツタ面積比をa
:1とすると、第1及び第4のトランジスタQo、Q1
4のコレクタ・エミツタ路を流れる各電流は人kk・■
1及びk・110となシ、第2及び第3のトランジスタ
Qu、Qtaのコレクタ・エミツタ路を流iする各電流
U夫h(I−k)・■9及び(1k)111goとなる
。1だ、第2及び第4トランジスタQ1x、Qt4のエ
ミッタ・コレクタ路を流れる各電流の和のS流は、マル
チエミッタトランジスタQltとトランジスタ018の
エミッタ面積の比νζよって、許肴抵抗1j15 K 
1/aとなって供給される。
Resistance R1! I R1m resistance value R1 input signal UB
Then, the currents Ie and Is. ■・−V4−VF+” ・・・・・・・・・・・・・・・
・・・・・・・・・・・・・・・ (1) It can be represented by R. The currents Is and Ito are the sum of the currents flowing through the collector-emitter paths of the first and second transistors Qll, Q12 and the third and fourth transistors Q1+11Q+4, respectively.
the respective currents flowing through the collector-emitter paths of the transistors Q111Q14 and the second and fourth transistors Qt
The ratio of the currents flowing through the collector-emitter paths of s and Q1g is varied depending on the magnitude of the control current Ic. Let this ratio be k (0≦≦1), and the transistor Q! that constitutes the fourth constant current source 2! The emitter area ratio of 7 and Qts is a
:1, the first and fourth transistors Qo, Q1
Each current flowing through the collector-emitter path of 4 is kk・■
1 and k.110, and the currents U flowing through the collector-emitter paths of the second and third transistors Qu and Qta become h(I-k).9 and (1k)111go. 1, the S current, which is the sum of the currents flowing through the emitter-collector paths of the second and fourth transistors Q1x and Qt4, is given by the ratio νζ of the emitter areas of the multi-emitter transistor Qlt and the transistor 018, and the allowable resistance is 1j15 K.
It is supplied at a rate of 1/a.

したがって、弁祢抵抗fり、5に流れる電流11sは、
であり、これを整理すると、 となる。この(4)式にfil 、 (2)式の関係を
代入すると、となる。
Therefore, the current 11s flowing through the valve resistance f, 5 is:
, and rearranging this results in the following. Substituting fil and the relationship in equation (2) into equation (4) yields.

13− この(5)式において、υS/Hの係数頂け、入力信号
νSの大きさを可変する項(以下信号利得という)であ
り、制御信号Icによって可変される。今、k=00と
きは、第1及び第4のトランジスタQ It *Q14
がカットオフされた場合であシ、このときの信号利得t
d 1/aとなる。壕だ、k=1のときは第2及び第3
のトランジスタQsz、Qssがカットオフされた場合
であり、このときの信号利得け1となる。
13- In this equation (5), the coefficient of υS/H is a term (hereinafter referred to as signal gain) that varies the magnitude of the input signal νS, and is varied by the control signal Ic. Now, when k=00, the first and fourth transistors Q It *Q14
This is the case when the signal gain t is cut off.
d 1/a. It's a trench, when k=1, the second and third
This is a case where the transistors Qsz and Qss are cut off, and the signal gain at this time is 1.

したがって、信号利得は1/a〜1まで連続可変となプ
、aを1より大きくするか、或いは1より小さくするこ
とによって、信号利得の可変範囲をいかようにも設定用
能となる。
Therefore, the signal gain is continuously variable from 1/a to 1, and by making a larger than 1 or smaller than 1, the variable range of the signal gain can be set in any way.

なお、(Va VF)/Rの係数項は平均直流電圧の大
きさを設定する直流利得であり、制御信号Icによって
可変されるkの値を含まないので、常に一定とすること
ができる。
Note that the coefficient term of (Va VF)/R is a DC gain that sets the magnitude of the average DC voltage, and does not include the value of k that is varied by the control signal Ic, so it can always be constant.

このような回路によれば、トランジスタQs、Qt。According to such a circuit, transistors Qs and Qt.

の負荷(能動負荷)がトランジスタQss及びトランジ
スタQtyのコレクタ・ベース間を短絡したダイオード
接続であるため、利得可変による信号電14− 流の振幅変化がこのベース台エミッタ間順方向電圧VF
の範囲に迎えられ、低電圧駆動に適するものである。更
に、電流駆動回路であるため周波数特性に潰れ、信号の
錦導対箪にも効果があるという利点もある。
Since the load (active load) is a diode connection in which the collectors and bases of the transistors Qss and Qty are short-circuited, the change in the amplitude of the signal current due to the variable gain increases the forward voltage VF between the base and emitter.
It is suitable for low voltage driving. Furthermore, since it is a current drive circuit, it has the advantage that it has good frequency characteristics and is also effective in controlling signal conduction.

〔発明の効果〕〔Effect of the invention〕

以上説明し/こように本発明によノ1ば、利得を可変さ
れた入力信号の振幅変化が定電流源を構成する能動素子
のPN接合順方向電圧の範囲に抑えられ、利イυ用変範
囲を大きくできるとともに、電源電圧の大きさに依存し
ないという効果がある。
As explained above/Thus, according to the present invention, the amplitude change of the input signal whose gain is varied is suppressed within the range of the PN junction forward voltage of the active element constituting the constant current source, and the gain υ is suppressed. This has the effect that the variable range can be widened and that it does not depend on the magnitude of the power supply voltage.

【図面の簡単な説明】[Brief explanation of the drawing]

第1しlII;i従沫の利得制御回路を示す(ロ)略図
、第2図は本発明に係る利(!J 1lIIJ 611
回路を示す回路図である。 1.2・・・定電流源、 Q、〜(ha・・・トランジ
スタ、R11〜RHs + R1s −抵抗、 V4 
+ V@ ・・・電圧源、v5・・・制御信号源、”8
2・・・入力信号源。 代理人(+l’J! 、I 則近憲佑(ほか1名)15
(b) A schematic diagram showing the gain control circuit of the first embodiment, and FIG.
FIG. 2 is a circuit diagram showing a circuit. 1.2... Constant current source, Q, ~(ha... Transistor, R11~RHs + R1s - Resistor, V4
+ V@... Voltage source, v5... Control signal source, "8
2...Input signal source. Agent (+l'J!, I Norichika Kensuke (and 1 other person) 15

Claims (1)

【特許請求の範囲】[Claims] 入力信号が重畳される第1の定電流源が第1及び第2の
トランジスタから成る第1の差動増幅器のエミッタ共通
接続点に接続され、第2の定電流源が第3及び第4のト
ランジスタから成る第2の差動増幅器のエミッタ共通接
続点に接続され、前記第1及び第4のトランジスタのベ
ースヲ共通に接続してこの接続点に制御信号源が接続さ
れ、前記第2及び第3のトランジスタのベースヲ共通に
接続してこの接続点に電圧源が接続され、前記第1及び
第3のトランジスタのコレクタが共通に接続された接続
点、及び前記第2及び第4のトランジスタのコレクタが
共通に接続された接続点に出力電流の値が異る第3及び
第4の定電流源の入力端子を夫々接続し、これら第3及
び第4の定電流源の出力端子同士を共通に接続した接続
点に前記制御性1号源の制御信号によって振幅が可変さ
れた出力信号が取)出されるようにした利得制御回路。
A first constant current source on which an input signal is superimposed is connected to a common emitter connection point of a first differential amplifier made up of first and second transistors, and a second constant current source is connected to a common emitter connection point of a first differential amplifier made up of first and second transistors. A second differential amplifier comprising a transistor is connected to a common emitter connection point, the bases of the first and fourth transistors are commonly connected to this connection point, and a control signal source is connected to the second and third transistors. The bases of the transistors are connected in common and a voltage source is connected to this connection point, the collectors of the first and third transistors are connected in common, and the collectors of the second and fourth transistors are connected in common. The input terminals of third and fourth constant current sources with different output current values are connected to the commonly connected connection point, respectively, and the output terminals of these third and fourth constant current sources are connected in common. A gain control circuit configured to take out an output signal whose amplitude is varied by the control signal of the controllability No. 1 source at the connection point.
JP15773183A 1983-08-31 1983-08-31 Gain control circuit Pending JPS6051309A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15773183A JPS6051309A (en) 1983-08-31 1983-08-31 Gain control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15773183A JPS6051309A (en) 1983-08-31 1983-08-31 Gain control circuit

Publications (1)

Publication Number Publication Date
JPS6051309A true JPS6051309A (en) 1985-03-22

Family

ID=15656125

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15773183A Pending JPS6051309A (en) 1983-08-31 1983-08-31 Gain control circuit

Country Status (1)

Country Link
JP (1) JPS6051309A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01160716U (en) * 1988-04-26 1989-11-08
JPH0394505A (en) * 1989-02-17 1991-04-19 Hitachi Ltd Complementary transistor circuit and amplifier using the circuit and crt display device
JPH0425209A (en) * 1990-05-18 1992-01-29 Nec Ic Microcomput Syst Ltd Variable gain amplifier
JPH07336171A (en) * 1994-06-08 1995-12-22 Nec Yamagata Ltd Variable gain amplifier circuit
JP2009079642A (en) * 2007-09-26 2009-04-16 Hino Motors Ltd Emergency change-over mechanism for transmission

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01160716U (en) * 1988-04-26 1989-11-08
JPH066607Y2 (en) * 1988-04-26 1994-02-16 東光株式会社 Gain control circuit
JPH0394505A (en) * 1989-02-17 1991-04-19 Hitachi Ltd Complementary transistor circuit and amplifier using the circuit and crt display device
JPH0425209A (en) * 1990-05-18 1992-01-29 Nec Ic Microcomput Syst Ltd Variable gain amplifier
JPH07336171A (en) * 1994-06-08 1995-12-22 Nec Yamagata Ltd Variable gain amplifier circuit
JP2009079642A (en) * 2007-09-26 2009-04-16 Hino Motors Ltd Emergency change-over mechanism for transmission

Similar Documents

Publication Publication Date Title
US4591804A (en) Cascode current-source arrangement having dual current paths
JPS6051309A (en) Gain control circuit
JPH06196945A (en) Differential amplifier circuit
US3936731A (en) Amplifier with fast recovery after input signal overswing
JPS63214009A (en) Composite transistor
JPH0230902Y2 (en)
JP2776318B2 (en) Operational amplifier circuit
US5365198A (en) Wideband amplifier circuit using npn transistors
JP2623954B2 (en) Variable gain amplifier
JPH04579Y2 (en)
JP3018486B2 (en) Bias circuit
JP2630014B2 (en) Transistor breakdown voltage compensation circuit
JPS6325769Y2 (en)
JPH04278706A (en) Differential amplifying circuit
JPH05297968A (en) Current source circuit
JPH0358603A (en) Gain control circuit
JPS6141161B2 (en)
JPS62154807A (en) Differential amplifier circuit
JPS6117412B2 (en)
JPH0312487B2 (en)
JPH05233080A (en) Constant voltage generating circuit
JPH02122708A (en) Amplifier
JPH11355066A (en) Error amplifier circuit
JPH0548350A (en) Output buffer circuit provided with alarm function
JPS59119910A (en) Amplifier with level shift circuit