JPS6043933A - 時分割同期通信における受信装置 - Google Patents

時分割同期通信における受信装置

Info

Publication number
JPS6043933A
JPS6043933A JP58151712A JP15171283A JPS6043933A JP S6043933 A JPS6043933 A JP S6043933A JP 58151712 A JP58151712 A JP 58151712A JP 15171283 A JP15171283 A JP 15171283A JP S6043933 A JPS6043933 A JP S6043933A
Authority
JP
Japan
Prior art keywords
information
terminals
time
synchronization signal
slot
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58151712A
Other languages
English (en)
Other versions
JPH0326576B2 (ja
Inventor
Shunzo Takahashi
俊三 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CSK Corp
Original Assignee
Computer Services Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Computer Services Corp filed Critical Computer Services Corp
Priority to JP58151712A priority Critical patent/JPS6043933A/ja
Publication of JPS6043933A publication Critical patent/JPS6043933A/ja
Publication of JPH0326576B2 publication Critical patent/JPH0326576B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/50Circuit switching systems, i.e. systems in which the path is physically permanent during the communication
    • H04L12/52Circuit switching systems, i.e. systems in which the path is physically permanent during the communication using time division techniques
    • H04L12/525Circuit switching systems, i.e. systems in which the path is physically permanent during the communication using time division techniques involving a stored program control

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Small-Scale Networks (AREA)
  • Television Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)発明の技術分野 本発明は例えば30.60.120または240のうち
いずれかのボート数をもち、ベースバンドハスにより時
分;〜り同期通信を行なう端末機と処理装置間の相り一
連絡システムで用いられる受信装置に関する。
(2)技術の背景 本願の発明者は、例えば大学の如き多数の研究室から成
る環境下での使用に適した端末機と処理装置間の相互連
絡システムを開発した。
前記システムはNTSC(National Te1e
visionSystetn Comm1 ttee)
同期信号によりタイハスo ソト割当を行なう時分割多
重方式における情報伝送を特徴とし、第1図に示す如<
 NTSC同期信号を発生ずる同期発生器2およびター
ミネータ3と、これらを結びヘースハンドチャネルを供
給する同軸ケーブル■、この同軸ケーブル1中に配設さ
れ、同軸ケーブル1へのアクセスを可能にするケーブル
挿入装@j(インサータ)6および端末器7とまたは処
理装置8とのインターフェイスをとり、上記インサータ
6とデータライン5で結ばれているタップ装置4から構
成されている。
」二記システムにおけるタイムスロット割当においては
、NTSC同期信号のうち16.67m5毎に生しる垂
直同期信号によりフレーム同期を行ない、63.4μ5
4iJに生しる水平同期信号によりスロット同期を行な
う。謔2図はフレーム同期パルスとスロット同期パルス
の一部切欠した波形図で、スロット同期パルスPsによ
り定義されるスロワl−Sは、フレーム同期パルスPf
で定義される1フレーム中に262.5個定義され、こ
のうち240個のスロットを送信用に、残る22.51
171+のスロットが送信準備用に割り当てられている
そして各スロットSにおける送信データは、例えば第3
図に示す連続した20ビットのパう一ット11とし、先
頭の1つをスタートピッ]・12、終端の1つをストッ
プビット13、中央の2ビツト14を制御ピッ]・とし
、残る2組の8ビット15および16のうち符号15の
8ビツトをデータバイト、符号16の8ヒツトをデータ
もしくはアドレス情報ノくイトとして使用する。
上述した夕、イムスロ・ノド割当にお(、sて、例えG
よタップ装置数を30とすると、1フレームにおし)で
各1’l11.i未当り8 (24(1÷30)スロ・
ノドを割り当てることができる。すなわち1フレーム当
り8回の送(11重合金得ることができ、垂直同期信号
の周波数か6(服゛であることから終局毎秒480回の
送信機会かイ4tられ、送信速度9600 (20ヒノ
1−x480/秒)h p sを達成することができる
。このとき、■フレーム中の24(l ill、lのス
ロットは30スロ・)1−を単位とした8セノ1〜に分
割され、lセ・ノド内の各スロ・ノドはタップ装置の自
己番地に従って先頭から順次割り当゛(られる。従って
第2図において、例え番よ自己番地Mのタップ装置に接
続した端末機のデータむ」始めの1セツトの先tniか
らM番目のスロットSml、次の七)]・のM番目のス
ロ・ノドSm2のようGこ合計8 +1lilのスロッ
トにおいて送信される。なお各スロワi Sml、 S
m2.、、の間隔はスロ・ノド数にして1セソ1−に含
まれるスロ・ノド数N(上述の説明では30)に等しい
以上のようなタイムスロ・ノド割当においては、120
0bpsまでの送信速度の範囲において上記30以外に
60.120または240 +11i1の端末機の接続
が可能である。
そして上述したタイムスロット割当に従ってパケソI・
情報を送信する送信装置は本願の発明者によって開発さ
れ、第4図に示す構成を特徴とする。
すなわち端末数設定回路22、端末機の自己番地設定回
路21を備え、また時分割の初期設定、受信に係わる端
末機の自己番地Mまたは端末数のNの選択を行なう走査
器23および減算を行なう減算カウンタ24、並列情報
信号を直列情報信号に変換し、当該直列情報信号を割り
当てられた出力時間を情報ビア1−数で分割した時間毎
に1ヒ・ノドずつ出力する出力データセソトレシスタ2
6およびシフトレジスタ25から成る回路およびカウン
タ27、比■咬器28、最大スロット数設定回路29か
ら成る最大スロット数判定回路を備え、垂直同期信号V
SYNCにより一り記時分割の初期設定および端末機の
自己番地数Mのカウントダウンを繰り返し、ボロー発生
のタイミングで直列情報信号の出力および端末数Nの選
択を行ない、続く水平同期信号+1sYNcにより端末
数Nのカウントダウンを繰り返し、ボロー発41;のタ
イミングで直列情報信号の出力および端末数Nの選択を
行ない、以下ボロー発住毎に端末数Nの選択、直列情報
信号出力を設定された最大スロット数の範囲内で繰り返
し行なうことによりフレーム単位の時分割同期通信を行
なう送信装置である。なお同図において符号30はフリ
ップフロップ回路を示す。
(3)発明の目的 本発明は例えば上述したN 1’ S C同期信号を用
い゛ζタイムスロット割当をし、時分割同期通信を行な
う端末機と処理装置間の相互連絡システムにおいて使用
される受信装置の提供を目的とする。
(4)発明の構成 そしてこの目的は本発明によれば、NTSC同期信号を
用い、当該NTSC同期信号の垂直同期信号によりフレ
ーム同期を行ない、水平同期信号によりス口、1・割当
を行なう時分割同期通信における受信装置にして、時分
割の初期設定回路、最大スロット数判定回路を備え、ま
た直列バケット情報をスロットの時間幅をバケットビッ
ト数で分割した時間毎に1ヒントずつ取り込んで並列清
報Gこ変換する回路、前記取込み情報内のアドレス情報
に対する自己アドレス判定回路、および端末数をjx択
し減算を行なう回路を備え、垂直同期信号により時分割
の初期設定を行ない、次いで水平同期信号発生毎に直列
パケット情報の取込めと並列情報への変換および自己ア
ドレス判定を行ない、自己アドレス一致の場合において
取込み情報の処理および端末数の選択をし、次いで水平
同期信号発生毎に端末数のカウントダウンを行ない、ボ
ロー発生のタイミングで取込み情報の処理および端末数
を選択した後、再び水平同期信号により端末数のカウン
トダウンを行ない、以下設定された最大スロット数の範
囲内で上記ポロー発生時での取込み情報の処理および端
末数の選択と端末数のカウントダウンを繰り返し行なう
ことによりフレーム単位の時分割同期通信を行なうこと
を特徴とする時分割同期1III信における受信装置を
提供することによって達成され、また長体的には上記直
列ノくケ・ノド情jitjをlヒツトのスタートビット
、8ビ・ノドのデータバイト、2ビツトの制御ビ・ノド
、8ビ、21、のデータもしくはアドレス情報および1
ピツ]・のストップヒフ1・から成る20ビツトのパケ
ット構造とし、また設定される端末数を30.60.1
20または240のいずれかとするごとによって達成さ
れる。
(5)発明の実施例 以下本発明実施例を図面により説明する。
第5図は本発明に係わる受信装置要部の模式的ブIJツ
ク構成し1で、ブロック31はフリップフロップ回路で
F〕は入力、CPはクロックパルス、Qは出力、Rはす
七ノド入力を示し、ブロック32は1フレーム中のスロ
ット数を計数するカウンタ、以下同様にしζ33はカウ
ンタ32の内容を取り込むレジスタ、34は走査器、3
5は減算カウンタ、36はカウンタ32で計数されたス
ロット数がブロック37の最大スロソI・数設定回路で
設定されたスロット数に等しいかどうかを判断する一致
回路、38はスロット幅をバケットを構成するヒ・ノー
数で等分した時間間隔を計数するカウンタ、39はシフ
トクロ・ツク、40はデータの直列並列変換を行なうシ
フトレジスタ、41はシフトレジスタ40の出力を取り
込むレジスタ、42は取込みデータ中のア1ζレスデー
タのチェックを行なう比較器を示す。
上述した構成の装置におりる受信方法を第3図に示ず2
0ビツトのパケ・ノド情報を例に説明する。
先ず、N′fSC同期信号のうちフレーム同期を行なう
垂直同期信号VSYNCが発生ずると、この信号はフリ
ップフロップ回路31のリセット入力に加えられカウン
タ32のクリアなどの初期設定が行なわれ、続く第1の
水平同期信号II S Y N Cによりカウント32
の内容が1つ更新されるとともにカウンタ38の内容が
クリアされる。そして次のll5YNCが発生するまで
の間に、カウンタ38はり1コ・ノクノぐルスによりス
ロット幅を20等分した時間間隔を計数し、計数の度に
シフトクロック39からはシフ1−クロ・ノクノマルス
が発生し、このパルスに従って直列ノ々ケ・ノト情報か
シフトレジスタ40に1ビツトずつ取り込まれ並列デー
タに変換される。
変換されたデータは、先頭のスタートビットと最後のス
ト・ノブビットを除いた18ヒツトデータとして18ヒ
ノI・のレジスタ41に取り込まれる。なお、このとき
最後のビットには通信フラグの役割をもたせ、例えばこ
のフラグが1のときは通信情報、Oのときはそうでばな
いとする。そして第3図に示ず制御ヒソ1〜■4が符号
16で示ず8ヒツトの内容が接続されたステーションの
アドレスであることを示す場合(例えは制御ビット14
がOlのとき)にG」比較器42がMき受信装置の自己
アドレスと上記8ピッ1−の内容が比較され、一致した
場合には一致信号によりレジスタ33にカウンタ32の
内容(発信1u11番地)が取り込まれ、同時に端末数
Nが走査器34により選択され減算カウンタ35にロー
ドされる。なお、アドレスが一致しない場合には上記発
信側番地および端末数Nのロードは行なわれず次の11
 S Y N Cによりカウンタ32の内容が1つカウ
ントアンプされ再びデータの取込み、変換およびアドレ
スチェックが行なわれる。
端末数Nが減算カウンタ35にロードされると、続< 
ll5YNcの発生毎に端末数Nから1が減算され、ボ
ロー(borrow)が発生ずるタイミングで受信デー
タを自己のデータとして受け取るとともに走査器34に
より端末数Nが選択され減算カウンタ35にロードされ
る。そして再びII S Y N Cの発生毎にカウン
トダウ、ンされ、ボロー発生のタイミングで取り込むデ
ータを自己の端末装置に送られてきた情報として処理を
する。以下端末数Nのロード、カウントダウンおよびボ
ロー発生時のデータ処理、端末数Nの再ロードを設定さ
れた最大スロット数の範囲で繰り返し行なって情報を受
信する。なお、設定スロット数を超えたスロットは一致
回路36の(らjきにより無視され、次のν5YNCの
発生により−上述した初期設定情報の選択が繰り返し行
なわれる。
また上記端末数Nおよび自己アドレスはそれぞれ図示せ
ぬ設定回路により設定される。
以上説明した受信装置およびその動作により第2図に示
す各スロ/トSに割り当てられた受信情報のうち自己の
端末機に送られてきた情報のみを選択して処理すること
ができ、またたとえ端末数か変ってもそれに応じて設定
値Nのみを変えるだ&Jでこれに対応することができる
。例えば20ビ、。
1・のパゲソト情叩においては、通信速度9600 b
 p sから12(10bpsの範囲で端末数を30.
60.120または240とすることができる。
また上述した説明では情報が20ビツトのパケット(あ
ったがこれに限るものでなく、その場合はヒソI−数に
応じ゛ζシフトクロックパルスの間隔、レジスタ41容
量を適宜選択する。
(0)発明の効果 以上詳細に説明した如く本発明によれば、NTSC同期
信号を用いたタイムスロット割当を行なう時分割多重方
式による情報伝送および上記情報伝送方法によるDiX
i末機と処理装置間の相互連絡システムの構成を容易と
することができ、簡単で安価な17−カルネノトワーク
システムの提供に効果大である。
【図面の簡単な説明】
第1図は本発明に係わる端末機と処理装置間の相互連絡
システムの形態図、第2図はフレーム同期信号およびス
ロット同期信号の波形図、第3図はパケットのビット構
成図、第4図は送信装置のブロック構成図、第5図は本
発明の受信装置のブロック構成図である。 ■−同軸ケーブル、2−同期発止器、 3−・・ターミネータ、4−タップ装置、5−・データ
ライン、6−インサータ、7一端末機、8−処理装置、
11− パケット、12−スタートピッl−113−ストップビ
ット、14− 制御ヒント、15−データバイト、16
〜データもしくはアドレス情報バイト、21− 自己番
地設定回路、22一端末数設定回路、23.34−走査
器、24.35−・減算カウンタ、25.40−・−シ
フトレジスタ、26− 出力データセントレジスタ、2
7,32.38−カウンタ、28.42−比較器、29
.37−最大スロット設定回路、30.31− フリソ
プフCJノブ回li’8.36一一致回路、39−シフ
1−り1Jツク 特 許 出願人 コンピューターサービス株式会社 代理人 弁理士 久木元 彰

Claims (1)

  1. 【特許請求の範囲】 (11N1’SC同期侶号を用い、当該NTSC同期信
    号の垂直同期信号によりフレーム同期を行ない、水平同
    期信号によりスロット同期を行なってタイムスロット割
    当を行なう時分割同期通信における受信装置にして、時
    分割の初期設定回路、最大スロット数判定回路を備え、
    また直列パケット情報をスロットの時間幅をパケットビ
    ット数で分割した時間毎に1ヒントずつ取り込んで並列
    情報に変換する回路、前記取込み情報内のアドレス情報
    に対する自己アドレス判定回路、および端末数を選択し
    減算を行なう回路を備え、垂直同期信号により時分割の
    初期設定を行ない、次いで水平同期信号発生毎に直列パ
    ケソ1−情報の取込みと並列情報への変換および自己ア
    ドレス判定を行ない、自己アドレス一致の場合において
    取込み情報の処理および端末数の選択をし、次いで水平
    同期信号発生毎に端末数のカウントダウンを行ない、ボ
    ロー発生のタイミングで取込み情報の処理および端末数
    を選択した後、再び水平同期信号により端末数のカウン
    トダウンを行ない、以下設定された最大スロット数の範
    囲内で上記ボロー発生時での取込み情報の処理および端
    末数の選択と端末数のカウントダウンを繰り返し行なう
    ことによりフレーム単位の時分割同期通信を行なうこと
    を特徴とする時分割同期通信における受信装置。 (2)直列パケット情報を1ヒントのスタートビット、
    8ビツトのデータバイト、2ビットの制御ビット、8ビ
    ツトのデータもしくはアドレス情報および1ビツトのス
    トップビットから成る20ヒツトのパケット構造とする
    ことを特徴とする特許請求の範囲第1項記載の時分割同
    期通信における受信装置。 (3)設定される端末数を30.60.120または2
    40のいずれかとすることを特徴とする特許請求の範囲
    第1項または第2項記載の時分割同期通信における受信
    装置。
JP58151712A 1983-08-22 1983-08-22 時分割同期通信における受信装置 Granted JPS6043933A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58151712A JPS6043933A (ja) 1983-08-22 1983-08-22 時分割同期通信における受信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58151712A JPS6043933A (ja) 1983-08-22 1983-08-22 時分割同期通信における受信装置

Publications (2)

Publication Number Publication Date
JPS6043933A true JPS6043933A (ja) 1985-03-08
JPH0326576B2 JPH0326576B2 (ja) 1991-04-11

Family

ID=15524621

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58151712A Granted JPS6043933A (ja) 1983-08-22 1983-08-22 時分割同期通信における受信装置

Country Status (1)

Country Link
JP (1) JPS6043933A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6267945A (ja) * 1985-09-19 1987-03-27 Csk Corp 時分割多重通信の通信制御方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6267945A (ja) * 1985-09-19 1987-03-27 Csk Corp 時分割多重通信の通信制御方式

Also Published As

Publication number Publication date
JPH0326576B2 (ja) 1991-04-11

Similar Documents

Publication Publication Date Title
US6678282B2 (en) System and method for communicating packetized data over a channel bank
EP0003849A2 (en) Digital bus communications system
US4367549A (en) Method and apparatus for multiplexing a data signal and secondary signals
JPH06224920A (ja) マルチメディア・ネットワーク・バス
JPS59135951A (ja) デイジタル情報の伝送方法及び装置
CN1083191C (zh) 能防止数据块丢失的通信系统和方法
US4168532A (en) Multimode data distribution and control apparatus
US20130077971A1 (en) Receiver, data identifying and reproducing apparatus, pon system, and data identifying and reproducing method
JPS6043933A (ja) 時分割同期通信における受信装置
JPS58165444A (ja) 音声・デ−タ複合伝送方式
CA1159166A (en) Time assignment speech interpolation apparatus
JPH0226900B2 (ja)
FR2634082A1 (fr) Procede et equipements d'extremite pour etablir une liaison de telecommunications de debit eleve par association de plusieurs canaux independants
JP3428238B2 (ja) データ処理装置
EP0301934A1 (fr) Système de commutation temporel de paquets de différentes longueurs
EP0025465A1 (en) Apparatus for use in telephone communication
JPS6367929A (ja) 通信制御装置
JP2967705B2 (ja) フレーム同期方式
JPH02206255A (ja) 異通信速度端末間の通信方法
JPH01109841A (ja) 高速ディジタル用時分割多重化装置
JPS6267945A (ja) 時分割多重通信の通信制御方式
JPS6119248A (ja) 光伝送装置
JPH01208929A (ja) 時分割多重分離化装置
JPH0564895B2 (ja)
EP0389349A1 (fr) Procédé et équipement d'extrémité pour établir des communications via des canaux sélectionnés dans une liaison multiplex