JPS6037894A - 垂直コンバ−ジエンス補正回路 - Google Patents

垂直コンバ−ジエンス補正回路

Info

Publication number
JPS6037894A
JPS6037894A JP14551883A JP14551883A JPS6037894A JP S6037894 A JPS6037894 A JP S6037894A JP 14551883 A JP14551883 A JP 14551883A JP 14551883 A JP14551883 A JP 14551883A JP S6037894 A JPS6037894 A JP S6037894A
Authority
JP
Japan
Prior art keywords
correction amount
output
correction
multiplexer
difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14551883A
Other languages
English (en)
Inventor
Kimio Natsume
夏目 公夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP14551883A priority Critical patent/JPS6037894A/ja
Publication of JPS6037894A publication Critical patent/JPS6037894A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/04Diagnosis, testing or measuring for television systems or their details for receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Video Image Reproduction Devices For Color Tv Systems (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (a)発明の技術分野 本発明はシャドウマスク方式のカラーブラウン管を用い
たカラー表示装置のコンバージェンスを補正する回路に
係り、特に垂直方向に対する補正量の算出を行う垂直コ
ンバージェンス補正回路に関する。
(b)従来技術と問題点 カラー表示装置しよ一般にシャドウマスク方式のカラー
ブラウン管を用いており、該カラーブラウン管は赤、緑
、青の3原色を発光させるための電子ビームを送出する
3本の電子銃を持っている。
ところが、これらの複数の電子銃をすべてブラウン管の
中心軸に配置することは構造上不可能なため、中心軸か
ら少し離し、又中心軸に対して内側に僅かに傾けて取り
付けている。従って中心軸上の表示面においては、各電
子銃の放出する電子ビームはシャドウマスクの位置で収
斂し、同時に同じ穴を通って赤、緑、青の夫々の螢光ド
ツトを発光させ、コンバージェンスがとれた状態となる
しかし電子ビームを偏向するための偏向中心からシャド
ウマスク塩の距離に比し、シャ1′ウマスクの曲率半径
の方が大きいため、ブラウン管の中心軸から離れるに従
って、3本の電子ビームはシャドウマスクの手前で収斂
するようになり、表示面に表示される画像は表示面の中
心から離れるに従ってコンバージェンスずれによる色ず
れが大きくなる。このような不都合を防ぐため表示面全
体にわたりシャドウマスクの位置で3本の電子ビームが
収斂するようにコンバージェンスの補正を行う必要があ
る。
一般的には、アナログ的にコンバージェンス補正波形を
得る方式が採用されているが、精度の点で問題がある。
より精度の良いコンバージェンスを行う方法として米国
特許第3943279号に示されているように、ディジ
クル的にコンバージェンス補正を行う方法が提案されて
Gζる。上記従来例を第1図、第2図により概略説明す
る。第1図はコンバージェンス調整用ドツトの表示状態
を説明する図で第2図は従来のディジタルコンバージェ
ンス回路の一例を示ず回路のブロック図である。
まず、第1図に示す如く表示面に例えば横方向に各13
ドツト、縦方向に各9 FソI・のコンバージェンス調
整点に対応したドツトを読出し用アドレスカウンク14
の指示するアドレスでビデオ信号発生回路15により表
示する。そしてそのうちの調整したい調整点に対応した
ドツトを制御パネル1のカーソルキーにより選択する。
カーソルキーにより選択された前記ドツトのアドレスは
カーソルカウンタ2に記憶され、比較器4に送出され読
出し用アドレスカウンタ14のアドレスと一致するとビ
デオ信号発生回路15により、カーソルキーで選択され
たドツトが点滅又は輝度変調等により表示される。次に
補正を行いたい色、例えば赤であれば制御パネル1の赤
のデータ書込みキーで赤色を指定し、所望のデータをデ
ータ可逆カウンタ3にセットする。そしてデータ可逆カ
ウンタ3の出力を、マルチプレクサ5を経て与えられる
カーソルカウンタ2で指定されたアドレスで1フレーム
メモリ6に書込む。ここでデータ可逆カウンタ3にはカ
ーソルカウンタ2で選択された1フレームメモリ6の内
容が読出されており、その調整点のコンバージェンス補
正量を増加させたい時は、データ可逆カウンタ3の値を
増加させ、減少させたい時はデータ可逆カウンタ3の値
を減少させて、所望の補正量を1フレームメモリ6の所
定のアドレスに書込むことにより訂正を行う。以下同様
にして表示面の全調整点に付き訂正を行う。
次lに1フレームメモリ6に書込まれているコンバージ
ェンス補正量の読出しにつき説明する。
1フレームメモリ6には、第1図に示した各ド・ノドに
対応している位置の補正量しか記憶されていないので、
垂直方向のドツト間について各走査線ごとの補正量を割
り振る必要がある。そこで、例えば第1列目のドツト補
正量を読出し用アドレスカウンタ14からマルチプレク
サ5を経て与えられるアドレスで1フレームメモリ6か
う読出し、IHレジスタ7にセットした後、1フレーム
メモリ6から第2列目のドツト補正量を読出す。減算回
路8により第1列目の補正量と第2列目の補正量との差
をめ、係数ROMl0に予め書込まれている走査線ごと
の重み係数を乗算回路9で乗算し、走査線ごとの変化分
を近似的にめる。そして、その結果と第1列目の補正量
を加算回路11で加え合わせて各走査線ごとの補正量を
割り振る。
更にこの加算回路11の出力をディジタル/アナログ(
D/A)変換器12でアナログ量に変換し、低域通過フ
ィルタ(LPF)13で平滑し増幅後コンバージェンス
ヨークに供給する。シーケンス制御回路16は各回路の
同期信号を送出する。
上記従来の回路はドツト間補正量の割り振りに係数RO
Ml01乗算回路9等を用い、複雑な処理を行うため高
価となる欠点がある。
(C)発明の目的 本発明の目的は上記欠点を除く為、ドツト間補正量の割
り振りに係数ROM、乗算回路等を用いず減算回路のみ
で同様の機能を持たせた経済的な垂直コンバージェンス
補正回路を提供することにある。
(d)発明の構成 本発明の構成はカラー表示装置の表示画面における垂直
コンバージェンス補正のための基準ドツトを2n−1本
のラスク走査線毎に設け、この基準ドツトに対応したコ
ンバージェンス補正量に基づいて表示画面の垂直方向の
色ずれを補正する垂直コンバージェンス補正回路であっ
て、前記基準ドツトに対応した補正量を格納するメモリ
と、このメモリより読出した垂直方向に隣接する基準ド
ツト間の補正量の差をめる手段と、この補正量の差を2
n等分する手段と、2°等分した補正量の差と隣接する
基準ドツトのどちらか一方に対応した補正量とにより順
次基準ドツト間の各走査線ごとの垂直コンバージェンス
補正量をめる手段とを備えるようにしたものである。
(e)発明の実施例 本発明は第1図に示す垂直方向のiドツト列間に存在す
る水平ラスク走査線の数を2”−1本とすることにより
、減算回路を用い、簡易な処理で従来回路と同等の機能
を持たせたものである。
第3図は本発明の一実施例を示す回路のプロ。
り図である。制御パネル1、カーソルカウンタ2、デー
タ可逆カウンタ3、比較器4、マルチプレクサ5、】フ
レームメモリ6、IHレジスタ7、D/A変換器12、
低域通過フィルタ13、読出し用アドレスカウンタ14
、ビデオ信号発生回路15の動作は第2図と同様である
。前記第1図垂直方向の各ドツト列間に存在する水平ラ
スク走査線の数2″−1本のnを例えば2とした時、即
ち水平ラスク走査線が3の場合につき説明する。今1フ
レームメモリ6から例えば第1図の第2列目の補正量を
読出したとする。この補正量をAとすると、IHレジス
タ7からは第1列目の補正量が読出される。即ち4水平
ラスク走査線分まえの補正量で、この補正量をBとする
。Aはマルチプレクサ17にBはマルチプレクサ18に
入る。シーケンス制御回路24ば1フレームメモリ6の
1デ一タ時間の2n倍のクロックにより必要なタイミン
グを発生する。この場合では2の2乗であるから4倍の
クロックとなる。前記タイミングをTO〜T3とし、前
記補正量を割り振る4本のラスク走査線に対応する時間
をLTO〜LT3とする。
ここで第4図に基づき本発明の詳細な説明する。
第4図において補正i1AとBの差を4等分して3水平
ラスク走査線に割り当てる。4本日は八を用いる為割り
当てる必要はない。第1図において第1列目のドツトか
ら第2列目のドツトの方向に順次ラスク走査線は走査し
て行くため補正量Bに(A−B)/4づつ補正量を加え
れば良い。本実施例では前記補正量を補正量Aを基準と
して計算している。即ちLTOの時間にA−3/4 (
A−B)の補正量を、LTIの時間にA−2/4 (A
−B)の補正量を、LT3の時間にA−3/4 (A−
B)の補正量を低域通過フィルタ13がら送出するもの
である。従って前記補正量の計算は夫々のタイミングの
スタート時には完了している必要がある為、該計算は1
タイミング前番i実施される。
即ち例えばLTOのタイミングに送出される補正量A−
3/4 (A−B)の計算はL73°の時間に行われる
第3図の動作を別表を用いて説明する。別表に示す如く
、タイミングLT3’ 、LTOにおいて■ラスク走査
線の走査時間は前記の如<To〜′r3のタイミングに
分割されているため、タイミングLT 3’ のTOで
は1フレームメモリ6の出力はAでIHレジスタ7の出
方はBである。従って1フレームメモリ6の出力が入る
マルチプレクサ17の出力はAで、IHレジスタ70出
カが入るマルチプレクサ18の出力はBである。゛マル
チプレクサ17と18の出力は減算器19で減算され、
その出力はA−Bである。減算器19の出方A−Bはレ
ジスタ21に格納されタイミングT1で読出され、マル
チプレクサ18に入るが、減算器19の出力の1/4の
値を得る為、第5図に示す如く減算器19の出力を2ビ
ツトシフトしてレジスタ21に入力し、レジスタ21の
出方の最上位ピントをマルチプレクサ18の上位3ビツ
トに共通に加える。若し前記nが3ビット場合は減算器
19の出力の1/8の値を得る為、減算器19の出力を
3ピントシフトしてレジスタ21に入力し、レジスタ2
1の出力の最上位ピッ1−をマルチプレクサエ8の上位
4ビツトに共通に加える。ここでレジスタ21の出力(
A−B)/4はマルチプレクサ18の出力(A−B)/
4となって減算器19に入る。一方マルチプレクサ17
の出力はへのままである為、減算器19の出力はA−1
,/4(A−B)となる。減算器19の出力Al/4(
A−B)はレジスタ20に格納されタイミングT2で読
出され、マルチプレクサ17に入る。一方レジスタ21
は前の値(A−B)/4のままである為マルチプレクサ
18の出力も(A−B)/4のままである。しだがって
減算器19の出力はA−2/4 (A−B)となる。減
算器19の出力A−2/4 (A−B)はレジスタ20
に格納され、タイミングT3で読出される。従ってマル
チプレクサ17の出力はA−2/4 (A−B)となり
、レジスタ21の出力は(A−B)/4のままの為、マ
ルチプレクサ18の出力も(A−B)/4のままである
。従って減算器19の出力はA−3/4(A−B)とな
る。減算器の出力A−3/4 (A−B)はレジスタ2
2に格納され、次のLTOのタイミングTOで読出され
、1本目のラスク走査線の走査タイミングに同期してD
/A変換器12、低域通過フィルタ】3を経て送出され
る。
又別表に示す如く、タイミングLTOのTOではlフレ
ームメモリ6の出力は変化せずAのままでIHレジスタ
7の出力もBのままである。従ってマルチプレクサ17
の出力はAでマルチプレクサ18の出力はBである。レ
ジスタ20,21の出力は前記タイミングLT3”のT
3でリセットされている。マルチプレクサ17と18の
出方は減算器19で減算され、その出方はA−Bとなる
減算器19の出力A−Bはレジスタ21に格納されタイ
ミングT1で読出され、マルチプレクサ18に入る。前
記第5図で説明した如くレジスタ21の出力は(A−B
)/4となる。ここでレジスタ21の出力(A−B)/
4はマルチプレクサ18の出力(A−B)/4となって
減算器19に入る。一方マルチプレクサ17の出方はA
のままである為、減算器19の出力はA−1/4 (A
−B)となる。減算器19の出力1−1/4 (A−B
)はレジスタ20に格納されタイミングT2で読出され
、マルチプレクサ17に入る。一方しジスク21は前の
値(A−B)/4のままである為マルチプレクサ18の
出力も(A−B)/4のままである。しだがって減算器
19の出力はA−2/4 (A−B)となる。減算器1
9の出力A−2/4 (A−B)はレジスタ22に格納
され、レジスタ20.21はタイミングT3でリセット
される。
レジスタ22に格納されたA−2/4 (A−B)は次
のLTIのタイミングTIで読出され、2本目のラスク
走査線の走査タイミングに同期してD/A変換器12、
低域通過フィルタ13を経て送出される。
別表より類推し得る如くタイミングLTIのT1で減算
器19の出力A−1/4 (A−B)をレジスタ22に
格納しタイミングT2そレジスタ20.21をリセット
し、タイミングLT2のT2でレジスタ22の出力A−
1/4 (A−B)を読出せば3本目のラスク走査線の
補正量を送出することが出来る。
本実施例は第1図の垂直方向ドツト間の補正するラスク
走査線が3本の場合につき説明したが、直線補正が許さ
れる範囲ならば素子の速度を上げることにより、第1図
垂直方向のドツト間隔を広げ補正するラスク走査線の本
数を増加させることが可能である。
又赤、緑、青のラジアル及びラテラルにつき、時分割で
演算させ出力用のレジスタ22、D/A変換器12、低
域通過フィルタ13を4組設ければ、その他の回路を共
通に使用することが可能である。即ち点線で示すレジス
タ23、・・・の如く接続することで実現させることが
出来る。
(f)発明の詳細 な説明した如く、本発明は経済的な垂直コンバージェン
ス補正回路を提供することが出来る。
【図面の簡単な説明】
第1図はコンバージェンス調整用ドツトの表示状態を説
明する図、第2図は従来のディジクルコンバージェンス
回路の一例を示す回路のブロック図、第3図は本発明の
一実施例を示す回路のブロック図、第4図は本発明の詳
細な説明する図、第5図は減算器、レジスタ及びマルチ
プレクサの詳細接続図である。 1は制御パネル、2はカーソルカウンタ、3はデータ可
逆カウンタ、4は比較器、5.IT、18はマルチプレ
クサ、6は1フレームメモリ、7はIHレジスタ、8は
減算回路、9は乗算回路、10は係数ROM、11は加
算回路、J2はディジタル/アナログ変換器、13は低
域通過フィルタ、14は読出し用アドレスカウンタ、1
5はビデオ信号発生回路、16.24はシーケンス制御
回路、19は減算器、20,2]、、22.23はレジ
スタである。

Claims (1)

    【特許請求の範囲】
  1. カラー表示装置の表示画面における垂直コンバージェン
    ス補正のための基準ドツトを2′′−1本のラスク走査
    線毎に設け、この基準ドツトに対応したコンバージェン
    ス補正量に基づいて表示画面の垂直方向の色ずれを補正
    する垂直コンバージェンス補正回路であって、前記基準
    ドツトに対応した補正量を格納するメモリと、このメモ
    リより読出した垂直方向に隣接する基準ドア1−間の補
    正量の差をめる手段と、この補正量の差を2n等分する
    手段と、2n等分した補正量の差と隣接する基準ドツト
    のどちらか一方に対応した補正量とにより順次基準ドツ
    ト間の各走査線ごとの垂直コンバージェンス補正量をめ
    る手段とを備えたことを特徴とする垂直コンバージェン
    ス補正回路。
JP14551883A 1983-08-09 1983-08-09 垂直コンバ−ジエンス補正回路 Pending JPS6037894A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14551883A JPS6037894A (ja) 1983-08-09 1983-08-09 垂直コンバ−ジエンス補正回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14551883A JPS6037894A (ja) 1983-08-09 1983-08-09 垂直コンバ−ジエンス補正回路

Publications (1)

Publication Number Publication Date
JPS6037894A true JPS6037894A (ja) 1985-02-27

Family

ID=15387081

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14551883A Pending JPS6037894A (ja) 1983-08-09 1983-08-09 垂直コンバ−ジエンス補正回路

Country Status (1)

Country Link
JP (1) JPS6037894A (ja)

Similar Documents

Publication Publication Date Title
US5382984A (en) Digital convergence correction apparatus for color television receiver with cursor on screen
US4870329A (en) Digital convergence circuit storing coefficients of fundamental waves of correction data
JPS60130288A (ja) ディジタルコンバ−ゼンス装置
JPS6037894A (ja) 垂直コンバ−ジエンス補正回路
JPH0126234B2 (ja)
JPS631792B2 (ja)
JPS5850882A (ja) デイジタルコンバ−ゼンス装置
JPH02154593A (ja) ディジタルコンバーゼンス装置
JPS58154989A (ja) デイジタルコンバ−ゼンス装置
JPH11122562A (ja) 画像補正装置
JPS633513B2 (ja)
JPS62193476A (ja) デイジタルコンバ−ゼンス装置
JPS6211394A (ja) デイジタルコンバ−ゼンス装置
JP2646762B2 (ja) デイジタルコンバーゼンス装置
JPH07105951B2 (ja) デイジタルコンバ−ゼンス装置
JPS63221788A (ja) デイジタルコンバ−ゼンス装置
JP2586445B2 (ja) デイジタルコンバ−ゼンス装置
JPS6112191A (ja) デジタルコンバ−ジエンス装置
JP2520414B2 (ja) デイジタルコンバ−ゼンス回路
EP0817505A2 (en) Digital convergence system
JPH0244988A (ja) ディジタルコンバーゼンス装置
JPS58153479A (ja) デイジタルコンバ−ゼンス装置
JPS631186A (ja) デイジタルコンバ−ゼンス装置
JPS6260390A (ja) デイジタルコンバ−ゼンス装置
JPH0468688A (ja) ディジタルコンバーゼンス補正装置