JPS6025351A - シリアルi/oインタ−フエイスの自動ボ−レ−ト発生システム - Google Patents
シリアルi/oインタ−フエイスの自動ボ−レ−ト発生システムInfo
- Publication number
- JPS6025351A JPS6025351A JP58133360A JP13336083A JPS6025351A JP S6025351 A JPS6025351 A JP S6025351A JP 58133360 A JP58133360 A JP 58133360A JP 13336083 A JP13336083 A JP 13336083A JP S6025351 A JPS6025351 A JP S6025351A
- Authority
- JP
- Japan
- Prior art keywords
- baud rate
- output
- serial
- generator
- counter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
- H04L5/1438—Negotiation of transmission parameters prior to communication
- H04L5/1446—Negotiation of transmission parameters prior to communication of transmission speed
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
技術分野
本発明は、シリアル丁/○インターフェイスを有する直
列データ通(Dシステムに関し、特にそのボーシー1〜
設定回路に関する。
列データ通(Dシステムに関し、特にそのボーシー1〜
設定回路に関する。
従来技術
データを直列で伝送する非同期通信は、データ・コミュ
ニケーションの方法としては一般的で使いやすく、たっ
た3本のケーブルでフル・デュプレックスができるとい
う利点を有するが、データの受け渡しについては送信側
と受信側とを同一タイミングで動作させるよう同期をと
る必要がある。
ニケーションの方法としては一般的で使いやすく、たっ
た3本のケーブルでフル・デュプレックスができるとい
う利点を有するが、データの受け渡しについては送信側
と受信側とを同一タイミングで動作させるよう同期をと
る必要がある。
そのため、データ伝送時の通信速度を送信側と受信側と
の間で一致させなけ汎ばならない。通信速度を表すもの
として、データ信号速度、変調速度、およびデータ転送
速度があるが、一般的には変調速度が多く使用されてい
る。
の間で一致させなけ汎ばならない。通信速度を表すもの
として、データ信号速度、変調速度、およびデータ転送
速度があるが、一般的には変調速度が多く使用されてい
る。
変調速度は別名電信速度ともいわ]するもので、信号の
変調過程において1秒間に何回状態が変化しているかを
示し、単位はボー(baud)である。
変調過程において1秒間に何回状態が変化しているかを
示し、単位はボー(baud)である。
すなわち、ある変調状態の最小短点時間T(単位は秒)
の逆数1/Tで表され、例えば、1ピノ1−の電流が最
低20ミリ秒流れているとすると、その変調速度は50
ボーである。
の逆数1/Tで表され、例えば、1ピノ1−の電流が最
低20ミリ秒流れているとすると、その変調速度は50
ボーである。
従来技術として、サンプルの正常受信または非正′帛受
(nを検出してタイマーのデータを更新することにより
、その通信に必要なボーレー1〜をラフ1−的に発生さ
せる方法や、送信側と受信側との間のボーレー 1−を
知り、マニュアルでセソ1−する方法がある。しかし、
0「者の場合は、ボーレー1〜を9+7るまでに、1■
あるいは数回、検出回路へ直列データを送る必要があり
、操作性に欠け、ラフ1−ウェアの処理も増えるという
欠点がある。また、後者の場合は、端末機が変った場合
、ハードウェアを操作しな番)肛ばならず、ffl頼性
に欠けるという欠点がある。
(nを検出してタイマーのデータを更新することにより
、その通信に必要なボーレー1〜をラフ1−的に発生さ
せる方法や、送信側と受信側との間のボーレー 1−を
知り、マニュアルでセソ1−する方法がある。しかし、
0「者の場合は、ボーレー1〜を9+7るまでに、1■
あるいは数回、検出回路へ直列データを送る必要があり
、操作性に欠け、ラフ1−ウェアの処理も増えるという
欠点がある。また、後者の場合は、端末機が変った場合
、ハードウェアを操作しな番)肛ばならず、ffl頼性
に欠けるという欠点がある。
目 的
本発明の目的は、上記のような従来技術の欠点を解消し
、ボーレー1−を発生させるためのラフ1〜ウエアを必
要とせず、かつ、ボーレーI〜を発生させるためのサン
プル直列データの送信回数を1回で済ませることの可能
なシリアルI10インターンエイスの自動ボーシー1−
発生システムを提供することにある。
、ボーレー1−を発生させるためのラフ1〜ウエアを必
要とせず、かつ、ボーレーI〜を発生させるためのサン
プル直列データの送信回数を1回で済ませることの可能
なシリアルI10インターンエイスの自動ボーシー1−
発生システムを提供することにある。
構成
以下、本発明の構成を実施例により説明する。
第1図は本発明の一実施例によるボーシー1〜自動発生
システムのブロック図である。
システムのブロック図である。
あるボーレートで端末機より送られてきた直列データは
、シリアルl10(図示省略)のレシーブ端子に入ると
同時にボーシー1〜自動発生装置のANII)グー1〜
1に入力される。ANDゲート1はパルス発生器2の出
力とグー1−され、その出力はNビットカウンタ3に入
力される。直列データは、少なくとも1ビツトのHig
hデータ(例えば20.40・・・等)を持ち、Nビッ
トカウンタ3にパルス列として入力されるパルス発生器
の出力は、直列データがHighの期間のみである。
、シリアルl10(図示省略)のレシーブ端子に入ると
同時にボーシー1〜自動発生装置のANII)グー1〜
1に入力される。ANDゲート1はパルス発生器2の出
力とグー1−され、その出力はNビットカウンタ3に入
力される。直列データは、少なくとも1ビツトのHig
hデータ(例えば20.40・・・等)を持ち、Nビッ
トカウンタ3にパルス列として入力されるパルス発生器
の出力は、直列データがHighの期間のみである。
ここで、パルス発生器2より発生されるパルスは、第2
図に示すように、直列データlピッ1−のパルス幅を十
分サンプリングできる高速のパルスとする。また、Nピ
ッ1−カウンタ3出力がデコードしやすい周期とすれば
、回路は簡略化さ]しる。
図に示すように、直列データlピッ1−のパルス幅を十
分サンプリングできる高速のパルスとする。また、Nピ
ッ1−カウンタ3出力がデコードしやすい周期とすれば
、回路は簡略化さ]しる。
例えば、入力された直列データのボーレートが19.2
にボーの場合、そのパルス幅は52μSであ゛るので、
−1ノンブリングしたNピノ1−カウンタ3出力がデコ
ードしやすいデータとなるよう、パルス発生器2の周期
を137+s(パルス幅6.5μs)どす、ILば、第
3図に示すようにNピッ1−カウンタ3のカラン1−数
はメ号どなる。
にボーの場合、そのパルス幅は52μSであ゛るので、
−1ノンブリングしたNピノ1−カウンタ3出力がデコ
ードしやすいデータとなるよう、パルス発生器2の周期
を137+s(パルス幅6.5μs)どす、ILば、第
3図に示すようにNピッ1−カウンタ3のカラン1−数
はメ号どなる。
このNピッ1−カウンタ3の出力を検出することにより
ボーレー1−を選択する。ずなわち、Nピッ1−カウン
タ3出力は、デコーダ回路4でデコードさ、lし、ラッ
チ回路5に入力さAし、ラッチ回路5出力はボーシ発生
器充生器6の3゜出力とANDゲーグーJn 7 ニ、
J: IJ A N Dグー1へされ、A、 N Dグ
ー1−1i’G 7の出力状態によりhボート−1−を
選択し、シリアルI/(D)\0(給する。
ボーレー1−を選択する。ずなわち、Nピッ1−カウン
タ3出力は、デコーダ回路4でデコードさ、lし、ラッ
チ回路5に入力さAし、ラッチ回路5出力はボーシ発生
器充生器6の3゜出力とANDゲーグーJn 7 ニ、
J: IJ A N Dグー1へされ、A、 N Dグ
ー1−1i’G 7の出力状態によりhボート−1−を
選択し、シリアルI/(D)\0(給する。
ラッチ回路5は、フリップフロップ8およびANDゲー
グー9により直列データのHi gl+からLow/\
の切り廿り時に発するストローブ(i号STBによりラ
ッチする。このストローブ信号STBはパルス光生器2
にし供給され、パルス発生を停止する。
グー9により直列データのHi gl+からLow/\
の切り廿り時に発するストローブ(i号STBによりラ
ッチする。このストローブ信号STBはパルス光生器2
にし供給され、パルス発生を停止する。
効 果
以上説明したように、本発明によれば、入力されたデー
タをサンプリングし、そのザンブリング出力をボーレー
ト発生器の各出力とAN Dゲートし、その出力状態に
より各ボーレー1−を選択することによりボーレー1〜
を発生させるためのラフ1−ウェアを必要とせず、がっ
、ボーレー1−を発生させるためのサンプル直列データ
の送信回数を1回で済ませることの可能なシリアル1.
10インターフエイスの自動ボーシー1〜発生システム
を実現することができる。
タをサンプリングし、そのザンブリング出力をボーレー
ト発生器の各出力とAN Dゲートし、その出力状態に
より各ボーレー1−を選択することによりボーレー1〜
を発生させるためのラフ1−ウェアを必要とせず、がっ
、ボーレー1−を発生させるためのサンプル直列データ
の送信回数を1回で済ませることの可能なシリアル1.
10インターフエイスの自動ボーシー1〜発生システム
を実現することができる。
第1図は本発明の一実施例によるボーシー1〜自動発生
システムのブロック図、第2図は直列データとパルス発
生器の出力とのパルス幅の関係の一実施例を示す図、第
3図は直列データのボーレートとNピッI−カウンタの
カウント数との関係の一実施例を示す図である。 ■・7・9 : ANDゲート、2:パルス発生器、3
:Nビットカウンタ、4:デコーダ回路、5:ランチ回
路、6:ボーレート発生器、8:フリップフロップ。 特許出願人 株式会社リ コ −
システムのブロック図、第2図は直列データとパルス発
生器の出力とのパルス幅の関係の一実施例を示す図、第
3図は直列データのボーレートとNピッI−カウンタの
カウント数との関係の一実施例を示す図である。 ■・7・9 : ANDゲート、2:パルス発生器、3
:Nビットカウンタ、4:デコーダ回路、5:ランチ回
路、6:ボーレート発生器、8:フリップフロップ。 特許出願人 株式会社リ コ −
Claims (1)
- 端末機、シリアルI10インターフェイスを有する直列
データ通ず=システムにおいて、複数種のボーレー1−
を発生ずるボーレート発生器と、パルス発生器と、カウ
ンタとを設け、前記端末機から前記シリアルI10イン
ターフェイスに入力さJLる最初のデータを前記パルス
発生器と前記カウンタとを用いてサンプリングし、該サ
ンプリングの結果に基づいて前記ボーレート発生器の出
力を選択することを特徴とするシリアルI10インター
フェーrスの自動ボーレート発生システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58133360A JPS6025351A (ja) | 1983-07-21 | 1983-07-21 | シリアルi/oインタ−フエイスの自動ボ−レ−ト発生システム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58133360A JPS6025351A (ja) | 1983-07-21 | 1983-07-21 | シリアルi/oインタ−フエイスの自動ボ−レ−ト発生システム |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6025351A true JPS6025351A (ja) | 1985-02-08 |
Family
ID=15102897
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58133360A Pending JPS6025351A (ja) | 1983-07-21 | 1983-07-21 | シリアルi/oインタ−フエイスの自動ボ−レ−ト発生システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6025351A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4308418A1 (de) * | 1993-03-17 | 1994-09-22 | Elsa Gmbh | Bitratenerkennung |
-
1983
- 1983-07-21 JP JP58133360A patent/JPS6025351A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4308418A1 (de) * | 1993-03-17 | 1994-09-22 | Elsa Gmbh | Bitratenerkennung |
US5631925A (en) * | 1993-03-17 | 1997-05-20 | Elsa Gmbh | Bit rate detection |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0059724B1 (en) | Self-clocking data transmission system | |
US4475212A (en) | Frequency-independent, self-clocking encoding technique and apparatus for digital communications | |
US4841521A (en) | Method and system for bidirectionally transmitting data | |
CA1223370A (en) | Method and apparatus for detecting the collision of data packets | |
US4509164A (en) | Microprocessor based digital to digital converting dataset | |
US4438520A (en) | System for regenerating a data word on a communications ring | |
JPS6025351A (ja) | シリアルi/oインタ−フエイスの自動ボ−レ−ト発生システム | |
US4675545A (en) | Wave shaping apparatus for eliminating pulse width distortion | |
JPS5810943A (ja) | グル−プ同報通信方式 | |
EP0124576B1 (en) | Apparatus for receiving high-speed data in packet form | |
CA1305258C (en) | Bipolar with eight-zeros substitution and bipolar with six-zeros substitution coding circuit | |
JP2702773B2 (ja) | データモニタ装置 | |
US4255813A (en) | Dicode transmission system | |
EP0479607A2 (en) | Method and arrangement for detecting framing bit sequence in digital data communications system | |
SU1095220A1 (ru) | Устройство дл передачи и приема дискретных сообщений | |
EP0476968A2 (en) | Clock recovery circuit | |
JPS587949A (ja) | デ−タ伝送方式 | |
JPS59204350A (ja) | デ−タ伝送方式 | |
SU1142899A1 (ru) | Приемное старт-стопное устройство | |
SU1406809A2 (ru) | Устройство дл приема биимпульсных сигналов | |
JPH01132242A (ja) | 同期信号発生装置 | |
JPS6025340A (ja) | シリアルi/oインタ−フエイスの自動ボ−レ−ト発生システム | |
JPS63110848A (ja) | コ−ド化信号の入力方式 | |
JPH01147765A (ja) | データ転送制御装置 | |
JPH02206228A (ja) | 信号送受信装置 |