JPS60166055U - 車載電子機器制御用cpu間のデ−タ転送用記憶装置 - Google Patents
車載電子機器制御用cpu間のデ−タ転送用記憶装置Info
- Publication number
- JPS60166055U JPS60166055U JP5079684U JP5079684U JPS60166055U JP S60166055 U JPS60166055 U JP S60166055U JP 5079684 U JP5079684 U JP 5079684U JP 5079684 U JP5079684 U JP 5079684U JP S60166055 U JPS60166055 U JP S60166055U
- Authority
- JP
- Japan
- Prior art keywords
- cpus
- data
- storage means
- electronic equipment
- storage device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Multi Processors (AREA)
- Information Transfer Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来例を示すブロック回路図、第2〜 、
′5図は本考案にかかるデータ転送用記憶装置の一実施
例を示し、第2図は該記憶装置と他の装置との接続状態
を示すブロック回路図、第3図は同上実施例におけるメ
モリセルの構成を示す回路図、第4図は同上実施例にお
ける全体構成を示す回路図、第5図は同上における各種
信号の関係を示すタイミングチャート、第6図は第2の
実施例を示す回路図、第7図A〜Hは第6図中a〜hに
示す゛ 点における信号を表わすタイミングチャートで
あ 7る。 ゛ 11・・、CPUA、 12・・・CPUB、 21・
・・第1ラッチ回路、22・・・第2ラッチ回路、23
・・・バッファ。
′5図は本考案にかかるデータ転送用記憶装置の一実施
例を示し、第2図は該記憶装置と他の装置との接続状態
を示すブロック回路図、第3図は同上実施例におけるメ
モリセルの構成を示す回路図、第4図は同上実施例にお
ける全体構成を示す回路図、第5図は同上における各種
信号の関係を示すタイミングチャート、第6図は第2の
実施例を示す回路図、第7図A〜Hは第6図中a〜hに
示す゛ 点における信号を表わすタイミングチャートで
あ 7る。 ゛ 11・・、CPUA、 12・・・CPUB、 21・
・・第1ラッチ回路、22・・・第2ラッチ回路、23
・・・バッファ。
Claims (1)
- 車載電子機器を制御するマイクロコンピュータの複数の
cpu間のデータ転送用記憶装置であって、前記複数の
CPUのうち1つのCPUから出力されるデータを所定
のタイミングで発せられるライト信号に同期して取込む
第1の記憶手段と、該第1の記憶手段に記憶されたデー
タを前記ライト信号とは異なるタイミングで取込む第2
の記憶手、 段と、該第2の記憶手段に記憶されたデ
ータを該第2の記憶手段のデータ取込タイミングとは異
なるタイミングで出力させる手段とを備え、該出力手段
の出力を前記データを出力するCPtJとは異なる他の
CPUが読込むことによりCPU間のデータ転送を図る
ことを特徴とする車載電子機器制御用cpu間のデータ
転送用記憶装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5079684U JPS60166055U (ja) | 1984-04-09 | 1984-04-09 | 車載電子機器制御用cpu間のデ−タ転送用記憶装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5079684U JPS60166055U (ja) | 1984-04-09 | 1984-04-09 | 車載電子機器制御用cpu間のデ−タ転送用記憶装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60166055U true JPS60166055U (ja) | 1985-11-05 |
Family
ID=30569262
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5079684U Pending JPS60166055U (ja) | 1984-04-09 | 1984-04-09 | 車載電子機器制御用cpu間のデ−タ転送用記憶装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60166055U (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57152057A (en) * | 1981-03-14 | 1982-09-20 | Toshiba Corp | Memory device |
-
1984
- 1984-04-09 JP JP5079684U patent/JPS60166055U/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57152057A (en) * | 1981-03-14 | 1982-09-20 | Toshiba Corp | Memory device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6034649U (ja) | メモリ・アクセス・システム | |
JPS60166055U (ja) | 車載電子機器制御用cpu間のデ−タ転送用記憶装置 | |
JPH01164562U (ja) | ||
JPS59118048U (ja) | 双方向ダイレクトメモリアクセス転送回路 | |
JPS58138146U (ja) | シリアルデ−タ入力装置 | |
JPS59130146U (ja) | メモリ装置 | |
JPS58147050U (ja) | 情報処理装置 | |
JPS5851361U (ja) | マイクロコンピユ−タ制御回路 | |
JPS60153346U (ja) | キヤツシユメモリ | |
JPS6087050U (ja) | デ−タ転送制御装置 | |
JPS58164028U (ja) | 入出力デ−タ・バツフア装置 | |
JPS60164244U (ja) | アナログ入力装置 | |
JPS6324602U (ja) | ||
JPS5851352U (ja) | アナログ入力コントロ−ラ | |
JPS59122626U (ja) | 読取制御装置 | |
JPS60164258U (ja) | デ−タ転送制御装置 | |
JPS5992929U (ja) | Dma装置のメモリ監視装置 | |
JPS59161185U (ja) | デジタル画像表示回路 | |
JPS6214536U (ja) | ||
JPS59155639U (ja) | メモリ選択装置 | |
JPH0191959U (ja) | ||
JPS59134838U (ja) | メモリアクセス記録装置 | |
JPS5881654U (ja) | 演算処理装置 | |
JPS60123051U (ja) | 共有メモリの制御装置 | |
JPS5937643U (ja) | デ−タ収録装置 |