JPS60163833U - トリガパルス発生回路 - Google Patents
トリガパルス発生回路Info
- Publication number
- JPS60163833U JPS60163833U JP5208184U JP5208184U JPS60163833U JP S60163833 U JPS60163833 U JP S60163833U JP 5208184 U JP5208184 U JP 5208184U JP 5208184 U JP5208184 U JP 5208184U JP S60163833 U JPS60163833 U JP S60163833U
- Authority
- JP
- Japan
- Prior art keywords
- pulse generation
- generation circuit
- trigger pulse
- shift register
- pulse
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Pulse Circuits (AREA)
- Manipulation Of Pulses (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のトリガパルス発生回路のブロック回路図
、第2図は同上の要部電圧波形図、第3図は本考案の一
実施例のブロック回路図、第4図は同上の要部電圧波形
図である。 2・・・・・・レベル設定回路、4・・・・・・シフト
レジスタ。
、第2図は同上の要部電圧波形図、第3図は本考案の一
実施例のブロック回路図、第4図は同上の要部電圧波形
図である。 2・・・・・・レベル設定回路、4・・・・・・シフト
レジスタ。
Claims (1)
- 交流電源の零クロスから遅延してトリガパルスを発生さ
せるトリガパルス発生回路において、零クロスパルスで
最下位ビットをセットしクロックで上位へ1ビツトづつ
シフトさせるシフトレジスタと、前記シフトレジスタの
段数を設定するレベル設定回路とを具備して成るトリが
パルス発生同
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5208184U JPS60163833U (ja) | 1984-04-10 | 1984-04-10 | トリガパルス発生回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5208184U JPS60163833U (ja) | 1984-04-10 | 1984-04-10 | トリガパルス発生回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60163833U true JPS60163833U (ja) | 1985-10-31 |
Family
ID=30571707
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP5208184U Pending JPS60163833U (ja) | 1984-04-10 | 1984-04-10 | トリガパルス発生回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60163833U (ja) |
-
1984
- 1984-04-10 JP JP5208184U patent/JPS60163833U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59182747U (ja) | インタ−フエ−ス回路 | |
JPS60163833U (ja) | トリガパルス発生回路 | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS60129747U (ja) | パルス発生回路 | |
JPS607077U (ja) | 相回転検出回路 | |
JPS60149275U (ja) | テレビジヨン受像機における制御装置 | |
JPS5936627U (ja) | クロツクパルス抽出回路 | |
JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
JPS58107633U (ja) | 出力回路 | |
JPS60144319U (ja) | 台形波発生回路 | |
JPS60163376U (ja) | 比較テスタ− | |
JPS5939499U (ja) | 主記憶装置のエラ−ビツト表示回路 | |
JPS58103584U (ja) | ゲ−トタ−ンオフサイリスタのゲ−ト制御回路 | |
JPS5815489U (ja) | スイツチングレギユレ−タ | |
JPS59195877U (ja) | 同期信号補償回路 | |
JPS5978595U (ja) | メモリ−ストツプ回路 | |
JPS59119668U (ja) | フレ−ムパルス発生回路 | |
JPS58164317U (ja) | ミユ−テイングパルス発生回路 | |
JPS633629U (ja) | ||
JPS60172434U (ja) | 始動時誤動作防止回路 | |
JPS586435U (ja) | 多重位相発生回路 | |
JPS606247U (ja) | 半導体回路 | |
JPS60114992U (ja) | 電子時計の修正装置 | |
JPS60180141U (ja) | A/d変換装置 | |
JPS60129722U (ja) | 信号発生回路 |