JPS60157651A - デ−タ入出力機器 - Google Patents
デ−タ入出力機器Info
- Publication number
- JPS60157651A JPS60157651A JP59012838A JP1283884A JPS60157651A JP S60157651 A JPS60157651 A JP S60157651A JP 59012838 A JP59012838 A JP 59012838A JP 1283884 A JP1283884 A JP 1283884A JP S60157651 A JPS60157651 A JP S60157651A
- Authority
- JP
- Japan
- Prior art keywords
- communication
- data input
- keyboard
- setting
- parameters
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
- Computer And Data Communications (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、通信制御機能を備えたデータ入出力機器に関
するものである。
するものである。
(従来例の構成とその問題点)
近年、OA化、FA化と共に通信機能を備えたパーソナ
ルコンピュータあるいはデータ入出力機器が数多く生ま
れてきた。
ルコンピュータあるいはデータ入出力機器が数多く生ま
れてきた。
以下、図面を参照しながら、従来のデータ入出力機器に
ついて説明を行う。
ついて説明を行う。
第1図は、従来の通信制御機能を備えたデータ入出力機
器の構成を書すものである。第1図において、lはcp
U(中央処理装置)であり、機器の動作を制御する。2
はCPU lの制御の元となるプログラム用ROM (
リード・オンリー・メモリ)、3はデータを格納するR
AM (ランダム・アクセス・メモリ)、10は停電時
に前記RAMの内容を保持するための電池、4は数字キ
ー全代表とするキーボード、5は各種情報を示す表示器
、6は通信制御に必要なパラメータを設定するディップ
スイッチ等の入力装置である。7は通信制御部であり、
外部コノピユータあるいはプリンタとの間でデータの送
受を行う。
器の構成を書すものである。第1図において、lはcp
U(中央処理装置)であり、機器の動作を制御する。2
はCPU lの制御の元となるプログラム用ROM (
リード・オンリー・メモリ)、3はデータを格納するR
AM (ランダム・アクセス・メモリ)、10は停電時
に前記RAMの内容を保持するための電池、4は数字キ
ー全代表とするキーボード、5は各種情報を示す表示器
、6は通信制御に必要なパラメータを設定するディップ
スイッチ等の入力装置である。7は通信制御部であり、
外部コノピユータあるいはプリンタとの間でデータの送
受を行う。
ここで通信制御に必要なパラメータについて述べる。第
3図に非同期直列方式の通信単位を示す。
3図に非同期直列方式の通信単位を示す。
−まず最初に通信の始−まりを示すため、通信ラインを
1と71・時間たけII Q II状態とする(スター
トヒツト 字構成の各ビ,l−V′L″.肖てらね、これ合データ
ビットあるいはキャラクタとットと呼ぶ。データヒツト
はその情報に応じてII ]II又はII Q IIの
状態にセットてれる。次の1ビ,1・−伝送の誤り検出
に使用芒れ、偶数あるいは奇数のパリティヒツトであり
、使用されないこともある。最後にデータの終了を表わ
すストツプヒ,lが1〜2ヒ,1・時間+11′状態と
きれる。このような通信方式の/・□ラメータと1−で
は、通信速度(1秒間肖りに送られるピッ)・数)、デ
ータ長、パリティヒ,1・の有無、パリティの1m数
奇数、ストップヒノl良がある。
1と71・時間たけII Q II状態とする(スター
トヒツト 字構成の各ビ,l−V′L″.肖てらね、これ合データ
ビットあるいはキャラクタとットと呼ぶ。データヒツト
はその情報に応じてII ]II又はII Q IIの
状態にセットてれる。次の1ビ,1・−伝送の誤り検出
に使用芒れ、偶数あるいは奇数のパリティヒツトであり
、使用されないこともある。最後にデータの終了を表わ
すストツプヒ,lが1〜2ヒ,1・時間+11′状態と
きれる。このような通信方式の/・□ラメータと1−で
は、通信速度(1秒間肖りに送られるピッ)・数)、デ
ータ長、パリティヒ,1・の有無、パリティの1m数
奇数、ストップヒノl良がある。
前記第1図の構成において、CI〕IJl ?丁IXR
OM 2に記憶てれたプログラムに従って機器を制御す
るが、外部コ/ピー〜夕あるいはブリ/り9と通信をす
る通信制御部7ば、前記通信パラメータを設定するティ
、フスイッチ6により行われる。しかしながら、この方
法でd1ディノブスイッチ6が枢要なこと、父、通信速
度等の設定をこのスイッチで行うため誤りが起き易い等
の欠点を有していた。
OM 2に記憶てれたプログラムに従って機器を制御す
るが、外部コ/ピー〜夕あるいはブリ/り9と通信をす
る通信制御部7ば、前記通信パラメータを設定するティ
、フスイッチ6により行われる。しかしながら、この方
法でd1ディノブスイッチ6が枢要なこと、父、通信速
度等の設定をこのスイッチで行うため誤りが起き易い等
の欠点を有していた。
(発明の目的)
本発明−、」−記欠点VC鑑み、ティップスイッチ等の
通信パラメータ設定用入力装置なしで使用できるデータ
入出力機器を提供するものである。
通信パラメータ設定用入力装置なしで使用できるデータ
入出力機器を提供するものである。
(発明の構成)
上記目的を達成するために、通信パラメータ設定用入力
装置を除去し、汎用の入力手段であるキーボード」、り
通信パラメータを設定し、必要に応じて表示器に通信パ
ラメータを表示する構成とする。
装置を除去し、汎用の入力手段であるキーボード」、り
通信パラメータを設定し、必要に応じて表示器に通信パ
ラメータを表示する構成とする。
(実施例の説明)
以下、本発明の一実施例について、図面を参照しながら
説明する。
説明する。
第2図は、本発明の一実施例における通信制御機能を協
えたデータ入出力機器の構成を示したものである。lは
CPU, 2 U ROM 、 3 d: RAM,
4 Hキーボード、5は表示器、7は通信制御部、9は
夕1部コンピュータ又はプリンタ、loは電池であり、
以上d第1図の従来例の構成と同じである。80カー1
9ーダであり、データの入力に使用訟れる。
えたデータ入出力機器の構成を示したものである。lは
CPU, 2 U ROM 、 3 d: RAM,
4 Hキーボード、5は表示器、7は通信制御部、9は
夕1部コンピュータ又はプリンタ、loは電池であり、
以上d第1図の従来例の構成と同じである。80カー1
9ーダであり、データの入力に使用訟れる。
このように構成されたデータ入出力機器において、カー
ドリーダ8Vこ通信パラメータ設定用カートを読ませる
と、キーボードより通信パラメータの設定が可能となる
。例えば通信速度の設定は1200ピッ1/秒の時f’
lj:, 1200と設定すれば良く、ティップスイッ
チに比べて設定がし易い。又、設定きれた通信パラメー
タに、電池10により停電時にも内容が保持きれるRA
M 3に蓄えられ、必要に応じて表示器にも出力可能で
あるため、通信パラメータの確認が容易となる。
ドリーダ8Vこ通信パラメータ設定用カートを読ませる
と、キーボードより通信パラメータの設定が可能となる
。例えば通信速度の設定は1200ピッ1/秒の時f’
lj:, 1200と設定すれば良く、ティップスイッ
チに比べて設定がし易い。又、設定きれた通信パラメー
タに、電池10により停電時にも内容が保持きれるRA
M 3に蓄えられ、必要に応じて表示器にも出力可能で
あるため、通信パラメータの確認が容易となる。
なお、本実施例で?j.,通信パラメータの設定にカー
ドリーダを用いたが、キーボ〜1・の特殊キーを使用で
きることは言う1でもない。
ドリーダを用いたが、キーボ〜1・の特殊キーを使用で
きることは言う1でもない。
(発明の効果)
す」−説明したように、本発明によれば、通信速度等の
パラメータをティップスイッチ等の専用入力手段なしで
入力が可能となり、設定し易く、が5一 つ確認し易いため、その実用的効果は大なるものがある
。
パラメータをティップスイッチ等の専用入力手段なしで
入力が可能となり、設定し易く、が5一 つ確認し易いため、その実用的効果は大なるものがある
。
第1図は、従来の通信制御機能を備えたデータ入出力機
器の構成を示すブロック図、第2図は、本発明の一実施
例における通信制御機能を備えたデータ入出力機器の構
成を示すブロック図、第3図は、非同期直列方式の通信
単位を示す図である。 1−・・CPU 、2 ・=旧= ROM, 3 −−
−−−−− RAJ4 ・・・・・・キーホード、5
・・・・・表示器、6 ・・・・・・由ティップスイッ
チ、 7 ・・・・・・ A (i fi制御部、 8
・・・・・・カートリーグ、 9 ・・・・・・・・
夕1部コンピュ〜りあるいdプリンタ、1o ・曲・・
電池。 特許出願人 松下電器産業株式会社 −〇− 第1図 第3図 テ゛−タ
器の構成を示すブロック図、第2図は、本発明の一実施
例における通信制御機能を備えたデータ入出力機器の構
成を示すブロック図、第3図は、非同期直列方式の通信
単位を示す図である。 1−・・CPU 、2 ・=旧= ROM, 3 −−
−−−−− RAJ4 ・・・・・・キーホード、5
・・・・・表示器、6 ・・・・・・由ティップスイッ
チ、 7 ・・・・・・ A (i fi制御部、 8
・・・・・・カートリーグ、 9 ・・・・・・・・
夕1部コンピュ〜りあるいdプリンタ、1o ・曲・・
電池。 特許出願人 松下電器産業株式会社 −〇− 第1図 第3図 テ゛−タ
Claims (1)
- 入力部としてのキーボード、出力部としての表示器、外
部コンピュータあるいはプリンタと通信をする通信制御
部、CPU (中央処理装置)、ROM(リード・オン
リー・メモリ)、RAM(ランダム・アクセス・メモリ
)及び停電時前記RAMの内容を保持させる電池を備え
、前記キーボードより通信速度等のパラメータを入力、
設定すると、停電時にも内容を保持する前記RAMに蓄
え、かつ必要に応じてその通信速度等のパラメータを前
記表示器に出力部せるように構成したことを特徴とする
データ入出力機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59012838A JPS60157651A (ja) | 1984-01-28 | 1984-01-28 | デ−タ入出力機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59012838A JPS60157651A (ja) | 1984-01-28 | 1984-01-28 | デ−タ入出力機器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS60157651A true JPS60157651A (ja) | 1985-08-17 |
Family
ID=11816518
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59012838A Pending JPS60157651A (ja) | 1984-01-28 | 1984-01-28 | デ−タ入出力機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS60157651A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007520347A (ja) * | 2004-02-06 | 2007-07-26 | グラクソ グループ リミテッド | 流体ディスペンサー |
-
1984
- 1984-01-28 JP JP59012838A patent/JPS60157651A/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007520347A (ja) * | 2004-02-06 | 2007-07-26 | グラクソ グループ リミテッド | 流体ディスペンサー |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0198470B1 (en) | Arithmetic unit with simple overflow detection system | |
JPS63278136A (ja) | 演算回路 | |
EP0529586A2 (en) | Braille reading display terminal device | |
JPS60157651A (ja) | デ−タ入出力機器 | |
JPS6118023A (ja) | キ−入力制御装置 | |
EP0715263B1 (en) | Computer with a proof function | |
EP0273749B1 (en) | Display system with fewer display memory chips | |
JP3160044B2 (ja) | チッカーボード及びその制御方法 | |
JPH073460B2 (ja) | 電子機器の基板管理システム | |
EP0729105A1 (en) | Computer with a check function | |
JPS5829477A (ja) | ゲ−ム電卓 | |
JPS63273954A (ja) | 情報処理装置 | |
JPS6161406B2 (ja) | ||
JPH0311040B2 (ja) | ||
JPS58194086A (ja) | デ−タ処理装置 | |
JP2786099B2 (ja) | 情報処理装置の入力装置 | |
SU962912A1 (ru) | Устройство дл вывода информации | |
JPS63279291A (ja) | デ−タ−表示方法 | |
JPS60179864A (ja) | デ−タ入出力端末装置 | |
JPH05165423A (ja) | カウンタ表示装置 | |
JPS5878644A (ja) | 自転車エルゴメ−タ | |
JPS5987494A (ja) | デイスプレイ装置における入力エリア表示方式 | |
JPS58205248A (ja) | 状態表示方式 | |
JPS62196793A (ja) | 認証印字可能な電子機器 | |
JPS60105038A (ja) | 文字データの文字数計数装置 |