JPS60133A - デイジタル伝送方式 - Google Patents

デイジタル伝送方式

Info

Publication number
JPS60133A
JPS60133A JP10717683A JP10717683A JPS60133A JP S60133 A JPS60133 A JP S60133A JP 10717683 A JP10717683 A JP 10717683A JP 10717683 A JP10717683 A JP 10717683A JP S60133 A JPS60133 A JP S60133A
Authority
JP
Japan
Prior art keywords
circuit
frame
timing
frame pulse
pulses
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10717683A
Other languages
English (en)
Inventor
Tetsuo Murase
村勢 徹郎
Takashi Wakabayashi
隆 若林
Masahiro Shinbashi
新橋 雅宏
Masashi Nakazumi
中住 誠志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP10717683A priority Critical patent/JPS60133A/ja
Publication of JPS60133A publication Critical patent/JPS60133A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/12Arrangements providing for calling or supervisory signals
    • H04J3/125One of the channel pulses or the synchronisation pulse is also used for transmitting monitoring or supervisory signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (at 発明の技術分野 本発明は、mピント構成の1フレーム中に所定ビットの
フレームパルスを有するディジタル信号を伝送するディ
ジクル伝送方式に係り、特に、警報等の付加情報を多く
伝送できるようにしたディジタル伝送方式に関するもの
である。
(bl 技術の背景 ディジタル伝送方式の一実施例を図を用いて説明4“る
第1図はディジタル伝送方式の一システム構成図である
0図において、CR2乃至CHn−CH7′乃至CHn
 ’はチャネル部1M並びにM′は多重分離装置、Lは
伝送路である。
第2は口J、第1図に示すシステムの伝送路り上の信−
暗影ぞを示す図である。
ここで、第F図に示すシステムの多重分離装置Mの設置
側を送信側、多重分離装置M′の設置側を受信側とする
チャネル部CII を乃至CHnからのデータは、多重
分離装置ffMにおいて、例えば第2図に示す如き、f
h号形態に変換されて、伝送路りに送出される。すなわ
1′)、チャネル部CH7乃至CHnからのデータ4J
:、4市分離装置Mで多重化されて、第2図に示すl)
八′■゛Δ1を形成し、該DATA7に所定ビットのフ
レームパルスF1並びに、警報等の付加情tlJAI)
D7を付加して、mビット構成の1フレームF1.7を
構成する。
しかしながら、近年、監視制御系の機能の多様化に伴い
、付加情報を伝送するための予備タイムスロットが足り
なくなってきているため、警報等の付加情報を多く伝送
できるディジタル伝送方式が要求されている。
(C) 発明の目的 本発明は、かがる技術の背景に鑑み、警報等の付加情報
を多く伝送できるディジタル伝送方式を提供することを
目的とするものである。
fdl 発明の構成 本発明のかかる目的は、mピント構成の1フレーム中に
所定ビットのフレームパルスを有するディジタル信号を
伝送するディジタル伝送方式において、送信側に、受信
側の同期保護の範囲内で該所定ビットのフレームパルス
を誤まらせる手段を設け、該手段により誤まらせた所定
ビットのフレームパルスを付加情報として伝送すること
を特徴トすルティジタル伝送方式を提供することにより
、達成できる。
(e) 発明の実施例 以下、本発明のディジタル伝送方式の一実施例を図を用
い“C詳11111に説明する。
第3図は、本発明のディジタル伝送方式の送信側の一実
施例構成し1である。図において、第1図と同一記号を
付したものについては、同一部位を示し、■は多重化回
路、2はユニポーラ/バイポーラ変換器(以下、U/B
変換器と称す)、3は発振器、4は送信クロック発生器
、5はフレームパルス発生器、6は付加情報インタフェ
ース、7は符号化部、8はタイミング回路である。
第4図は、本発明のディジタル伝送方式の受信側の一実
施例構成図である。図において、第1図は同−記壮を付
したものについては同一部位を示し、!]は分離回路、
IOは同期保護回路、IIはフレーム1iiJ JtJ
J回路、12はバイポーラ/ユニポーラ変換器(以下、
B、/U変換器と称ず)、13は受(gり177り発B
E器、14は復号化回路、15はタイミングrDW8.
 16は付加情報インタフェース。
]7はタイミング抽出回路である。
チャネル部CII 1乃至CHnからのデータは、多重
化装置M1で以下の処理が施される。
多重化装置M1内の多重化回路1は、チャネル部CII
 f乃至CHnからのデータ並びに、フレームパルス発
生器5の出力を多重化して、U/B変換器2に出力され
る。尚、このとき、多重化回路1は、送信クロック発生
器4からの送信クロックにしたがって、多重化している
。さらに、送信クロック発生器4の出力である送信クロ
ックは発振器3の出力よりつくられる。
そして、多重化回路1の出力〔ユニポーラ信号(2値信
号)〕は、U/B変換器2でバイホ0−ラ信号(3値信
号)に変換されて、出力端子OUTから伝送路に送出さ
れる。
今、付加情報インタフェース6に送信側の監視制御系か
らある種の警報信号、すなわち、付加情報が入力したと
する。このとき、該付加情報は、符号化回路7で符号化
され、タイミング回路8からのタイミングクロックに応
じて、すなわち、所定周期でフレームパルス発生器5に
入力される。
このとき、フレームパルス発生器5では、符号化回路7
の出力があった時、多重化回路1に出力すべきフレーム
パルスを誤まらせる。したがって、受信側には、誤まっ
たフレームパルスが伝送されることになる。ここで、符
号化回路7は、送りたい情報4例えば一定周期内のエラ
ーパルスの数に符号化する。
尚、このとき、フレームパルスは、受信側の同期保護の
範囲内で娯まら廿るとする。
次に第4図に示す受信側の動作を説明する。尚、ここで
は、送信側にて、ある付加快報があって、周期的にフレ
ームパルスを誤らせている信号を受信している場合を例
に説明する。
今、伝送路を介して、入力端子INより、上記、周期的
にフレームパルスを誤まらせている信号が入力したとす
ると、かかる信号は、B/U変換器12にて、ユニポー
ラ信号に変換される。また、タイミング抽出回路17は
、かかるB/U変換器12より人力′1−る信号からタ
イミング成分を抽出し、タイミングクしドックを再生ず
る。
上記B / LJ変喚器12の出力は、フレーム同期回
路11でフレーム同期がとられる。また、フレーム同期
回路11では、フレームパルスを復号化回路14に出力
するとともに、データを分離回路9に出力する。かかる
分離回路9では、該データをチャネル部CH7’乃至C
Hn’に分離する。
尚、この時、分離回路9は、受信クロック発生器13か
らのクロックに応じて、分離処理を行う。
また、この受信クロック発生器13が出力するクロック
は、同期回路11で、B/U変換器12の出力から抽出
されたクロックに基づいて、つくられたものである。
ここで、同期回路11から復号化回路14に出力された
フレームパルスの処理方法にういて、記述すると、かか
るフレームパルスは、復号化回路14において、タイミ
ング回路15からの所定タイミング、すなわち、送信側
の説明で用いた所定周期(所定周期の誤まらせたフレー
ムパルスの位置)で復号化し、付加情報インタフェース
16より、監視制御系に送出する。
すなわち、上記の方式は、 ■ 送信側に”C、フレームパルスを所定の周期で故意
に誤まらせて伝送し、 ■ 受信側で該誤ったフレームパルスを計数することに
より、付加情報を受信するものである。
また、第2の実施例としてフレームパルスをnビットで
構成している場合には、該nビットのフレームパルスの
代りに受信側の同期保護の範囲内で、誤まらせる。尚、
この場合、該nビットのフレームパルスの代りに付加情
報をそのまま挿入して伝送してもよい。
(fl 発明のり1果 以上、詳細に説明した如(、本発明のディジタル伝送方
式によれば1、付加情報を挿入する予備タイムスI」ソ
ト以外に、フレームパルスを利用して(=J加情報を伝
送できるので、伝送できる情報の種類を増すことができ
る。
【図面の簡単な説明】
第1図はディジタル伝送方式の一システム構成図、第2
図は第1図に示すシステムの伝送路り上の信号形態を示
す図、第3図は本発明のディジタル伝送方式の送信側の
一実施例構成図、第4図は本発明のディジタル伝送方式
の受信側の一実施例構成図である。 図において、CHl乃至CHn及びCHI ’乃至Cl
Inはチャネル部、M−Mは多重分離装置。 1は多重化回路、2はU/B変換器、3は発振器。 4は送信クロック発生器、5はフレームパルス発生器、
6及び16は付加情報インタフェース、7は符IjJ化
部、8及び15はタイミング回路、9は分離回路、10
は同期保護回路、11はフレーム同期回路、12はB 
/ U変換器、13は受信クロック発生器、14は復号
化回路、17はタイミング抽出回路である。

Claims (1)

    【特許請求の範囲】
  1. mピント構成の1フレーム中に所定ビットのフレームパ
    ルスを有するディジタル信号を伝送するディジタル伝送
    方式において、送信側に、受信側の同期保護の範囲内で
    該所定ビットのフレームパルスを誤まらせる手段を設け
    、該手段により誤まらせた所定ビア)のフレームパルス
    を付加情報として伝送することを特徴とするディジタル
    伝送方式。
JP10717683A 1983-06-15 1983-06-15 デイジタル伝送方式 Pending JPS60133A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10717683A JPS60133A (ja) 1983-06-15 1983-06-15 デイジタル伝送方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10717683A JPS60133A (ja) 1983-06-15 1983-06-15 デイジタル伝送方式

Publications (1)

Publication Number Publication Date
JPS60133A true JPS60133A (ja) 1985-01-05

Family

ID=14452393

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10717683A Pending JPS60133A (ja) 1983-06-15 1983-06-15 デイジタル伝送方式

Country Status (1)

Country Link
JP (1) JPS60133A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61274538A (ja) * 1985-05-30 1986-12-04 Nec Corp デイジタル伝送方式における制御信号の送信方法
JPS6298937A (ja) * 1985-10-25 1987-05-08 Nec Corp 伝送方式

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61274538A (ja) * 1985-05-30 1986-12-04 Nec Corp デイジタル伝送方式における制御信号の送信方法
JPS6298937A (ja) * 1985-10-25 1987-05-08 Nec Corp 伝送方式

Similar Documents

Publication Publication Date Title
EP0157413B1 (en) Digital communication system including an error correcting encoder/decoder and a scrambler/descrambler
US4447903A (en) Forward error correction using coding and redundant transmission
EP0311251A2 (en) Apparatus and method for secure digital communication
US6654562B1 (en) Optical transmission system and optical transmission device
US6853730B2 (en) Transmitting data words
JPS58200654A (ja) 通信装置
US5692021A (en) Encoding digital data
EP0629068A1 (en) 4B6B coding scheme
EP0122655B1 (en) Digital transmission system
JPS59139747A (ja) デジタル伝送回線上の設備を遠隔監視する方法及び装置
US4616361A (en) Digital signal and multiplex device
JPS60133A (ja) デイジタル伝送方式
EP0135255A2 (en) Inter-frame encoding/decoding equipment provided with a system for detecting a transmission error
EP0240146B1 (en) Method and apparatus for the channelized serial transmission of redundantly encoded binary data
JPH0261826B2 (ja)
JP2822922B2 (ja) 並列データ伝送装置
JPH03297236A (ja) データ伝送方式
GB2089175A (en) Digital transmission systems
JPH0340986B2 (ja)
JP2555582B2 (ja) Cmi符号誤り検出回路
CA2040671C (en) Self-synchronizing serial transmission of signaling bits in a digital switch
JPH0229041A (ja) ディジタル伝送中継方式
JP2012029195A (ja) 時分割多重送信装置、時分割多重受信装置、時分割多重伝送システムおよび時分割多重伝送方法
JPH02135946A (ja) 光海底中継システムの端局情報伝送方式
JPS63109612A (ja) mBnB復号器のデ−タ変換方式