JPS60131056U - メモリ内蔵形lsi - Google Patents

メモリ内蔵形lsi

Info

Publication number
JPS60131056U
JPS60131056U JP1568784U JP1568784U JPS60131056U JP S60131056 U JPS60131056 U JP S60131056U JP 1568784 U JP1568784 U JP 1568784U JP 1568784 U JP1568784 U JP 1568784U JP S60131056 U JPS60131056 U JP S60131056U
Authority
JP
Japan
Prior art keywords
memory
built
address
internal memory
memory lsi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1568784U
Other languages
English (en)
Inventor
覚田 武夫
Original Assignee
日本電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気株式会社 filed Critical 日本電気株式会社
Priority to JP1568784U priority Critical patent/JPS60131056U/ja
Publication of JPS60131056U publication Critical patent/JPS60131056U/ja
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は、本考案によるメ% IJ内蔵形LSIの一実
施例を示すブ爾ツク図である。 10・・・メモリ内蔵形LSI、  20. 30. 
40゜50.103・・・バス、100・・・内部メモ
リ、200・・・外部メモリ、101・・・メモリアド
レス発生制御回路、102・・・ドライバ、104・・
・制御ピン端子。

Claims (1)

    【実用新案登録請求の範囲】
  1. データ入出力バスを備え、データを記憶するための内部
    メモリと、前記内部メモリのメモリアドレスをアクセス
    することにより書込み/読出しを制御するためのメモリ
    アドレス発出制御回路と、前記メモリアドレス発生制御
    回路により制御され、前記内部メモリと外部のメモリと
    に対してアドレスバスを介してメモリアドレスを指定す
    るための双方向性のドライバとを具備し、前記内部メモ
    リから前記外部のメモリへデータを移動するための制御
    が前記アドレスバスを介して行うことができるように構
    成したことを特徴とするメモリ内蔵形協■。
JP1568784U 1984-02-07 1984-02-07 メモリ内蔵形lsi Pending JPS60131056U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1568784U JPS60131056U (ja) 1984-02-07 1984-02-07 メモリ内蔵形lsi

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1568784U JPS60131056U (ja) 1984-02-07 1984-02-07 メモリ内蔵形lsi

Publications (1)

Publication Number Publication Date
JPS60131056U true JPS60131056U (ja) 1985-09-02

Family

ID=30501755

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1568784U Pending JPS60131056U (ja) 1984-02-07 1984-02-07 メモリ内蔵形lsi

Country Status (1)

Country Link
JP (1) JPS60131056U (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013026932A (ja) * 2011-07-23 2013-02-04 Canon Inc アナログデジタル変換回路、アナログデジタル変換回路の検査方法、撮像装置、撮像装置を有する撮像システム、撮像装置の検査方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013026932A (ja) * 2011-07-23 2013-02-04 Canon Inc アナログデジタル変換回路、アナログデジタル変換回路の検査方法、撮像装置、撮像装置を有する撮像システム、撮像装置の検査方法

Similar Documents

Publication Publication Date Title
JPS60131056U (ja) メモリ内蔵形lsi
JPS59134842U (ja) 車載電子機器用のワンチツプマイコンのメモリ拡張装置
JPS60192021U (ja) 電源遮断制御装置
JPS59182762U (ja) 情報処理装置
JPS59118048U (ja) 双方向ダイレクトメモリアクセス転送回路
JPS6047058U (ja) チヤネル制御装置
JPS6076430U (ja) メモリ用電池電源装置
JPS5851352U (ja) アナログ入力コントロ−ラ
JPS58114617U (ja) メモリ−イコライザ−装置
JPS58155698U (ja) 記憶回路
JPS6076446U (ja) 記憶装置
JPS59134838U (ja) メモリアクセス記録装置
JPS59100306U (ja) シ−ケンス制御演算装置
JPS60184144U (ja) マイクロコンピユ−タ装置
JPS6339754U (ja)
JPS58164046U (ja) マイクロプロセツサの制御装置
JPS6065848U (ja) 計算機システム
JPS59125800U (ja) 内部メモリ・セル切換型メモリ素子
JPS58164028U (ja) 入出力デ−タ・バツフア装置
JPS58118599U (ja) 記憶装置
JPS60166899U (ja) 記憶装置
JPS59119661U (ja) 画像メモリ装置
JPS5945643U (ja) 信号制御回路
JPS58109898U (ja) P−romライタ
JPS5839643U (ja) メモリ装置