JPS5986100A - Voice synthesizer - Google Patents

Voice synthesizer

Info

Publication number
JPS5986100A
JPS5986100A JP19725382A JP19725382A JPS5986100A JP S5986100 A JPS5986100 A JP S5986100A JP 19725382 A JP19725382 A JP 19725382A JP 19725382 A JP19725382 A JP 19725382A JP S5986100 A JPS5986100 A JP S5986100A
Authority
JP
Japan
Prior art keywords
address
signal
output
rom
speech
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP19725382A
Other languages
Japanese (ja)
Other versions
JPH0372988B2 (en
Inventor
修 池田
幸弘 高尾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tokyo Sanyo Electric Co Ltd
Sanyo Electric Co Ltd
Sanyo Denki Co Ltd
Original Assignee
Tokyo Sanyo Electric Co Ltd
Sanyo Electric Co Ltd
Sanyo Denki Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tokyo Sanyo Electric Co Ltd, Sanyo Electric Co Ltd, Sanyo Denki Co Ltd filed Critical Tokyo Sanyo Electric Co Ltd
Priority to JP19725382A priority Critical patent/JPS5986100A/en
Publication of JPS5986100A publication Critical patent/JPS5986100A/en
Publication of JPH0372988B2 publication Critical patent/JPH0372988B2/ja
Granted legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 (イ) 技術分野 本発明は、ワンチップ内に集積されて成る音声合成装置
に関し、特に、音声データを記憶する記憶回路を外部に
接続することのできる音声合成装置に関する。
DETAILED DESCRIPTION OF THE INVENTION (a) Technical Field The present invention relates to a speech synthesizer integrated in a single chip, and more particularly to a speech synthesizer capable of connecting a memory circuit for storing speech data to the outside. .

(ロ)技術の背景 一般に音声合成装置は、ROM等の記憶回路に予め音声
データの集合から成る語句を複数記憶させておき、語句
を選択するコード信号及び合成開始を指示する信号が到
来したとき、その選択された語句を構成する音声データ
に基いて音声を合成するものである。この音声合成装置
は、ワンチップ内に集積回路化され、音声データを記憶
する記憶回路も同一チップ内に集積される。しかし、そ
の記憶回路の容量には限度があり、多数の語句を記憶す
ることはできないので、外部に別の記憶回路を接続する
ことのできる音声合成装置が実現されている。
(b) Background of the technology Generally speaking, a speech synthesizer stores a plurality of phrases consisting of a set of voice data in a storage circuit such as a ROM in advance, and when a code signal for selecting a phrase and a signal instructing the start of synthesis arrive. , the speech is synthesized based on the speech data constituting the selected word/phrase. This speech synthesis device is integrated into a single chip, and a storage circuit for storing audio data is also integrated into the same chip. However, the storage circuit has a limited capacity and cannot store a large number of words and phrases, so speech synthesis devices have been realized in which a separate storage circuit can be connected to the outside.

第1図は、ワンチップで構成された音声合成装置(1)
に外部ROM(2)を接続し、マイクロコンピー。
Figure 1 shows a one-chip speech synthesis device (1).
Connect an external ROM (2) to the microcomputer.

−タ(3)で音声合成装置(1)を制御する場合のブロ
ック図である。マイクロコンピュータ(3)は複数ピノ
トから成るコード信号(4)全音声合成装置(1)に印
加し、発声すべき語句を指定する。音声合成装置(1)
は、印加されたコード信号(4)のデータに基き、アド
レス信号を作成し、内蔵されたROM、あるいは、アド
レスバス(5)ヲ介して外部ROM(2)にアドレス信
号を印加する。アドレス信号には内部ROMあるいは外
部ROMを指定する信号が含まれており、内部ROMが
指定きれた場合には、そのアドレスされた領域に記憶さ
れた音声データが取り出され、その音声データに基いた
音声が合成され、オーディオ信号1) Aとして出力さ
れる。一方、外部ROM(2)か指定された場合には、
外部ROM(2>のアドレスされた領域の音声データが
データバス(6)ヲ介して音声合成装置(1)に印加さ
れ、音声合成される。
FIG. 3 is a block diagram when the speech synthesizer (1) is controlled by the computer (3). The microcomputer (3) applies a code signal (4) consisting of a plurality of pinots to the total speech synthesizer (1) to designate the words to be uttered. Speech synthesis device (1)
creates an address signal based on the data of the applied code signal (4), and applies the address signal to the built-in ROM or to the external ROM (2) via the address bus (5). The address signal includes a signal that specifies internal ROM or external ROM, and when the internal ROM has been specified, the audio data stored in the addressed area is retrieved and the audio data is The audio is synthesized and output as audio signal 1)A. On the other hand, if external ROM (2) is specified,
The audio data in the addressed area of the external ROM (2>) is applied to the audio synthesizer (1) via the data bus (6) and is subjected to audio synthesis.

第1図の如く、外部ROM(2)は音声合成装置(1)
によってのみ制御されるものであり、マイクロコンピュ
ータ(3)によって外部ROM(2)がもデータを取す
込むことはできない。マイクロコンビーータ(3)で外
部ROM(2)を制御するためには、マイクロコンビー
ータ(3)の他の端子からアドレス信号を外部ROM(
2)に印加しなければならないため、端子の有効利用が
出来なくなる欠点がある。
As shown in Figure 1, the external ROM (2) is the voice synthesizer (1)
The microcomputer (3) cannot read data into the external ROM (2) either. In order to control the external ROM (2) with the microconbeater (3), an address signal is sent from the other terminal of the microconbeater (3) to the external ROM (
2), there is a drawback that the terminal cannot be used effectively.

(ハ)発明の開示 本発明は上述した点に鑑みて為されたものであり、外部
から印加されるコード信号と、コード信号によってアド
レスがセットされるアドレスカウンタの出力とが印加さ
れるマルチプレクサを設け、該マルチプレクサの出方を
外部に導出すると共に、マルチプレクサを音声合成中を
示す信号で制御することにより、コード信号とアドレス
カウンタの出力とが切り換えられて外部に出力されるた
め、外部に接続される記憶回路を、コード信号に、)、
って制御できる音声合成装置を提供するものである。
(c) Disclosure of the Invention The present invention has been made in view of the above points, and provides a multiplexer to which a code signal applied from the outside and the output of an address counter whose address is set by the code signal are applied. The code signal and the address counter output are switched and outputted externally by controlling the multiplexer with a signal indicating that speech synthesis is in progress, so that the output of the multiplexer is output externally. ),
The present invention provides a speech synthesis device that can be controlled by

に)実施例 @2図は、本発明の実施例を示すブロック図であり、破
線で示される(力はワンチップの半導体素子上に集積さ
れた音声合成装置、(8)は音声合成装置(7)を制御
するマイクロコンピュータ、(9)は−f4. 角合成
装置(力に接続された外部ROMである。
Figure 2) Embodiment @ 2 is a block diagram showing an embodiment of the present invention, and (8) is a speech synthesizer integrated on a one-chip semiconductor element, indicated by a broken line. 7), (9) is an external ROM connected to the -f4. angle synthesizer (force).

音声合成装置(力は、内蔵されたROM(Ifl)と、
音声合成回路(印と、間接アドレスROM(121と、
切換回路Q3Jと、アドレスカウンタ0(イ)と、マル
チプレクサ(151とから成る。ROM(10)には、
音声データの集合から成る語句が複数記憶され、アドレ
スカウンタ(14)の出力(16)で指定されるアドレ
スに記憶された音声データは、音声合成回路αυに出力
される。音声合成回路(11)は、マイクロコンビーー
タ(8)から出力される信号S T A T< Tによ
って音声合成動作の開始が制御され、ROM(10)か
ら印加された音声データに基いて、音声を合成し、オー
ディオ信号DAe出力すると共に、音声合成中を示す信
号BU罰Yを出力する。
Speech synthesis device (power is built-in ROM (Ifl),
Speech synthesis circuit (mark), indirect address ROM (121,
It consists of a switching circuit Q3J, an address counter 0 (a), and a multiplexer (151).The ROM (10) includes:
A plurality of phrases consisting of a set of voice data are stored, and the voice data stored at the address specified by the output (16) of the address counter (14) is output to the voice synthesis circuit αυ. The speech synthesis circuit (11) is controlled to start the speech synthesis operation by the signal S T AT < T output from the microcombeater (8), and based on the speech data applied from the ROM (10), It synthesizes the voices and outputs the audio signal DAe, and also outputs a signal BU penalty Y indicating that voice synthesis is in progress.

音声合成装置(7)は、語句の選択方法に関して、2つ
の機能を有しており、1つは間接選択方法であり、他の
1つは直接選択方法である。外部から印加されるコード
信号(lηは間接アドレスROM(12)と切換回路(
13)とに印加されており、切換回路(13)に印加さ
れた信号CHにより、間接アドレスカウンタの出力とコ
ード信号αηとが切換えられてアドレスカウンタ(14
)に出力され、間接選択方法と直接選択方法とが切換え
られる。即ち、間接アドレスROMα2)には、ROM
GO)に記憶された語句の先頭アドレスが記憶されてお
り、コード信号Q7)で先頭アドレスを指定し、先頭ア
ドレスをアドレスカウンタ04)にセットすることによ
り、間接選択方法となり、一方、コード信号αηに直接
、ROM(10)のアドレスを指定する信号を出力し、
この信号をアドレスカウンタ04)にセントすることに
より、直接選択方法となる。
The speech synthesis device (7) has two functions regarding the word selection method, one is an indirect selection method and the other is a direct selection method. The code signal (lη) applied from the outside is the indirect address ROM (12) and the switching circuit (
The output of the indirect address counter and the code signal αη are switched by the signal CH applied to the switching circuit (13), and the output of the address counter (14) is applied to the address counter (13).
), and the indirect selection method and direct selection method are switched. That is, the indirect address ROMα2) contains the ROM
The starting address of the word/phrase stored in GO) is stored, and by specifying the starting address with the code signal Q7) and setting the starting address in the address counter 04), an indirect selection method is achieved.On the other hand, the code signal αη directly outputs a signal specifying the address of ROM (10),
By placing this signal in the address counter 04), a direct selection method is achieved.

また、コード信号(17)及びアドレスカウンタ04)
の出力(16)は、マルチプレクサθ5)に印加され、
マルチプレクサ(15)は、音声合成回路(11)から
出力される信号BUSYにより制御される。音声合成回
路θ1)が、音声合成中であることを示すL”レベルの
信号B IJ S Y k出力すると、マルチプレクサ
(15)はアドレスカウンタ(14)の出力(16)を
外部に出力し、一方、音声合成中でないとき出力される
゛H″レベルの信号B U S Yにより、マルチプレ
クサ(151はコード信号θηを外部に出力する。この
マルチプレクサ(15)の出力(18)は、外部ROM
(9)のアドレス入力に印加され、外部ROM(9)の
アドレスを指定できる。
Also, code signal (17) and address counter 04)
The output (16) of is applied to the multiplexer θ5),
The multiplexer (15) is controlled by the signal BUSY output from the speech synthesis circuit (11). When the speech synthesis circuit θ1) outputs an L" level signal B IJ S Y k indicating that speech synthesis is in progress, the multiplexer (15) outputs the output (16) of the address counter (14) to the outside, while , the multiplexer (151) outputs the code signal θη to the outside by the “H” level signal BUSY output when voice synthesis is not in progress. The output (18) of this multiplexer (15) is
It is applied to the address input of (9) and can specify the address of external ROM (9).

外部ROM(9)には、ROM(10)と同様に、音声
データが記憶されると共に、その他のデータ、例えば、
音声データに対応する文字データ等が記憶され、指定さ
れたデータは、データバスα!J(20)’e介して、
音声合成回路θ】)、あるいは、マイクロコンピュータ
(8)に印加される。
Similar to the ROM (10), the external ROM (9) stores audio data and also stores other data such as
Character data, etc. corresponding to the voice data are stored, and the specified data is transferred to the data bus α! J(20)'e through
The signal is applied to the speech synthesis circuit θ]) or the microcomputer (8).

第2図に於いて、信号CHにより直接選択方法に切換え
ておいて、マイクロコンピュータ(8)から信号S T
A RTが出力されると、音声合成回路(11)は合成
開始の状態となり、信号BUSYが出力される。このと
き、マイクロ′−コンピュータ(8)から出力される語
句を選択するコード信号(17)は、アドレスカウンタ
04)に七ソトされ、アドレスカウンタ04)の出力(
16斥即ち、アドレス信号は、ROM(10)に印加さ
れると共に、マルチプレクサ(151’z介して外部l
(o M(9)に印加される。このアドレス信号には、
ROMQO)あ乙いは外部ROM(9)を選択するビッ
トが設けられてあり、ROMθ0)が選択された場合に
は、アドレス信号で指定されるROM(if)lの゛ア
ドレスに記憶された音声データが音声合成回路θ1)に
出力され、一方、外部ROM(9)が選択された場合に
は、アドレス信号で指定される外部ROM(9)のアド
レスに記憶された音声データが音声合成回路01)に出
力される。音声合成回路(11)か語句の発声を終了′
すると、信号BUSYが“H″レベルなる。
In FIG. 2, the direct selection method is switched by the signal CH, and the signal ST is sent from the microcomputer (8).
When ART is output, the speech synthesis circuit (11) enters a synthesis start state and outputs a signal BUSY. At this time, the word selection code signal (17) output from the microcomputer (8) is sorted by the address counter 04), and the output (
16, that is, the address signal is applied to the ROM (10) and is also applied to the external ln via the multiplexer (151'z).
(o applied to M(9). This address signal includes:
ROMQO) is provided with a bit to select external ROM (9), and when ROMθ0) is selected, the audio stored at the address of ROM(if)l specified by the address signal is The data is output to the voice synthesis circuit θ1), and if the external ROM (9) is selected, the voice data stored at the address of the external ROM (9) specified by the address signal is output to the voice synthesis circuit 01). ) is output. The speech synthesis circuit (11) finishes uttering the word.
Then, the signal BUSY becomes "H" level.

信号Bus?はマイクロコンビーータ(8)にも印加サ
レ、マイクロコンビーータ(8)は音声合成中であるか
否か判断できる。BUSYか°′H″レベルになった場
合、マイクロコンビーータ(8)から出力されるコード
イij号(17)は、マルチプレクサ(1!i)を介し
て外部ROM(9)に印加されるので、マイクロコンピ
ュータ(8)は外部ROM(9)のアドレスを指定づる
ことができる。指定されたアドレスに記1λテされたデ
ータは、データバス(2G k介し一〇マイクロコンビ
ョーータ(8)に印加される。
Signal Bus? is also applied to the microcombeater (8), and it can be determined whether or not the microcombinator (8) is in the process of synthesizing speech. When the BUSY or °'H'' level is reached, the code Ij (17) output from the microcombeater (8) is applied to the external ROM (9) via the multiplexer (1!i). , the microcomputer (8) can specify the address of the external ROM (9).The data written to the specified address is transferred to the microcomputer (8) via the data bus (2G). is applied to

この様に、(rm号BU玉■によっ−(コード信号(1
7)とアドレスカウンタ04)の出力(1G)ど全切換
えて外部ROM(9)に出力することにより、音声合成
中具外は、コード信号によって外部ROMのアドレス指
定ができるものである。
In this way, (by the rm BU ball) - (code signal (1
7) and the output (1G) of the address counter 04) and output them to the external ROM (9), it is possible to specify the address of the external ROM with a code signal except for the voice synthesis intermediate tool.

(ホ)効果 上述の如く本発明によれば、マイクロコンピュータ等の
外部装置で音声合成装置を制御するとぎ、音声合成装置
に接続された外部ROM(i=、他の専用バスを用いる
ことなく、音声合成装置の内部を介して制御できるため
、マイクロコンピュータ等の端子が有効的に利用できる
ものであり、音声合成装置の機能が向上するものである
(e) Effects According to the present invention, as described above, when controlling a speech synthesizer with an external device such as a microcomputer, the external ROM (i=, Since it can be controlled through the inside of the speech synthesizer, terminals such as a microcomputer can be effectively used, and the functions of the speech synthesizer are improved.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来例を示すブロック図、第2図は本発明の実
施例を示すブロック図である。 主な図番の説明 (7)・−音声合成装置、 (8)・・・マイクロコン
ピュータ、 (9)・・・外部RoM、  (10)−
・・ROM、 (11)・・・音声合成回路、 02)
・・・間接アドレスROM、 03)・・・切換回路、
 (14)・・・アドレスカウンタ、 09・・−マル
チプレクサ。 第1図
FIG. 1 is a block diagram showing a conventional example, and FIG. 2 is a block diagram showing an embodiment of the present invention. Explanation of main figure numbers (7) - Voice synthesizer, (8)... Microcomputer, (9)... External RoM, (10) -
...ROM, (11)...speech synthesis circuit, 02)
...Indirect address ROM, 03)...Switching circuit,
(14) Address counter, 09...-Multiplexer. Figure 1

Claims (1)

【特許請求の範囲】[Claims] 1、音声データを記憶する記憶回路と、該記憶回路のア
ドレスを指定するアドレスカウンタと、前記記憶回路か
ら出力される音声データに基いて音声を合成する音声合
成回路と、前記アドレスカウンタにアドレスをセントす
るために外部から印加される複数ピントのコード信号と
、該コード信号及び前記アドレスカウンタの出力とが印
加され、前記音声合成回路から音声合成中を示す信号に
より制御されるマルチプレクサとを備え、該マルチプレ
クサの出力を外部に導出することにより、外部に接続さ
れた記憶回路のアドレスを前記コード信号、あるいは、
前記アドレスカウンタの出力により指定可能としたこと
を特徴とする音声合成装置4゜
1. A memory circuit that stores voice data, an address counter that specifies an address of the memory circuit, a voice synthesis circuit that synthesizes voice based on the voice data output from the memory circuit, and an address that inputs an address to the address counter. a multiplexer to which the code signal and the output of the address counter are applied, and which is controlled by a signal from the voice synthesis circuit indicating that voice synthesis is in progress; By leading the output of the multiplexer to the outside, the address of the externally connected storage circuit can be input to the code signal or
A speech synthesis device 4゜ characterized in that specification can be made by the output of the address counter.
JP19725382A 1982-11-09 1982-11-09 Voice synthesizer Granted JPS5986100A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19725382A JPS5986100A (en) 1982-11-09 1982-11-09 Voice synthesizer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19725382A JPS5986100A (en) 1982-11-09 1982-11-09 Voice synthesizer

Publications (2)

Publication Number Publication Date
JPS5986100A true JPS5986100A (en) 1984-05-18
JPH0372988B2 JPH0372988B2 (en) 1991-11-20

Family

ID=16371387

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19725382A Granted JPS5986100A (en) 1982-11-09 1982-11-09 Voice synthesizer

Country Status (1)

Country Link
JP (1) JPS5986100A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5335437A (en) * 1976-09-14 1978-04-01 Yokogawa Hokushin Electric Corp Data processing unit having address converting functions
JPS57108935A (en) * 1980-12-25 1982-07-07 Mitsubishi Electric Corp Program memory control system

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5335437A (en) * 1976-09-14 1978-04-01 Yokogawa Hokushin Electric Corp Data processing unit having address converting functions
JPS57108935A (en) * 1980-12-25 1982-07-07 Mitsubishi Electric Corp Program memory control system

Also Published As

Publication number Publication date
JPH0372988B2 (en) 1991-11-20

Similar Documents

Publication Publication Date Title
US6959279B1 (en) Text-to-speech conversion system on an integrated circuit
JPS5986100A (en) Voice synthesizer
US8395959B2 (en) Storage device, control method of storage device, and control method of storage control device
JP2000003305A (en) Flash memory and system loading the same
US6735126B1 (en) Semiconductor memory
JPH07311600A (en) Apparatus and method for storage and reproduction of digitaldata
US7911845B2 (en) Non-volatile semiconductor memory device
JPH0528089A (en) Semiconductor storage device
JPS6129896A (en) Word voice recognition equipment
JPS62229198A (en) Voice responder
JPS6199198A (en) Voice analyzer/synthesizer
JP2002133884A (en) Semiconductor integrated circuit device
JPS6045505B2 (en) associative memory device
JPH05241946A (en) Random access memory device with built-in rom
KR910005483B1 (en) Sound memory device
JPS62216059A (en) Check system for storage device
JPS63244000A (en) Voice analyzer/synthesizer
JPH05346887A (en) Peripheral lsi of microcomputer
JPS58123588A (en) Melody generation integrated circuit
JPH0789439B2 (en) Semiconductor integrated circuit device
JPS61265647A (en) Data transferring system
JPS58114000A (en) Parcor voice synthesizer
JPS58147894A (en) Memory device
JPS62151900A (en) Voice recognition equipment
JPS63304300A (en) Voice memory