JPS5977794A - 時分割多重スイツチ制御方式 - Google Patents

時分割多重スイツチ制御方式

Info

Publication number
JPS5977794A
JPS5977794A JP18772182A JP18772182A JPS5977794A JP S5977794 A JPS5977794 A JP S5977794A JP 18772182 A JP18772182 A JP 18772182A JP 18772182 A JP18772182 A JP 18772182A JP S5977794 A JPS5977794 A JP S5977794A
Authority
JP
Japan
Prior art keywords
channel number
switch
information
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18772182A
Other languages
English (en)
Inventor
Masayuki Jibiki
正幸 地引
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP18772182A priority Critical patent/JPS5977794A/ja
Publication of JPS5977794A publication Critical patent/JPS5977794A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は電子交換機の時分割多重スイッチ制御方式に関
する。
従来の電子交換機の時分割多重スイッチ制御方式は、人
共通線のチャンネル番号(入チャンネル番号)位置に含
まれる情報を転送先と接続される出兵通線のチャンネル
番号(出チャンネル番号)の一つに割当するタイムスロ
ットの入替えというスイッチ動作において、交換機の中
央制御装置が自己装置内で作成するスイッチメモリアド
レスを用いて出兵通線ヂャンネル番号に対する人共通線
チャンネル番号の割当てを制御してなる。一般に、時分
割多重の各チャンネルが集合分配されるとき各チャンネ
ルに平均した負荷がかかるように配慮し、変換機の中央
制御装置は出共通線チャンネルへの人共通線チャンネル
の分配割当てを行う。このような方法では、交換システ
ムの保守において試験呼を運ぶ人共通線チャンネルの番
号に対し出共通線チャンネルの番号を指定する必要がお
る指定接続試験の場合、このスイッチ制御に使用される
指定は一般に保守装置から中央制御装置へ直接入力され
なければならない。
次に上記について、図面を参照して説明する。
第1図は従来の時分割多重スイッチ制御方式の一例全示
す中継方式図、又第2図は第1図におけるスイッチ制御
用メモリ及びその周辺部の構成を示すスイッチ制御説明
用のブロック図である。第1図において、複数の入回線
11は、時分割多重化装置12により人共通線(Hi)
13のタイムスロットに割付けられ、回線番号はチャン
ネル番号に対応する。人共通線13は交換機14へ収容
され交換機14により所望の出共通I!!(H,)15
と接続される。交換機14は、入共通線13を監視する
入トランク141.出共通線15t−監視する出トラン
ク1431人共通線13からの受信情報をチャンネル番
号を替えて出共通線15へ送る主スィッチ(SW)14
2.交換機14の主要制御を司どる中央制御装置(CC
)145 、中央制御装置(CC)145の指示により
主スィッチ(SW)142のスイッチ動作を制御する通
話路制御装置(SPC)144及び保守卓112から試
験のための指定項目を交換機14へ入力するための接続
装置146を含む。主スィッチ(SW)142は通話路
メモリSPMt−1又通話路制御装置(SPC)144
はスイッチメモIJSWMをそれぞれ備える。交換機1
4による回線の接続から解放までの動作は一般の変換機
動作でめシ説明を省略する。本発明に関する主スィッチ
(SW)142でのタイムスロットの入替えによるスイ
ッチ動作についてまず第2図を参照して説明する。第2
図は、通話路メモリSPM及びスイッチメモIJ SW
Mとその周辺の機能ブロック構成を示すスイッチ制御説
明用のブロック図である。通話路メモIJ SPMは主
スィッチSWに備えられ、人共通線Hiから入力するデ
ータをチャンネル番号順(入力順)に同期した入力用通
話路メモリアドレス5PAiにより記憶し、例えば入共
通線チャンネル番号jの位置にデータDが書込まれ記憶
される。スイッチメモIJ SWMは通話路制御装置S
PCに備えられ、出共通線I1.のチャンネル番号順(
出力J[)に位置決めされ、このチャンネル番号に対応
して出力される情報を運ぶ人共通#Htのチャンネル番
号を記憶する。変換機の主要動作を制御する中央制御装
置CCは、主2インチ制御のため出入スイッチのチャン
ネル番号割付は回路ALCから順次用共通線チャンネル
番号に対する人共通線チャンネル番号の組合せを、この
出共通線チャンネル番号に同期した入力用スイッチメモ
リアドレス5WAiによりスイッチメモIJSWMに送
り1例えば出共通線チャンネル番号にの位置に人共通線
チャンネル番号jが書込まれ記憶される。通話路制御装
置SPCは出共通線チャンネル番号に同期した出力用ス
イッチメモリアドレス5WAoによりスイッチメモリS
WMから記憶を読出し1例えば出共通線チャンネル番号
にの位置に人共通線チャンネル番号jの内容のデータD
t−入れる指示として主スィッチSWへ出力する。主ス
ィッチSWはこの出力を出力用通話路メモリアドレスS
 PAoとして通話路メモリSPMへ入力し1例えば通
話路メモIJSPMから出共通線チャンネル番号kに対
応する出共通NuOのタイムスロットに人共通線チャン
ネル番号」で入力し/也データDを出力する。次いで第
1図に戻り説明する。第2図を参照して説明したように
、人共通線(Hi)13から受信する一つのチャンネル
を出共通線(Ho)15のどのチャンネルに割付けるか
は中央制御装置(CC)145の内部のチャンネル番号
割付回路ALCの出力により決められ、交換機14の外
部から通常は指示しない。しかし一般に、保守業務にお
いて出共通線(Ho)150チヤンネルを指定し試験す
る必要がある場合、保守卓112から直接変換機14に
入力し指定できるようにシステノ・が構成されている。
保守卓112からの入力は接続装置146によυ変換機
14の中の信号形態に変換され中央制御装置(CC)1
45に伝えられる。例えば入具通線チャンネル番号jに
試験呼が発信され、これを出兵通線チャンネル番号kに
主スィッチ(SW)142でスイッチ制御し出力するよ
う指定する場合、中央制御装置(CC)145は出兵通
線チャンネル番号kに対するチャンネル番号割付回路A
LCの出力を接続回路146からの出力、人共通線チャ
ンネル番号jは出典通線ヂャンネル番号にへ、の指定に
切替え、通話路制御装置(SPC)144へ出力してス
イッチメモリSWMにft込ませる。
以上説明したように、従来の時分割多重スイッチ制御方
式は、試験呼の出兵通線チャンネル番号指定情報を保守
卓等の端末から中央制御装置へ直接入力して奥行される
ので、中央制御装置への接続装置を必要とし、又遠隔地
からの試験では試験のための伝送路を別に設けるなどシ
ステム構成が不経済になるという欠点がある。
本発明の目的は、共通線チャンネルの一つのタイムスロ
ットに出入共通線チャンネル番号の指定を含めることに
より上記欠点を除去し、試験呼のチャンネル指定を単純
化して焚換システム構成の経済化効果が得られる時分割
多重スイッチ制御方式を提供することにある。
本発明による時分割多重スイッチ制御方式は、入力情報
を入チャンネル番号別に一時記憶する通話路メモリと、
出チャンネル番号別に対応して接続すべき入チャンネル
番号情報を記憶するスイッチメモリと、該スイッチメモ
リに記憶する対応チャンネル番号の組合せ情報を所定の
條件又は規則で出力し且つ前記通話路メモリ及びスイッ
チメモリを制御して時分割多重された出入ヂャンネルの
タイムスロットを入替える父換制御装置とを含む時分割
電子交換機において、該電子交換機は前記制御装置の指
示により所定の出チYンネル番号から該チャンネル番号
に含オれる転送情報全読取る読取手段と、読取られた前
記転送情報を前記スイッチメモリに送り込む転送手段と
を備え、前記制御装置がスイッチ制御用データとなる出
入チャンネル番号の組合せ情報を有する所定の出入チャ
ンネル番号情報を前記スイッチメモリに出力すると共に
所定の該出チャンネル番号から転送情報の読取りを前記
読取手段に指示し、該読取手段が読み取った該転送情報
を前記転送手段を経て前記スイッチメモリに転送し、該
スイッチメモリが前記転送情報を記憶済み情報に替えて
記憶し所定の時期に出力することtW徴とする。
次に本発明について第3図を参照して説明する。
第3図は本発明の時分割多重スイッチ制御方式の一実施
例を説明するためのスイッチ制御用メモリ及びその周辺
部の構成を示すブロック図でおる。
第3図において、入具通線H1,出共通MHo、通話路
メモIJsPM、主スイッチSW、入力用通話路メモリ
アドレス5pAt 、出力用通話路メモリアドレス5P
Ao、スインチメモリSWM、入力用スイッチメモリア
ドレス5WAi、出力用スイッチメモリアドレスS W
AO’ 、通話路制御装置tspc及び中央制御装置C
Cの関連動作機能は第1図及び第2図で前に説明したも
のと同じである。又、第3図では中央制御装置CCから
受けた出典通線ヂャンネル番号(出チャンネル番号) 
kc  の指示により通話路メモリSPMから出力され
る出兵通線チャンネル番号kcの転送情報を読出すスイ
ッチ制御情報読取回路ROB及びこの情報に従ってスイ
ッチメモリSWMの出兵通線チャンネル番号(出チャン
ネル番号)kd位置に入具通線チャンネル番号(入チャ
ンネル番号)jbを書込む指示をするスイッチ制御情報
転送回路TBSが追加設備される。更に中央制御装置C
Cが備えるチャンネル番号割付回路ALCは試験呼の條
件に上り管定出共通線チャンネル番号kcに対して常に
特定の入具通線チャンネル番号jaを組合せて出力し、
同時に出共通線Hoかも内容の情報を読出す特定出兵通
線チャンネル番号kcをスイッチ制御情報読取回路RO
Bに送る機能が追加される。以下、動作について順を追
って説明する。スイッチメモIJSWMは中央制御装置
CCからチャンネル番号kc拳jak受は出兵通線チャ
ンネル番号kcの位置に対応する人共通線チヤンネル番
号jaを記憶する。−勇退話路メモリSPMは入退通線
111からチャンネル番号jaの位置にスイッチ制御情
報jb・kdを、又この後、入具通線チャンネル番号j
bの位置にデータ情報りを受信記憶する。スイッチ制御
情報jb−kdは入具通線チャンネル番号jbの情報を
出兵通線チャンネル番号kdに出力することを意味する
。他方用共通線HOに対し、スイッチメモリSWMの出
兵通線チャンネル番号kcの位置から読出された入具通
線チャンネル番号jaにより、通話路メモリSPMは情
報jb・kdを出力する。この時スイッチ制御情報読出
回路ROBは前述の中央制御装置CCからの指示によυ
出兵通線HOに出力されたチャンネル番号kcの情報j
b@kd′f、読出す。この情報jb−kdをスイッチ
メモリSWMが受信し出兵通線チャンネル番号kdの位
置で入具通線チャンえル番号jbを記憶し記憶法のもの
は抹消されるので、この後出共通線l−l0からチャン
ネル番号kdが出力されるとき、スイッチメモリSWM
から入具通線チャンネル番号jbが読出され、この情報
に従って通話路メモリSPMに記憶されているデータ情
報りが読出される。こうして、入具通線チャンネル番号
jbによシ転送された情iDが入具通#1 iで転送さ
れたスイッチ制御情報jb−kdに従って出兵通線チャ
ンネル番号kdに対しスイッチ制御され転送される。
本実施例では装置を限定して説明したが機能手段が別の
装置に構成されても一般の時分割電子交換機の持つj1
4能に本実Mlj例による手段を追加し本実施例と同じ
方法手)rlを採ることにより同じ機能を発揮できる0
又、試験という条件で説明した力玉、試験に限定するこ
とはなく、更にチャンネル番号に加え共通線番号の指定
を加えることによ5)ラヒック制御等交換システムとし
て広範囲の活用が可能である。
以上説明したように、本発明によれば伝送さizる共通
線のタイムスロットを活用することによりスイッチ制御
情報転送用の別ルートを不用にし父撓システム構成の紗
爵化実現という効果が得られるO
【図面の簡単な説明】
第1図は従来の時分割多重スイッチ制御方法の一例を説
明する中継方式図%第2図は第1図におけるスイッチ制
御用メモリ及びその周辺部の構成を示すブロック図、第
3図は本発明の時分割多重スイッチ制御方法の一実施例
を説明するスイッチ制御用メモリ及びその周辺部の構成
を示すブロック図である。 CC・・・・・・中央制御装置、D・・・・・・データ
情報、Ht・・・・・・入退通線、 I(O・・・・・
・出兵通線、ROB・・・・・・スイッチ制御情報読取
回路、 5pAi・・・・・・入力用通話路メモリアド
レスh  5PAo・・・・・・出力用通話路メモリア
ドレス、SPC・・・・・・通話路制御装置、SPM・
・・・・・通話路メモリ、SW・・・・・・主スィッチ
、5wAt・・・・・・入力用スイッチメモリアドレス
、5WAO・・・・・・出力用スイッチメモリアドレス
、SWM・・・・・・スイッチメモIJ、TR8・・・
・・・スイッチ制御1情報転送回路、j’+jb・・・
・・・入具通線チャンネル番号(入チャンネル#2 図 第3 図

Claims (1)

    【特許請求の範囲】
  1. 入力情報を入チャンネル番号別に一時記憶する通話路メ
    モリと、出チャンネル番号別に対応して接続すべき入チ
    ャンネル番号情報を記憶するスイッチメモリと、該スイ
    ッチメモリに記憶する対応チャンネル番号の組合せ情報
    を所定の條件又は規則で出力し且つ前記通話路メモリ及
    びスイッチメモリを制御して時分割多重された出入チャ
    ンネルのタイムスロットを入替える変換制御装置とを含
    む時分割電子交換機において、該電子交換機は前ICf
    ltlJWfI’装置の指示によp所定の出チャンネル
    番号から該チャンネル番号に含まれる転送情報を読取る
    読取手段と、読取られた前記転送情報を前記スイッチメ
    モリに送り込む転送手段とを備え、前記制御装置がスイ
    ッチ制御用データとなる出入チャンネル番号の組合せ情
    報を有する所定の出入チャンネル番号情報を前記スイッ
    チメモリに出力すると共に所定の該出チャンネル番号か
    ら転送情報の読取りを前記読取手段に指示し、該読取手
    段が読み取った該転送情報を前記転送手段を経て前記ス
    イッチメモリに転送し、該スイッチメモリが前記転送情
    報を記憶済み情報に替えて記憶し所定の時期に出力する
    ことt−%徴とする時分割多重スイッチ制御方式。
JP18772182A 1982-10-26 1982-10-26 時分割多重スイツチ制御方式 Pending JPS5977794A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18772182A JPS5977794A (ja) 1982-10-26 1982-10-26 時分割多重スイツチ制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18772182A JPS5977794A (ja) 1982-10-26 1982-10-26 時分割多重スイツチ制御方式

Publications (1)

Publication Number Publication Date
JPS5977794A true JPS5977794A (ja) 1984-05-04

Family

ID=16211007

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18772182A Pending JPS5977794A (ja) 1982-10-26 1982-10-26 時分割多重スイツチ制御方式

Country Status (1)

Country Link
JP (1) JPS5977794A (ja)

Similar Documents

Publication Publication Date Title
US4815074A (en) High speed bit interleaved time division multiplexer for multinode communication systems
NO141296B (no) Fremgangsmaate og anordning for aa formidle en talebeskjed
EP0164611A2 (en) Switching system and method for network having a plurality of terminal control equipment units
US4633460A (en) Time division switching system
US5422949A (en) Subscriber terminal apparatus
EP0027042B1 (en) A network connection system
JPS5977794A (ja) 時分割多重スイツチ制御方式
JPH04287494A (ja) 時分割スイッチ及びかかるスイッチを構成する接続モジュール
JP2710559B2 (ja) 伝送路バックアップ機能付の多重化装置
US4559624A (en) Digital concentrator
US4967408A (en) Telephone exchange including service feature apparatus
JPH02305132A (ja) フレキシブルマルチプレクサ
JPH08331171A (ja) 帯域割当て制御方法
JP2581443B2 (ja) 多重化装置
JP3052903B2 (ja) 時分割多重化信号分離装置
JPH02231829A (ja) 時分割多重化装置
JPH01185058A (ja) 着信選択方式
JP2576094B2 (ja) 交換台付デイジタル交換機
JP3759844B2 (ja) 内線端末番号の自動付与方式
JPS6157158A (ja) リングトリツプ制御方法
JPS585635B2 (ja) 時分割交換機における同報通信方式
JPH07212806A (ja) 加入者線系伝送装置
JPS586696A (ja) 自動交換機における夜間着信呼分配方式
JP2003244203A (ja) 帯域分割通信装置および帯域分割通信方式
JPH04241552A (ja) チャネル切替方式