JPS5960269A - Universal fixture - Google Patents

Universal fixture

Info

Publication number
JPS5960269A
JPS5960269A JP57170738A JP17073882A JPS5960269A JP S5960269 A JPS5960269 A JP S5960269A JP 57170738 A JP57170738 A JP 57170738A JP 17073882 A JP17073882 A JP 17073882A JP S5960269 A JPS5960269 A JP S5960269A
Authority
JP
Japan
Prior art keywords
board
under test
connector
zero force
interface conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57170738A
Other languages
Japanese (ja)
Inventor
Yukinobu Nagaya
長屋 幸延
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP57170738A priority Critical patent/JPS5960269A/en
Publication of JPS5960269A publication Critical patent/JPS5960269A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

PURPOSE:To facilitate the inserting or detaching operation of a board to be tested and an interface conversion board by arranging the interface conversion board and a connector in series corresponding to the terminal position and input and output signals of the board being tested. CONSTITUTION:When testing a logic board, a board 3 to be tested is inserted into a zero force connector 6 and an interface conversion board 7 corresponding to the terminal position and a signal level of the board 3 is inserted between zero force connectors 2 and 5. This enables the transmission and reception of input and output signals between a logic board tester and the board 3 as required.

Description

【発明の詳細な説明】 本発明は汎用フィクスチャーに関し、特に市販のロジッ
クボードテスターを使用してロジックボードを試験する
際に使用される汎用フィクスチャーに関するものである
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to general purpose fixtures, and more particularly to general purpose fixtures used in testing logic boards using commercially available logic board testers.

従来のこの種のフィクスチャーについて第1図。FIG. 1 shows a conventional fixture of this kind.

第2図を参照して説明する。第1図、第2図はそれぞれ
従来のフィクスチャーの第1.第2の例を示す上面図で
ある。
This will be explained with reference to FIG. FIGS. 1 and 2 respectively show the conventional fixture 1. It is a top view which shows a 2nd example.

第1図において市販のロジックボードテスターのドライ
バー・センサー被試験ボード供給用電源の各入出力端子
部1と被試験ボード3を挿入するゼロフォースコネクタ
2との間が固定的に配線されているので、被試験ボード
3の電源収容端子位置、入出力信号端子位置および入出
力信号レベルが相異するときロジックボード試駆の自由
度がなくなる欠点があった。また第2図において、ロジ
ックボードテスターのドライバ・センサ・被試験ボード
供給用軍源の各入出力端子部1とゼロフォースコネクタ
2との間を固定的に配線し、さらに被試験ボード3の電
源収容端子位置、入出カイ5号端子位置および入出力信
号レベルの相異に対応して作られるコネクタ伺インター
フェイス変換ボード4をゼロフォースコネクタ2に挿入
している。
In Figure 1, the wiring is fixed between each input/output terminal section 1 of the power supply for the driver/sensor board under test of a commercially available logic board tester and the zero force connector 2 into which the board under test 3 is inserted. However, when the power supply housing terminal position, the input/output signal terminal position, and the input/output signal level of the board under test 3 are different, there is a drawback that there is no flexibility in testing the logic board. In addition, in Fig. 2, wiring is fixed between each input/output terminal section 1 of the logic board tester's driver, sensor, and source for supplying the board under test and the zero force connector 2, and the power supply of the board under test 3 is fixedly wired. A connector interface conversion board 4 is inserted into the zero force connector 2, which is made corresponding to the differences in accommodation terminal position, input/output terminal number 5 terminal position, and input/output signal level.

しかるにこの場合、コネクタ付インターフェイス変換ボ
ード4に被試験ボード3を挿入しさらにこれ全ゼロフォ
ースコネクタ2に挿入する(矢印で図示)ため被試験ボ
ード3の挿脱の操作が困奏1tであるほか、コネクタ付
インターフェイス変換ボード4はコネクタ付きのため複
雑な構造になるという欠点があった。
However, in this case, since the board under test 3 is inserted into the interface conversion board 4 with a connector, and then inserted into the zero force connector 2 (as shown by the arrow), it is difficult to insert and remove the board under test 3. The connector-equipped interface conversion board 4 has a disadvantage in that it has a complicated structure because it is equipped with a connector.

本発明はコネクタ付インターフェイス変換ボードの代わ
りにダブルエンドのインターフェイス変換ボードと3個
のゼロフォースコネクタkiW列に配置することにより
上記欠点を解決し、単X4+1でかつ被試験ボード挿脱
の操作を容易に行えるようにした汎用フィクスチャーを
提供するものである。
The present invention solves the above drawbacks by arranging a double-ended interface conversion board instead of an interface conversion board with a connector and three zero-force connectors in a KiW row, making it easy to insert and remove the board under test using a single X4+1. This provides a general-purpose fixture that can be used in various ways.

本発明による汎用フィクスチャーは、ロジックボードデ
スタ−と被試験ボードを接続する汎用フィクスチャーで
あって、該テスターの被試験ボード供給用電源端子を含
む複数の端子と接続された第1のゼロフォースコネクタ
と、前記被試験ボード全挿入する第2のゼロフォースコ
ネクタと、該第2のゼロフォースコネクタと直列に配置
接続された第3のゼロフォースコネクタと、前記第1お
よび第3のゼロフォースコネクタ間に1σ列に挿入配置
されるダブルエンドのインターフェイス変換ボードとか
らなることを特徴とする。
A general-purpose fixture according to the present invention is a general-purpose fixture that connects a logic board tester and a board under test, and has a first zero force connected to a plurality of terminals including a power supply terminal for supplying the board under test of the tester. a second zero-force connector into which the board under test is fully inserted; a third zero-force connector arranged and connected in series with the second zero-force connector; and the first and third zero-force connectors. It is characterized by comprising a double-ended interface conversion board inserted in a 1σ column between the two.

次に第3図(a)、 (t))を参鼎して本発明につい
て説明する。なX3図(a)および(b)はそれぞれ本
発祷机用フィクスチャーの一実施例全示す上面図および
側面図である。本実施例の汎用フイクスチャーは市販の
ロジックボードテスターのドライノ(・センサ・被試験
ボード供給用電源の各入出力端子部1と固定的に配線さ
れたゼロフォースコネクタ2と、被試験ボード3を挿入
するゼロフォースコネクタ6と、該ゼロフォースコネク
タ6と固定的に配線されたゼロフォースコネクタ5と、
前記ゼロフォースコネクタ2とゼロフォースコネクタ5
との間に挿入するダブルエンドのインターフ、イス変櫻
ボード7と、これら3つのゼロフォースコネクタ2.5
および6を所定の位置に支持する支持板8とからj)イ
成され、該インターフェイス変換ボード7は被試験ボー
ド3の電源収容端子位置、入出力信号端子位置および人
出力信号レベルの相異に対応したものを作成準備する。
Next, the present invention will be explained with reference to FIGS. 3(a) and 3(t)). Figures X3 (a) and (b) are a top view and a side view, respectively, showing an embodiment of the present fixture for a prayer table. The general-purpose fixture of this example is a commercially available logic board tester Drino (a zero-force connector 2 fixedly wired to each input/output terminal section 1 of the power supply for the sensor and board under test, and a board under test 3 inserted therein). a zero force connector 6, a zero force connector 5 fixedly wired to the zero force connector 6,
The zero force connector 2 and the zero force connector 5
A double-end interface inserted between the chair transformation board 7 and these three zero force connectors 2.5
and a support plate 8 that supports 6 in a predetermined position. Prepare to create a compatible one.

ロジックボードの試験を行う際は、被試験ボード3を前
記ゼロフォースコネクタ6に1市人(カ象矢印で図示)
シ、さらに該被試験ボード3の端子位置および信号レベ
ルに合ったインターフェイス変換ボード7を前記ゼロフ
ォースコネクタ2,5間に挿入(破線矢印で図示)する
ことによって、前記ロジックボードテスターと被試験ボ
ード3との間で所要の入出力信号の送受信(ロジックボ
ードの試験)を行うことができる。またこの試験が終了
したときは上記挿入個所全抜脱(実線、破線矢印で図示
)すればよい。なお被試験ボードおよびインターフェイ
ス変換ボードの挿脱はいずれもゼロフォースコネクタと
の間で行われるので極めて容易である。
When testing a logic board, connect the board under test 3 to the zero force connector 6 (indicated by an elephant arrow).
Furthermore, by inserting an interface conversion board 7 that matches the terminal position and signal level of the board under test 3 between the zero force connectors 2 and 5 (indicated by a broken line arrow), the logic board tester and the board under test are connected. Required input/output signals can be transmitted and received (logic board testing) between the 3 and 3. Moreover, when this test is completed, it is sufficient to remove the entire insertion point (indicated by a solid line and a broken line arrow). It should be noted that insertion and removal of the board under test and the interface conversion board are extremely easy as both are performed between them and the zero force connector.

以上の説明によシ明らかなように本発明の汎用フィクス
チャーによれば、複雑な構造のコネクタ刊インターフェ
イス変換ボード全必要とせず、被試験ボードの端子位置
や入出力信号レベルに対応L&ダブルエンドのインター
フェイスに換ボー )”と3個の単純な構造のゼロフォ
ースコネクタケ直列に配置するので、ロジックボード試
験の自由度を失わないばかシでなく被試験ボードおよび
・インターフェイス変換ボードの挿脱の操作が極めて容
易になるという効果が生じる。
As is clear from the above description, the general-purpose fixture of the present invention eliminates the need for a connector interface conversion board with a complicated structure, and can accommodate the terminal positions and input/output signal levels of the board under test. Three simple-structure zero-force connectors are arranged in series, making it easy to insert and remove the board under test and the interface conversion board without losing flexibility in logic board testing. The effect is that the operation becomes extremely easy.

【図面の簡単な説明】[Brief explanation of drawings]

第1図、第2図はそれぞれ従来のフィクスチャーの第1
.第2の例を示す上面図、第3図(a)および(1〕)
はそれぞれ本発明の汎用フィクスチャーの一実施例金量
す上面図および側面図である。 図において、 ■・・・・・・入出力端子部、2,5.6・・・・・・
ゼロフォースコネクタ、3・・・・・・被試験ボード、
4・・・・・・コネクタ付インターフェイス変換ボード
、7・・・・・・インターフェイス変換ボード、8・・
・・・・支持板。 ゛、 ・ jヅ
Figures 1 and 2 are the first example of a conventional fixture, respectively.
.. Top view showing the second example, Figures 3(a) and (1))
1A and 1B are a top view and a side view, respectively, of an embodiment of the general-purpose fixture of the present invention. In the figure, ■・・・Input/output terminal section, 2, 5.6...
Zero force connector, 3...Board under test,
4...Interface conversion board with connector, 7...Interface conversion board, 8...
...Support plate.゛、・jㅅ

Claims (1)

【特許請求の範囲】[Claims] ロジックボードテスターと被試験ボードを接続する汎用
フィクスチャーであって、該テスターの被試験ボード供
給用電源端子金含む複数の端子と接続された第1のゼロ
フォースコネクタト、前記被試験ボードを挿入する第2
のゼロフォースコネクタと、該第2のゼロフォースコネ
クタと直列に配置接続された第3のゼロフォースコネク
タト、前記第1および第3のゼロフォースコネクタ間に
IU列に挿入配置されるダブルエンドのインターフェイ
ス変換ボードとからなることを特徴とする汎用フィクス
チャー。
A first zero force connector is a general-purpose fixture that connects a logic board tester and a board under test, and is connected to a plurality of terminals including a power supply terminal for supplying the board under test of the tester, into which the board under test is inserted. Second to do
a zero force connector, a third zero force connector arranged and connected in series with the second zero force connector, and a double-ended A general-purpose fixture characterized by consisting of an interface conversion board.
JP57170738A 1982-09-29 1982-09-29 Universal fixture Pending JPS5960269A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57170738A JPS5960269A (en) 1982-09-29 1982-09-29 Universal fixture

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57170738A JPS5960269A (en) 1982-09-29 1982-09-29 Universal fixture

Publications (1)

Publication Number Publication Date
JPS5960269A true JPS5960269A (en) 1984-04-06

Family

ID=15910464

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57170738A Pending JPS5960269A (en) 1982-09-29 1982-09-29 Universal fixture

Country Status (1)

Country Link
JP (1) JPS5960269A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0421881U (en) * 1990-06-08 1992-02-24
JP2007078675A (en) * 2005-09-15 2007-03-29 Agilent Technol Inc Probe assembly and device using same

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0421881U (en) * 1990-06-08 1992-02-24
JP2007078675A (en) * 2005-09-15 2007-03-29 Agilent Technol Inc Probe assembly and device using same

Similar Documents

Publication Publication Date Title
EP0903604A3 (en) An improved optical switching apparatus for use in the construction mode testing of fibers in an optical cable
EP0277430A3 (en) Circuit board systems, connectors used therein, and methods for making the connectors and systems
EP0278430A3 (en) Connection arrangement between control device and signal transmission device
JPS6388771A (en) Terminal base for input/output unit
JPS5960269A (en) Universal fixture
KR900007027B1 (en) Cable connector and a method for assembling a cable thereto
NO20000401L (en) Line Short Shelf
EP0461454A3 (en) Distribution device
US5223786A (en) Burn-in device
JP3203787B2 (en) Connection status tester
JP2584532B2 (en) Burn-in board
GB1494344A (en) Telephone connector block apparatus and method of block construction
JPS6388770A (en) Terminal base for input/output unit
JPH0599982A (en) Testing apparatus of semiconductor apparatus
JPS6023895Y2 (en) connection device
JPS63148580A (en) Input/output connector separation type printed circuit board
JPS6421374A (en) Apparatus for testing integrated circuit
JPS5480584A (en) Connector
JPH01159982A (en) Integrated circuit socket
JPS6448137A (en) Input/output method for loop back testing data
JP3065007B2 (en) Bias test furnace for semiconductor devices
TW291535B (en) Separate testing board for semiconducting component
FR2238936A1 (en) Tester for unconnected multicore electric cables - scans the cores and memorises the faults
JPS61108982U (en)
JPH05175287A (en) Conversion connector for semiconductor prober