JPS5958857U - デ−タ転送信号発生回路 - Google Patents
デ−タ転送信号発生回路Info
- Publication number
- JPS5958857U JPS5958857U JP15151282U JP15151282U JPS5958857U JP S5958857 U JPS5958857 U JP S5958857U JP 15151282 U JP15151282 U JP 15151282U JP 15151282 U JP15151282 U JP 15151282U JP S5958857 U JPS5958857 U JP S5958857U
- Authority
- JP
- Japan
- Prior art keywords
- signal
- circuit
- data transfer
- transfer
- transfer signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Power Sources (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15151282U JPS5958857U (ja) | 1982-10-07 | 1982-10-07 | デ−タ転送信号発生回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP15151282U JPS5958857U (ja) | 1982-10-07 | 1982-10-07 | デ−タ転送信号発生回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS5958857U true JPS5958857U (ja) | 1984-04-17 |
| JPH0110654Y2 JPH0110654Y2 (enExample) | 1989-03-28 |
Family
ID=30335726
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP15151282U Granted JPS5958857U (ja) | 1982-10-07 | 1982-10-07 | デ−タ転送信号発生回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5958857U (enExample) |
-
1982
- 1982-10-07 JP JP15151282U patent/JPS5958857U/ja active Granted
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0110654Y2 (enExample) | 1989-03-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS5958857U (ja) | デ−タ転送信号発生回路 | |
| JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
| JPS59189336U (ja) | 入力回路 | |
| JPS58107633U (ja) | 出力回路 | |
| JPS6061819U (ja) | ミユ−テイング制御装置 | |
| JPS591239U (ja) | ソリツド・ステ−ト・リレ− | |
| JPS5810140U (ja) | パルス周波数引算回路 | |
| JPS5856400U (ja) | 半導体装置 | |
| JPS5928723U (ja) | 半導体メモリ用デ−タ保護回路 | |
| JPS5948137U (ja) | フリツプフロツプ回路 | |
| JPS60164258U (ja) | デ−タ転送制御装置 | |
| JPS58164046U (ja) | マイクロプロセツサの制御装置 | |
| JPS5882041U (ja) | リセツト信号発生回路 | |
| JPS582040U (ja) | デ−タ処理装置におけるクロック回路 | |
| JPS5920351U (ja) | マイクロコンピユ−タにおける加算回路 | |
| JPS5854713U (ja) | 定電圧電源回路 | |
| JPS6044139U (ja) | マイクロコンピユ−タ | |
| JPS6092326U (ja) | 数値入力装置 | |
| JPS59118200U (ja) | バブルメモリ装置 | |
| JPH01102937U (enExample) | ||
| JPS581169U (ja) | 比較回路 | |
| JPS5871942U (ja) | 電源制御用キ−ホルダ | |
| JPS5847945U (ja) | 要求信号処理回路 | |
| JPS6214536U (enExample) | ||
| JPS59100335U (ja) | 関数計算装置 |