JPS594307A - 出力レベル安定化方式 - Google Patents

出力レベル安定化方式

Info

Publication number
JPS594307A
JPS594307A JP57113563A JP11356382A JPS594307A JP S594307 A JPS594307 A JP S594307A JP 57113563 A JP57113563 A JP 57113563A JP 11356382 A JP11356382 A JP 11356382A JP S594307 A JPS594307 A JP S594307A
Authority
JP
Japan
Prior art keywords
circuit
output
output level
variable limiter
tuning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57113563A
Other languages
English (en)
Inventor
Yoshihiko Taniguchi
谷口 良彦
Hayashi Suzuki
鈴木 林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57113563A priority Critical patent/JPS594307A/ja
Publication of JPS594307A publication Critical patent/JPS594307A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices

Landscapes

  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Inverter Devices (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)発明の技術分野 本発明は出力レベル安定化方式に係り、特にリミッタ回
路などを備えた波形変換装置などにおける出力レベルを
安定させる出力レベル安定化方式に関するものである。
(2)従来技術と問題点 例えば周波数分割多重通信方式(FDM)ではその搬送
波やパイロット信号に出力レベルの安定した正弦波を使
用する。特にそのパイロット信号に出力レベルの非常に
安定したものが要求されている。
従来このような安定した出力レベルの正弦波を得るため
に、ディジタルIOを使用してこれより得られたディジ
タル出力を、第1図に示す如き回路を使用してそのトラ
ンジスタTrのベースに加え、このトランジスタをスイ
ッチングし、得られた矩形波出力を同調回路TUに印加
してその2次側より正弦波出力を得て、これを自動利得
制御増幅器AGOに伝達してこれにより出力レベルの安
定化した正弦波を得ていた。
しかしこのような回路でも出力レベルは電源電圧の変動
や温度変化により変動する。その原因として負荷変動に
よる電源電圧変動や、温度に化によるディジタルIOの
動作特性変化によるその出力電圧変化、同調回路TUの
同調点の偏位等が考えられる。そして、それらの変動を
抑制する対策としては、第1図に示すように自動利得制
御増幅器AGOを同副回路TUの2次側に設け、前記変
動を吸収するこキによって、それらを抑圧することが可
能では゛あるがやはシ前記の如く変動するものであった
。しかしこ0AGOは複雑な構成でしかも回路規模が大
きくなるという欠点を有していた0 (3)発明の目的 本発明は上記の従来技術における問題に鑑みこれを解決
したもので、電圧制御可変リミッタ回路を利用すること
によって出力レベルの変動を生じさせる要因をトータル
に抑制可能にすると共に小型化された出力レベル安定化
方式を提供することを目的としている。
(4)発明の構成 このような目的を達成するため本発明の出力レベル安定
化方式では入力信号を正弦波信号にする正弦波出力回路
において、可変リミッタ回路と。
該可変リミッタ回路の出力側に接続された同調回路と、
該同調回路と前記可変リミッタ回路のバイアス手段に接
続された整流回路を含むフィードバック回路を備え、前
記同調回路における出力を前記フィードバック回路に印
加することにより前記同調回路の出力レベルを一足にし
たことを特徴とする。
(5)発明の実施例 本発明の一実施例を第2図及び第3図により説明する。
第2図は本発明の原理構成図、第3図は本発明の一実施
例構成図である。
第2図に示すように1本発明による出力レベル安定化方
式は、可変リミッタ回路1の出力側に接続された同調回
路2の出力を取り出して整流回路3で整流したその出力
信号を前記+=J変リミリミッタ回路制御信号として帰
還(フィードバック)して与え、前記出力信号のレベル
高さく大きさ)にしたがって可変リミッタ回路1からの
出力レベルが小さくなるように、またその逆の場合には
、前記リミッタ回路lからの出力レベルが大となるよう
に制御して装置全体の出力レベルを一定に保持するよう
にしている。
第3図は、上記の原理に基づいて出力レベルの安定化を
実現する1本発明の実施例の構成を示す。
同図において、 Tle Tzは差動対になっているト
ランジスタ、R1,R3は前記差動対の一方のトランジ
スタT1の固定バイアスを与える抵抗、几3゜R4は前
記他方のトランジスタT2の固定バイアスを与える抵抗
、 ’fLeは両FランジスタT’l 、 Txのエミ
ッタバイアスを与えるエミッタ抵抗、几CはTtのコレ
クタ抵抗、 R5は基準電圧VJを与えている抵抗、2
は同調回路、Dは整流器(ダイオード)・0はキャパシ
タ、R−珈R7、R@は抵抗、Tsは制御用トランジス
タであって、該制御用トランジスタT3はトランジスタ
TI 、 Tsを中心として構成された可変リミッタ回
路lに対するD 、 O’i!圧制御を行なっている。
以上のように構成された本発明の回路の動作を次に説明
する。
72お、第3図において入力信号の波形が矩形波として
描かれているが、現在ディジタル[IOを用いた発振回
路(図示せず)の出力は、ディジタル処理を容易にする
ために一般に矩形波な発振出力としている場合が多いの
で、そのような場合を例にとって矩形波を正弦波に変換
する事例で説明するが9人力信号が正弦波であっても9
本発明による制御の原理は同じであることは幽業者にと
って明らかである。
さて、動作においては、可変リミッタ回路lを構成する
回路への入力信号がオン(鷺l・Iレベル)のときには
トランジスタT1がオンでトランジスタT−がオフとな
り、それぞれのトランジスタTI + T2の出力が同
調回路2の一次側に与えられてその出力エネルギの一部
すなわち可変リミッタ回路lの出力電圧Voが、抵抗R
@+ R17、整流器り、およびキャパシタCで構成さ
れる整流回路3の入力側の接続点Jへ与えられる。抵抗
all、R7によって発生される固定バイアスに重畳さ
れたVOが整流回路3で整流された該整流回路3のり、
O電圧は工ミッタフォロアーを構成する制御用トランジ
スタTsのエミッタを介して可変リミッタ回路1の接続
点Pヘフィードバックされて与えられている。したがっ
て、基準電圧vIに対して可変リミッタ回路lの出力電
圧■Oが高くなった場合にはそれがフィードバックされ
て可変リミッタ回路1otB力を低下させるように働き
、一方、前記出力レベルVOが基準値よりも低減した場
合には制御用トランジスタTI を介して可変リミッタ
回路1の出力電圧Vo を増大させるような方向に制御
して出力レベルを一定に維持している。
なお、前述した実施例において、フィードバック回路の
取出し点を同調回路2の一次側から取出しているが9点
線で示すように同調回路2の二次側から取出してもよい
(6)発明の効果 以上述べたように1本発明においては可変リミット回路
を設け、整流回路を含むフィードバック回路を同1回路
前後から取出して前記可変リミット回路のエミッタバイ
アス電圧を制御することによって、ffiカレベルを変
動させる変動ファクタをトータルに制御して前記出力2
一定に維持しつる。すなわち電源電圧の変動や、温度変
化によるディジタルICの動作特性の変動による矩形出
力変動は、スイッチング動作をフィードバック制御する
ことによシ抑制でき、また同調回路の同調ずれも、この
同調回路をフィードバック回路に取入れたのでこれによ
る影響をも改善できる。
また、大型の、リニア特性の自動利得制御増幅器を省略
できるので1回路構成が小型化され、消費電力の低減及
び信頼度の向上をはかることができる。
【図面の簡単な説明】
第1図は従来の出力レベルの変動を抑制する装置の構成
を示し、第2図は出力レベルの安定化を実現する本発明
による原理図を示し、第3図は本発明による出力レベル
安定化方式を実現する実施例の構成を示す。 図中、1は可変リミッタ回路、2は同調回路。 3は整流回路全夫々示す。 特許出願人  富士通株式会社 代理人 弁理士  山 谷 晧 榮

Claims (1)

    【特許請求の範囲】
  1. (リ 入力信号を正弦波信号にする正弦波出力回路にお
    いて、可変リミッタ回路と、該可変リミッタ回路の出力
    側に接続された同調回路と、該同調回路と前記可変リミ
    ッタ回路のバイアス手段に接続された整流回路を含むフ
    ィードバック回路を備え、前記同調回路における出力を
    前記フィードバック回路に印加するCとにより前記同調
    回路の出カレベ加を一定にしたことを特徴とする出力レ
    ベル安定化方式。
JP57113563A 1982-06-30 1982-06-30 出力レベル安定化方式 Pending JPS594307A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57113563A JPS594307A (ja) 1982-06-30 1982-06-30 出力レベル安定化方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57113563A JPS594307A (ja) 1982-06-30 1982-06-30 出力レベル安定化方式

Publications (1)

Publication Number Publication Date
JPS594307A true JPS594307A (ja) 1984-01-11

Family

ID=14615434

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57113563A Pending JPS594307A (ja) 1982-06-30 1982-06-30 出力レベル安定化方式

Country Status (1)

Country Link
JP (1) JPS594307A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62161415U (ja) * 1987-02-17 1987-10-14

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62161415U (ja) * 1987-02-17 1987-10-14
JPH066610Y2 (ja) * 1987-02-17 1994-02-16 重明 森田 高周波ゲイン制御回路

Similar Documents

Publication Publication Date Title
US6650175B2 (en) Device generating a precise reference voltage
US2991410A (en) Static constant voltage d. c. to d. c. converter
JPS61107140A (ja) 光検出器
US3105198A (en) Transistor amplifier temperature stabilization circuits
JPS58213522A (ja) 三角波発生器
US4460955A (en) Stabilizing power supply apparatus
US4644254A (en) Switch controller having a regulating path and an auxiliary regulating path parallel thereto
US3831003A (en) Circuit arrangement for the steady temperature control
US2197934A (en) Power-regulating device
JPS594307A (ja) 出力レベル安定化方式
US4301502A (en) Isolated D.C. voltage regulating apparatus
JPS61220386A (ja) 高電圧発生装置
US2885575A (en) Limiting circuit
US3529258A (en) Variable gain amplifier
US3011116A (en) Temperature compensation in semiconductor devices
JPS62106522A (ja) 直流安定化電源の温度補償回路
JP2707581B2 (ja) スイッチング安定化電源
JPS6315926Y2 (ja)
JPH07297641A (ja) クロック発振器
JPH04242808A (ja) 定電圧電源装置の出力電圧リモートコントロール回路
KR940011376B1 (ko) Vtr의 캐리어 주파수 자동 조정 회로
JP3316374B2 (ja) 発振装置
JPH01126032A (ja) Apdのバイアス回路
EP0566343A2 (en) Integrated circuit for transducers
SU415652A1 (ja)