JPS59214116A - デイツプスイツチ - Google Patents
デイツプスイツチInfo
- Publication number
- JPS59214116A JPS59214116A JP8858383A JP8858383A JPS59214116A JP S59214116 A JPS59214116 A JP S59214116A JP 8858383 A JP8858383 A JP 8858383A JP 8858383 A JP8858383 A JP 8858383A JP S59214116 A JPS59214116 A JP S59214116A
- Authority
- JP
- Japan
- Prior art keywords
- dip switch
- terminal
- switch
- power supply
- switches
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Keying Circuit Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明はプリント基板上等に実装するディップスイッ
チに関する本のである。
チに関する本のである。
第1図は、従来のディップスイッチの一例を示す結線図
である。図において(])はディップスイッチ、(2)
〜(7)は各々スイッチ、(8)は一方の電源端子、(
9)〜a4は出力端子、αQ〜弼は抵抗器、12っは他
方の電源端子である。
である。図において(])はディップスイッチ、(2)
〜(7)は各々スイッチ、(8)は一方の電源端子、(
9)〜a4は出力端子、αQ〜弼は抵抗器、12っは他
方の電源端子である。
上記のように構成されたディップスイッチにおいては、
ディップスイッチ(11の各スイッチ(2)〜(7)の
一方の端子を並列に接続し一方の電源端子(8)として
電源+5■を接続する。各スイッチ(2)〜(7)の他
の端に各々抵抗器09〜翰を接続しこの抵抗器を並列に
接続し他方の電源端子なυとしてOVに接続する。
ディップスイッチ(11の各スイッチ(2)〜(7)の
一方の端子を並列に接続し一方の電源端子(8)として
電源+5■を接続する。各スイッチ(2)〜(7)の他
の端に各々抵抗器09〜翰を接続しこの抵抗器を並列に
接続し他方の電源端子なυとしてOVに接続する。
各スイッチ(2)〜(7)の開閉を行うことによって回
路のON、OFFを行うわけである。
路のON、OFFを行うわけである。
従来のディップスイッチ(1)は上記のように構成され
ているので抵抗器09〜園をプリント基板上に実装しな
ければならず、高密度化したプリント基板にはスペース
上実装しにくいなどの欠点があった。
ているので抵抗器09〜園をプリント基板上に実装しな
ければならず、高密度化したプリント基板にはスペース
上実装しにくいなどの欠点があった。
この発明は上記のような従来装置、の欠点を除去するた
めになされたもので、プリント基板上等にコンパクトに
実装できるディップスイッチを得ることを目的とするも
のである。
めになされたもので、プリント基板上等にコンパクトに
実装できるディップスイッチを得ることを目的とするも
のである。
第2図はこの発明の一実施例を示す結線図であり、(2
)〜04 、 @l)は上記第1図の同一符号と同−又
は相当部分を示すものである。図において(イ)はディ
ップスイッチ、(31)〜6Qはこのディップスイッチ
に組込捷れた抵抗器である。
)〜04 、 @l)は上記第1図の同一符号と同−又
は相当部分を示すものである。図において(イ)はディ
ップスイッチ、(31)〜6Qはこのディップスイッチ
に組込捷れた抵抗器である。
上記のように構成されたディップスイッチ■にbいては
抵抗器(31)〜(ハ)はこのディップスイッチ(ト)
に組込−1れているので、一方の電源端子(8)を+5
Vに、他方の電源端子Q1)をOVに接続することによ
り、スイッチ(2)〜(7)の開閉でON、OFF
の切り換えを・行うことができる。
抵抗器(31)〜(ハ)はこのディップスイッチ(ト)
に組込−1れているので、一方の電源端子(8)を+5
Vに、他方の電源端子Q1)をOVに接続することによ
り、スイッチ(2)〜(7)の開閉でON、OFF
の切り換えを・行うことができる。
この発明は以上説明したとおり、抵抗器をスイッチと共
に組込むことによシ、プリント基板等に組込む回路部品
も減り、実装スペースの節約になり価格も安価になると
いう効果がある。
に組込むことによシ、プリント基板等に組込む回路部品
も減り、実装スペースの節約になり価格も安価になると
いう効果がある。
第1図は従来のディップスイッチの一例を示す結線図、
第2図はこの発明の一実施例を示す結線図である。 図において、(2)〜(7)はスイッチ、(8)は一方
の電源端承(9)〜07+)は出力端子、Q])は他方
の電源端子、。 (イ)はディップスイッチである。 なお各図中間−狩号は同一または相当部分を示すものと
する。 代理人 大 岩 増 雄
第2図はこの発明の一実施例を示す結線図である。 図において、(2)〜(7)はスイッチ、(8)は一方
の電源端承(9)〜07+)は出力端子、Q])は他方
の電源端子、。 (イ)はディップスイッチである。 なお各図中間−狩号は同一または相当部分を示すものと
する。 代理人 大 岩 増 雄
Claims (1)
- 複数のスイッチの各々の一方の端子を並列に接続した一
方の電源端子と、上記複数のスイッチの各々の他方の端
子を出力端子とすると共にその端子の各々に直列に接続
した抵抗器と、この抵抗器の他端を並列に接続した他方
の電源端子とを備えたディップスイッチ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8858383A JPS59214116A (ja) | 1983-05-20 | 1983-05-20 | デイツプスイツチ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP8858383A JPS59214116A (ja) | 1983-05-20 | 1983-05-20 | デイツプスイツチ |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS59214116A true JPS59214116A (ja) | 1984-12-04 |
Family
ID=13946862
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8858383A Pending JPS59214116A (ja) | 1983-05-20 | 1983-05-20 | デイツプスイツチ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS59214116A (ja) |
-
1983
- 1983-05-20 JP JP8858383A patent/JPS59214116A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS59214116A (ja) | デイツプスイツチ | |
JPH05259696A (ja) | 基板組み付けの識別方法 | |
JPH0130749Y2 (ja) | ||
JPS58175683U (ja) | 直流電源ユニツトの実装構造 | |
KR950004950Y1 (ko) | 신호 변환장치 | |
JPS5937603U (ja) | シ−ケンス制御装置 | |
JPS59116991U (ja) | 表示装置の誤動作防止装置 | |
JPS6057165U (ja) | 前面パネル付印刷基板 | |
JPS5948124U (ja) | デジタル可変抵抗出力回路 | |
JPS6237492B2 (ja) | ||
JPS6113477U (ja) | プリント配線基板の接続構造 | |
JPS59104190U (ja) | 電子機器 | |
JPS59138771U (ja) | 電流・電圧変換抵抗の接続構造 | |
JPS6059975U (ja) | シ−ケンスチエツク用アタツチメント | |
JPH05120944A (ja) | デイツプスイツチ | |
JPS63234502A (ja) | 抵抗素子 | |
JPS60106302U (ja) | 副可変抵抗器付可変抵抗器 | |
JPS5971500U (ja) | メモリ回路装置 | |
JPS6068724U (ja) | 遅延回路 | |
JPS58150860U (ja) | 化粧パネルを有するプリント基板 | |
JPS60109379U (ja) | Catvシステムの受信用機器 | |
JPS59123359U (ja) | プリント基板 | |
JPS60229199A (ja) | 入出力装置 | |
JPS58166002U (ja) | 複合可変抵抗器 | |
JPS5933336U (ja) | 簡易形デジタル・アナログ変換器 |