JPS59208645A - プログラム翻訳装置 - Google Patents

プログラム翻訳装置

Info

Publication number
JPS59208645A
JPS59208645A JP58084406A JP8440683A JPS59208645A JP S59208645 A JPS59208645 A JP S59208645A JP 58084406 A JP58084406 A JP 58084406A JP 8440683 A JP8440683 A JP 8440683A JP S59208645 A JPS59208645 A JP S59208645A
Authority
JP
Japan
Prior art keywords
source program
program
assembler
buffer
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58084406A
Other languages
English (en)
Other versions
JPH0255811B2 (ja
Inventor
Yoshiyuki Uchiyama
内山 義之
Masaaki Kobayashi
正明 小林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58084406A priority Critical patent/JPS59208645A/ja
Publication of JPS59208645A publication Critical patent/JPS59208645A/ja
Publication of JPH0255811B2 publication Critical patent/JPH0255811B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Devices For Executing Special Programs (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、グログラシング昌語を機械語に翻訳するプロ
グラム翻訳装置に関するものである。
従来例の構成とその問題点 マイクロコンピュータを組み込んだ電子機器開発におい
て、機器を動作させるだめのマイクロコンビヨークのプ
ログラム作成にあたって、デバッグ機能としてアセンブ
ラ言語骨たは機械語レベルでのデバッガしか有さない電
子計算機上で、ノースプログラムを高級言語で記述した
場合、コンパイラの出力したアセンブラノースプログラ
ムを参照しなからプログラムのデバッグを行うことにな
る。ところが、コンパイラの出力し/こアセンブラソー
スプログラムを参照中にプログラムエラーを発見した場
合、その場所が、高級言語ノースプログラム中のどの行
に対応するかを理解したうえで、高級言語ソースプログ
ラムを修正しなけれ(ばならなく、高級言語ソースプロ
グラムの各行に対して、コンパイラがいかなるアセンブ
ラソースプログラムを生成したかを理解する必要がある
。また、プログラム作成時に時間的制御処理が重要とな
る場合、高級言語ソースプログラムの各行が、何命令サ
イクルで実行されるのかを知るにも高級言語ソースプロ
グラムの各行に対して、コンパイラがいかなるアセンブ
ラソースプログラムを生成したかを理解する必要がある
が、高級言語で書いたソースプログラムの各行が、いか
なるアセンブラプログラムを生成しているか対応して参
照できないため、高級言語を使用してソースプログラム
を記述した利点が失なわれるという問題点を有していた
発明の目的 本発明は、上記従来の問題点を解消するもので、デバッ
グ機能としてアセンブラ言語またけ機械語レベルでのデ
バッガしか有さない電子計算機上で、あたかも高級言語
ソースプログラムを参照しながらデバッグが行なえるよ
うにしたプログラム翻訳装置を捺供することを目的とす
る。
発明の構成 本発明は、高級言語ソースプログラムの各行と、それに
対応するコンパイラからの出力のアセンブラソースプロ
グラム捷たはアセンブラからの出力の機械語リストと、
命令サイクル時間の金側とを並列に表示する並列表示手
段を有することにより上記目的を達成するものである。
実施例の説明 以下に本発明の実施例を図面を用いて説明する。
第1図は本発明の一実施例におけるプログラム翻訳装置
のブロック図を示すものである。第1図において、1は
磁気ディスク等の記憶装置に格納された高級言語ソース
プログラム、2は高級言語ソースプログラムを翻訳しア
センブラソースプログラムを生成するコンパイラ、3は
4%級言語ソースプログラム1をコンパイラ2で翻訳し
て得られたアセンブラソースプログラム、4はアセンブ
ラソースプログラムを翻訳し機械語リストを生成するア
センブラ、5はアセンブラソースプログラム3をアセン
ブラ4で翻訳し得られた機械語リスト、6は高級言語ソ
ースプログラム1を1行づつ順次格納するバッファA、
7は高級言語ソースプログラム1の1行に対応するアセ
ンブラソースプログラム寸だば、機械語リストを格納す
るバッファB18はバッファA6に格納された高級言語
ソースプロクラムの1行に対応するアセンブラソースプ
ログラム捷たは機械語リストをアセンブラソースプログ
ラム3丑たは機械語リスト5中から抽出する並列表示バ
ッファ、9はバッファBに格納されたアセンブラノース
プログラムの命令サイクル時間の合泪を計算する命令ザ
イクル時間削算部、101:命令ザイクル時間刷算部5
での計算結果が格納されるバッファC111はバッファ
八〇の高級言語ノースプログラムとバッファBYのアセ
ンプラン−スゲ0グラムまたd:、機械語1ノストとバ
ッファC10の命令ザイクル時間の金側を並列表示する
並列表示部、12は並列表示部11で作成された31[
り11 ’Jストが格納される並列表示バッファ、13
は並列表示バッファ′12に格納された並列リストを表
示する表示部、14は印字部13より表示された並列リ
ストである。第2図において、15はアセンブラソース
プログラム欄、16は高級言語ソースプログラム欄、1
7は命令ザイクル時間の合計欄である。
以上のように構成された本実施例のプログラム翻訳装置
について、以下その動作を説明する。
第1図において、磁気ディスク等に格納されてイル高級
言語ソースプロクラム1はコンパイラ2によりアセンブ
ラソースプログラム3に翻訳される。この時、アセンブ
ラソースプログラム3中に、高級言語ソースプログラム
のとの行に対応しているかの行情報が付加される。次に
、アセンブラソースプログラム3はアセンブラ4により
機械誤リスト5に翻訳される。この時、アセンブラソー
スプログラム3中の高級言語ソースプログラムのとの行
に対応しているのかの行情報はその寸」機械語リスト6
中に付加される。以」二、高級言語ソースプログラム1
の翻訳が終了すると、高級言語、ノースグログラム1の
先頭の1行をバッファA6に格納する。並列表示制御部
8は、バッファA6に格納されたソースプログラムに対
応するアセンブラノースプログラムをアセンブラソース
プログラム2中の行情報をもとに走査しバッファB7に
格納する。次に、命令ザイクル時間計算部9において、
バッファB7に格納されたアセンブラソースプログラム
中の実行ステートメントの各命令ザイクル時間の合計を
計算する。この時、アセンブラソースプログラム中にル
ープが存在する場合は、(ループ中の命令サイクル時間
の合計)×(ループ回数)が命令ザイクル時間の合計と
なり、ループ回数が不定の場合は、ループ回数をNとす
る。
命令ザイクル時間計算部9で計算された命令サイクル時
間の合計はバッファcioに格納される。
続いて、並列表示部11でバッファA6に格納されてい
るノースプログラムとバッファB7に格納されているア
センブラソースプログラムとバッファC10に格納され
ている命令ザイクル時間の合計を第2図に示すように配
置し、並列表示バッファ12に格納する。以上の動作を
磁気ディスク等に格納されている高級言語ソースプログ
ラム1の最終行まで繰返した後、並列表示ノ<ノファ1
2に格納された並列リストを印字部13により印字する
以上のように、本実施例によれば、高級言語ソースプロ
グラムの各行とそれに対応するコン/%イラカラの出力
アセンブラソースプログラムと命令サイクル時間の合計
を並列表示することにより、アセンブラ言語捷たは機械
語レベルのテノくツガしか有さない電子割算機上でのプ
ログラム開発において高級言語ソースプログラムを参照
しながらアセンブラ言語ま/ζは機械語レベルのデノく
ノブが行え、アセンブラ言語または機械語レベルでのデ
ノくノブが容易に行なえるようになるものである。
なお、本実施例においてバッファB7に格納されるのは
アセンブラソースプログラム3から抽出されだアセンブ
ラソースプログラムとしたが、機械語リストらから抽出
される機械語リストとしてもよい。この時、第2図のア
センブラソースプログラム欄は機械語リスト欄になる。
発明の効果 本発明のプログラム翻訳装置は、高級言語ソースプログ
ラムの各行とそれに対応するコンパイラからの出力のア
センブラソースプログラムと前記アセンブラソースプロ
グラムの命令ザイクル時間の金側を並列に表示しまた印
字することにより、アセンブラ言語レベルのデバッグ機
能しか有さない電子割算機上でのプログラム開発時に、
高級言語ソースプログラムとそのソースプログラムの各
行の命令ザイクル時間の合計を参照しながらアセンブラ
言語寸たは機械語レベルでのデバッグが可能となりデバ
ッグ効率を大幅に向上させ、プログラム開発効率も飛躍
的に向上し極めて効果が大きい0
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
同実施1タリによる並列リストの表示例を示す図である
。 1゛ °高級言語ソースプログラム、2・・・・コンパ
イラ、3・・ アセンブラソースプログラム、4・・・
・アセンブラ、6・・・・・機械語リスト、6・・・・
バッファA、7・・・・バッファB、8・・・ 並列表
示制御部、9・・・・命令ザイクル時間削a8部、10
 ・・くノファC111・・並列表示部、12・・ 並
列表示バッファ、13・・・・・印字部、14・・・出
力リスト、16・・・・アセンブラソースプログラム1
&t1.16・・・・・高級言語ソースプログラム欄、
17・・・命令サイクル時間合計欄。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第2図 手続補正書 昭和59年を月10 日 特許庁長官殿 昭和58年特許願第 84406号 2発明の名称 プログラム翻訳装置 3補正をする者 小/1との関係      特   許   出   
願   人住 所  大阪府門真市太字門真1006番
地名 称 (582)松下電器産業株式会社代表賃  
     山   下   俊   彦4代、理 人 
 〒571 住 所  大阪府門真市大字門真1006番地松下電器
産業株式会社内 5補正の対象 明細書の発明の詳細な説明の欄 6、補正の内容 (1)明細書第6ページ第12行目の「命令サイクル時
間計算部5」を「命令サイクル時間計算部9」に補止し
ます。 (2)明細書第5ページ第20行目の「表示する表示部
」を「印字する印字部」に補正します。 (3)明細書第5ページ第20行目の「14は印字部1
3より表示」を「14は印字部13より印字」に補正し
ます。 (4)明細書第6ページ第1行目の「並列リストである
。」を[出力リストである。]に補正します0 (6)明細書第6ページ第13行目の「機械誤り」を「
機械語り」に補正します。

Claims (1)

  1. 【特許請求の範囲】 高級言語ソースプログラムを翻訳し、アセンブラソース
    プログラムを生成する手段と、前記アセンブラソースプ
    ログラムを翻訳し、機械語プログじ 一ゾ ツム機械語リストを生成する手段と、前記高級言語ソー
    スプログラムと前記アセンブラノースプログラム、捷た
    は前記高級言語ソースプログラムと前記機械語リス下を
    、前記高級言語ソースプログラノ、の各行に対応利けて
    読み込む手段と、前記高級言語ノースプログラムの各行
    に対して得られた、FfiJ記アセンブラノースプログ
    ラム寸たは前記機械語リストから、前記高級言語ソース
    プログラムの各行に対応する命令ザイクル時間の合計を
    計算する手段と、前記高級言語ソースプログラムの各行
    と、その各行に対応する前記アセンブラソースプログラ
    ム寸たは前記機械語リストと、前記命令ザイクル時間の
    合計とを同一画面上に並列に表示する手段とを有するこ
    とを特徴とするプログラム翻訳装置。
JP58084406A 1983-05-13 1983-05-13 プログラム翻訳装置 Granted JPS59208645A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58084406A JPS59208645A (ja) 1983-05-13 1983-05-13 プログラム翻訳装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58084406A JPS59208645A (ja) 1983-05-13 1983-05-13 プログラム翻訳装置

Publications (2)

Publication Number Publication Date
JPS59208645A true JPS59208645A (ja) 1984-11-27
JPH0255811B2 JPH0255811B2 (ja) 1990-11-28

Family

ID=13829703

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58084406A Granted JPS59208645A (ja) 1983-05-13 1983-05-13 プログラム翻訳装置

Country Status (1)

Country Link
JP (1) JPS59208645A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62164141A (ja) * 1986-01-16 1987-07-20 Yokogawa Electric Corp マイクロプロセッサ用デバック装置

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0580408U (ja) * 1992-04-02 1993-11-02 鐘紡株式会社 コンパクトケース

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62164141A (ja) * 1986-01-16 1987-07-20 Yokogawa Electric Corp マイクロプロセッサ用デバック装置
JPH0444292B2 (ja) * 1986-01-16 1992-07-21 Yokogawa Electric Corp

Also Published As

Publication number Publication date
JPH0255811B2 (ja) 1990-11-28

Similar Documents

Publication Publication Date Title
JP3612294B2 (ja) デバッグ方法およびデバッグ装置
CN108920496B (zh) 一种渲染方法及装置
US20090070747A1 (en) System for Adding Code Commentary to Source Code During Software Debugging
US20070083548A1 (en) Evaluation and display of temporal descriptions
US20060277523A1 (en) Annotations for tracking provenance
JPS60107142A (ja) プログラム翻訳装置
JPS59208645A (ja) プログラム翻訳装置
Blagodarov et al. Tool demo: Raincode assembler compiler
JP2004070561A (ja) デバッグ装置
Ed x86-64 assembly language programming with Ubuntu
Gruetter et al. Proving That a System with Software Trap Handlers for Unimplemented Instructions Behaves as If They Were Implemented in Hardware
Stephens C# 5.0 Programmer's reference
JP4295912B2 (ja) デバッグシステム
JPH05108372A (ja) コンパイラ最適化処理内容の出力方式
Merino et al. Bacatá: A language parametric notebook generator
JP2659366B2 (ja) デバッグ方法及びその装置
Camarmas-Alonso et al. CREATOR: An Educational Integrated Development Environment for RISC-V Programming
JPS63181034A (ja) 制御プログラムの開発支援装置
Gonzalez-Morris et al. The Preprocessor and Debugging
Eckert et al. Linking design model with code
KR20240145753A (ko) 코딩 교육 시스템 및 방법
JPS59225449A (ja) 文番号変換方式
Pratt A OSF/Motif program animator for the DYNALAB System
Tisseverasinghe A design of a multi-process simulator for a new personal computer: a step in the right direction
JPS63131238A (ja) 論理シミユレ−タ