JPH0255811B2 - - Google Patents

Info

Publication number
JPH0255811B2
JPH0255811B2 JP58084406A JP8440683A JPH0255811B2 JP H0255811 B2 JPH0255811 B2 JP H0255811B2 JP 58084406 A JP58084406 A JP 58084406A JP 8440683 A JP8440683 A JP 8440683A JP H0255811 B2 JPH0255811 B2 JP H0255811B2
Authority
JP
Japan
Prior art keywords
source program
assembler
program
language
level language
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58084406A
Other languages
English (en)
Other versions
JPS59208645A (ja
Inventor
Yoshuki Uchama
Masaaki Kobayashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP58084406A priority Critical patent/JPS59208645A/ja
Publication of JPS59208645A publication Critical patent/JPS59208645A/ja
Publication of JPH0255811B2 publication Critical patent/JPH0255811B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Devices For Executing Special Programs (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、プログラミング言語を機械語に翻訳
するプログラム翻訳装置に関するものである。
従来例の構成とその問題点 マイクロコンピユータを組み込んだ電子機器開
発において、機器を動作させるためのマイクロコ
ンピユータのプログラム作成にあたつて、デバツ
グ機能としてアセンブラ言語または機械語レベル
でのデバツガしか有さない電子計算機上で、ソー
スプログラムを高級言語で記述した場合、コンパ
イラの出力したアセンブラソースプログラムを参
照しながらプログラムのデバツグを行うことにな
る。ところが、コンパイラの出力したアセンブラ
ソースプログラムを参照中にプログラムエラーを
発見した場合、その場所が、高級言語ソースプロ
グラム中のどの行に対応するかを理解したうえ
で、高級言語ソースプログラムを修正しなければ
ならなく、高級言語ソースプログラムの各行に対
して、コンパイラがいかなるアセンブラソースプ
ログラムを生成したかを理解する必要がある。ま
た、プログラム作成時に時間的制御処理が重要と
なる場合、高級言語ソースプログラムの各行が、
何命令サイクルで実行されるのかを知るにも高級
言語ソースプログラムの各行に対して、コンパイ
ラがいかなるアセンブラソースプログラムを生成
したから理解する必要があるが、高級言語で書い
たソースプログラムの各行が、いかなるアセンブ
ラプログラムを生成しているか対応して参照でき
ないため、高級言語を使用してソースプログラム
を記述した利点が失われるという問題点を有して
いた。
発明の目的 本発明は、上記従来の問題点を解消するもの
で、デバツグ機能としてアセンブラ言語または機
械語レベルでのデバツガしか有さない電子計算機
上で、あたかも高級言語ソースプログラムを参照
しながらデバツグが行なえるようにしたプログラ
ム翻訳装置を提供することを目的とする。
発明の構成 本発明は、高級言語ソースプログラムの各行
と、それに対応するコンパイラからの出力のアセ
ンブラソースプログラムまたはアセンブラからの
出力の機械語リストと、命令サイクル時間の合計
とを並列に表示する並列表示手段を有することに
より上記目的を達成するものである。
実施例の説明 以下に本発明の実施例を図面を用いて説明す
る。
第1図は本発明の一実施例におけるプログラム
翻訳装置のブロツク図を示すものである。第1図
において、1は磁気デイスク等の記憶装置に格納
された高級言語ソースプログラム、2は高級言語
ソースプログラムを翻訳しアセンブラソースプロ
グラムを生成するコンパイラ、3は高級言語ソー
スプログラム1をコンパイラ2で翻訳して得られ
たアセンブラソースプログラム、4はアセンブラ
ソースプログラムを翻訳し機械語リストを生成す
るアセンブラ、5はアセンブラソースプログラム
3をアセンブラ4で翻訳し得られた機械語リス
ト、6は高級言語ソースプログラム1を1行づつ
順次格納するバツフアA、7は高級言語ソースプ
ログラム1の1行に対応するアセンブラソースプ
ログラムまたは、機械語リストを格納するバツフ
アB、8はバツフアA6に格納された高級言語ソ
ースプログラムの1行に対応するアセンブラソー
スプログラムまたは機械語リストをアセンブラソ
ースプログラム3または機械語リスト5中から抽
出する並列表示制御部、9はバツフアBに格納さ
れたアセンブラソースプログラムの命令サイクル
時間の合計を計算する命令サイクル時間計算部、
10は命令サイクル時間計算部9での計算結果が
格納されるバツフアC、11はバツフアA6の高
級言語ソースプログラムとバツフアB7のアセン
ブラソースプログラムまたは、機械語リストとバ
ツフアC10の命令サイクル時間の合計を並列表
示する並列表示部、12は並列表示部11で作成
された並列リストが格納される並列表示バツフ
ア、13は並列表示バツフア12に格納された並
列リストを印字する印字部、14は印字部13よ
り印字された出力リストである。第2図におい
て、15はアセンブラソースプログラム欄、16
は高級言語ソースプログラム欄、17は命令サイ
クル時間の合計欄である。
以上のように構成された本実施例のプログラム
翻訳装置について、以下その動作を説明する。
第1図において、磁気デイスク等に格納されて
いる高級言語ソースプログラム1はコンパイラ2
によりアセンブラソースプログラム3に翻訳され
る。この時、アセンブラソースプログラム3中
に、高級言語ソースプログラムのどの行に対応し
ているかの行情報が付加される。次に、アセンブ
ラソースプログラム3はアセンブラ4により機械
語リスト5に翻訳される。この時、アセンブラソ
ースプログラム3中の高級言語ソースプログラム
のどの行に対応しているのかの行情報はそのまま
機械語リスト5中に付加される。以上、高級言語
ソースプログラム1の翻訳が終了すると、高級言
語ソースプログラム1の先頭の1行をバツフアA
6に格納する。並列表示制御部8は、バツフアA
6に格納されたソースプログラムに対応するアセ
ンブラソースプログラムをアセンブラソースプロ
グラム2中の行情報をもとに走査しバツフアB7
に格納する。次に、命令サイクル時間計算部9に
おいて、バツフアB7に格納されたアセンブラソ
ースプログラム中の実行ステートメントの各命令
サイクル時間の合計を計算する。この時、アセン
ブラソースプログラム中にループが存在する場合
は、(ループ中の命令サイクル時間の合計)×(ル
ープ回数)が命令サイクル時間の合計となり、ル
ープ回数が不定の場合は、ループ回数をNとす
る。命令サイクル時間計算部9で計算された命令
サイクル時間の合計はバツフアC10に格納され
る。続いて、並列表示部11でバツフアA6に格
納されているソースプログラムとバツフアB7に
格納されているアセンブラソースプログラムとバ
ツフアC10に格納されている命令サイクル時間
の合計を第2図に示すように配置し、並列表示バ
ツフア12に格納する。以上の動作を磁気デイス
ク等に格納されている高級言語ソースプログラム
1の最終行まで繰返した後、並列表示バツフア1
2に格納された並列リストを印字部13により印
字する。
以上のように、本実施例によれば、高級言語ソ
ースプログラムの各行とそれに対応するコンパイ
ラからの出力アセンブラソースプログラムと命令
サイクル時間の合計を並列表示することにより、
アセンブラ言語または機械語レベルのデバツガし
か有さない電子計算機上でのプログラム開発にお
いて高級言語ソースプログラムを参照しながらア
センブラ言語または機械語レベルのデバツグが行
え、アセンブラ言語または機械語レベルでのデバ
ツグが容易に行なえるようになるものである。
なお、本実施例においてバツフアB7に格納さ
れるのはアセンブラソースプログラム3から抽出
されたアセンブラソースプログラムとしたが、機
械語リスト5から抽出される機械語リストとして
もよい。この時、第2図のアセンブラソースプロ
グラム欄は機械語リスト欄になる。
発明の効果 本発明のプログラム翻訳装置は、高級言語ソー
スプログラムの各行とそれに対応するコンパイラ
からの出力のアセンブラソースプログラムと前記
アセンブラソースプログラムの命令サイクル時間
の合計を並列に表示しまた印字することにより、
アセンブラ言語レベルのデバツグ機能しか有さな
い電子計算機上でのプログラム開発時に、高級言
語ソースプログラムとそのソースプログラムの各
行の命令サイクル時間の合計を参照しながらアセ
ンブラ言語または機械語レベルでのデバツグが可
能となりデバツグ効率を大幅に向上させ、プログ
ラム開発効率も飛躍的に向上し極めて効果が大き
い。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロツク図、
第2図は同実施例による並列リストの表示例を示
す図である。 1……高級言語ソースプログラム、2……コン
パイラ、3……アセンブラソースプログラム、4
……アセンブラ、5……機械語リスト、6……バ
ツフアA、7……バツフアB、8……並列表示制
御部、9……命令サイクル時間計算部、10……
バツフアC、11……並列表示部、12……並列
表示バツフア、13……印字部、14……出力リ
スト、15……アセンブラソースプログラム欄、
16……高級言語ソースプログラム欄、17……
命令サイクル時間合計欄。

Claims (1)

    【特許請求の範囲】
  1. 1 高級言語ソースプログラムを翻訳し、アセン
    ブラソースプログラムを生成する手段と、前記ア
    センブラソースプログラムを翻訳し、機械語プロ
    グラムと機械語リストを生成する手段と、前記高
    級言語ソースプログラムと前記アセンブラソース
    プログラム、または前記高級言語ソースプログラ
    ムと前記機械語リストを、前記高級言語ソースプ
    ログラムの各行に対応付けて読み込む手段と、前
    記高級言語ソースプログラムの各行に対して得ら
    れた、前記アセンブラソースプログラムまたは前
    記機械語リストから、前記高級言語ソースプログ
    ラムの各行に対応する命令サイクル時間の合計を
    計算する手段と、前記高級言語ソースプログラム
    の各行と、その各行に対応する前記アセンブラソ
    ースプログラムまたは前記機械語リストと、前記
    命令サイクル時間の合計とを同一画面上に並列に
    表示する手段とを有することを特徴とするプログ
    ラム翻訳装置。
JP58084406A 1983-05-13 1983-05-13 プログラム翻訳装置 Granted JPS59208645A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58084406A JPS59208645A (ja) 1983-05-13 1983-05-13 プログラム翻訳装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58084406A JPS59208645A (ja) 1983-05-13 1983-05-13 プログラム翻訳装置

Publications (2)

Publication Number Publication Date
JPS59208645A JPS59208645A (ja) 1984-11-27
JPH0255811B2 true JPH0255811B2 (ja) 1990-11-28

Family

ID=13829703

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58084406A Granted JPS59208645A (ja) 1983-05-13 1983-05-13 プログラム翻訳装置

Country Status (1)

Country Link
JP (1) JPS59208645A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0580408U (ja) * 1992-04-02 1993-11-02 鐘紡株式会社 コンパクトケース

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62164141A (ja) * 1986-01-16 1987-07-20 Yokogawa Electric Corp マイクロプロセッサ用デバック装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0580408U (ja) * 1992-04-02 1993-11-02 鐘紡株式会社 コンパクトケース

Also Published As

Publication number Publication date
JPS59208645A (ja) 1984-11-27

Similar Documents

Publication Publication Date Title
KR950006619B1 (ko) 번역 코드 실행용의 개선된 에러 기록 방법 및 시스템
KR100248376B1 (ko) 동적-비주얼 통합 병렬 디버깅 장치 및 디버깅 방법
JP3612294B2 (ja) デバッグ方法およびデバッグ装置
US8266608B2 (en) Post-compile instrumentation of object code for generating execution trace data
US20080127113A1 (en) Method and system for implementing watchpoints
US20030033592A1 (en) Software debugger and software development support system
US20110214108A1 (en) Architecture, system and method for generating visualizations from running executable code
US7240334B1 (en) Methods, systems, and computer program products for deferred computer program tracing
JPS6116100B2 (ja)
JPS60107142A (ja) プログラム翻訳装置
US7412697B2 (en) High-level language, architecture-independent probe program compiler
US20030177471A1 (en) System and method for graphically developing a program
JPH0255811B2 (ja)
KR100417655B1 (ko) 최적화과정을참조하면서동작검증을행하도록디버그정보를생성하는디버그정보생성장치및프로그래머가최적화과정을의식하면서동작검증을할수있는디버그장치로이루어지는프로그램개발시스템
JP2007034825A (ja) デバッグ装置
JP3745968B2 (ja) 試験システム及び試験方法及び試験プログラム及び試験プログラムを記録した計算機で読み取り可能な記録媒体
KR101225577B1 (ko) 어셈블리 언어 코드의 분석 장치 및 방법
JPH0510692B2 (ja)
JP2659366B2 (ja) デバッグ方法及びその装置
JPH0756723A (ja) コンパイラ装置
JPH05108372A (ja) コンパイラ最適化処理内容の出力方式
JPH0461380B2 (ja)
JP3728368B2 (ja) リソース競合チェック装置、アセンブル装置、リンク装置、命令パイプラインシミュレーション装置、リソース競合チェック方法、およびリソース競合チェックプログラムを記録した媒体
JPH08255097A (ja) デバッグ情報出力方式
JPS61180342A (ja) 高級言語のステツプ実行方式