JPS587741Y2 - 画質調整回路 - Google Patents

画質調整回路

Info

Publication number
JPS587741Y2
JPS587741Y2 JP1978015585U JP1558578U JPS587741Y2 JP S587741 Y2 JPS587741 Y2 JP S587741Y2 JP 1978015585 U JP1978015585 U JP 1978015585U JP 1558578 U JP1558578 U JP 1558578U JP S587741 Y2 JPS587741 Y2 JP S587741Y2
Authority
JP
Japan
Prior art keywords
resistor
image quality
circuit
quality adjustment
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP1978015585U
Other languages
English (en)
Other versions
JPS54120324U (ja
Inventor
正昭 高橋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP1978015585U priority Critical patent/JPS587741Y2/ja
Publication of JPS54120324U publication Critical patent/JPS54120324U/ja
Application granted granted Critical
Publication of JPS587741Y2 publication Critical patent/JPS587741Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Picture Signal Circuits (AREA)

Description

【考案の詳細な説明】 本考案はテレビジョン受像機等の画質調整回路に係り、
特に2次微分形の画質調整において、出力側に2次微分
回路を有し、帰還量を変えることにより2次微分量を制
御して画質調整を行う画質調整回路に関する。
一般にテレビジョン受像機等で陰極線管上に画像を再生
するに際して、画質を調整する調整回路としては、調整
範囲が大きくとれることや、オーバーショート、プリシ
ュートに対する適度なバランス調整が可能なことから2
次微分形の画質調整回路が用いられる。
第1図は、2次微分形の画質調整回路の一般の原理を示
すブロック図であり、信号源1より印加された映像信号
は、積分回路2と2次微分回路3の夫々に分配された後
に加算されるわけであるが、このとき原信号に2次微分
波形が重畳されることによって画質が調整される。
このような2次微分形の画質調整回路として、従来第2
図に掲げた回路が用いられており、次に第2図に示した
従来の画質調整回路を説明する。
第2図中、T1は、トランジスタQ1のベースに接続さ
れた映像信号が供給される入力端子で、前記トランジス
タQ1のベースには更に抵抗3の1端が接続されており
抵抗3の他端は基準電位に接続されている。
また、前記トランジスタQ1のコレクタと基準電位間に
は抵抗4が接続され、エミッタと電源端子+Vcc間に
は可変抵抗5と固定抵抗50が介在接続されており、こ
の可変抵抗5の摺動端子にはコンデンサ6が接続しであ
る。
前記電源端子+Vccと前記トランジスタQ1のベース
間には抵抗7と抵抗8の直列回路が介在接続され、前記
抵抗7,8の接続点と前記電源端子+Vcc間には、コ
ンテ゛ンサ9と抵抗10の直列回路が介在接続してあり
、前記抵抗7,10.コンデンサ9は積分回路を形成す
る。
この積分回路の出力端である抵抗10の1端と出力端子
T2間には、ローパスフィルタをなす抵抗11とインダ
クタンス12との並列回路が設けられている。
また、前記トランジスタQ1のコレクタに接続した抵抗
4と夫々並列に接続され抵抗4と相まり2次微分回路を
形成するインダクタンス13、コンデンサ14が前記ト
ランジスタQ1のコレクタ側に接続されている。
更に、前記トランジスタQ1のコレクタと前記出力端子
T2間にはバイパスフィルターを形成する抵抗15とコ
ンデンサ16との直列回路が接続されている。
第2図に示すこのような従来の画質調整回路の動作につ
いて説明すると、入力端子T1に供給された映像信号の
一部は、抵抗7,10、コンデンサ9により形成される
積分回路を経た後更に抵抗11.インダクタンス12に
よって形成されるローパスフィルタを経て出力端子T2
に至る。
また、入力端子T1の一部に供給された前記映像信号の
一部は前記トランジスタQ1のコレクタで、抵抗4.イ
ンダクタンス13.コンデンサ14によって2次微分さ
れた後、抵抗15.コンデンサ16で形成されるバイパ
スフィルタを経て出力端子に至る。
出力端子T2では、原信号と原信号を2次微分した波形
との合成がなされ所定の画質調整が行なわれる。
ここで前記の抵抗11.インダクタンス12よりなるロ
ーパスフィルタ、抵抗15.コンデンサ16よりなるバ
イパスフィルタは、映像信号中の低域成分を処理する積
分回路と高域成分の処理をする2次微分回路に対する整
合作用をなすものであり、画質調整作用に直接には関与
しない。
また、2次微分による画質の調整量を制御する方法には
、コレクタ負荷抵抗をなす抵抗4を可変にして、トラン
ジスタQ1による増幅利得を制御する方法があるが、こ
の方法によるとトランジスタQ1のコレクタ側が高イン
ピーダンスである為、抵抗4を可変抵抗とした際に、ト
ランジスタQ1のコレクタと可変抵抗素子間の引出し配
線に種々の誘導雑音が誘導される。
この結果再生画像が損われ、この現象は強電界時に特に
顕著に現われる。
この他の2次微分量、即ち画質調整具の制御方法として
は、・第2図中に示したようにトランジスタQ1のエミ
ッタ側に摺動子デカップリングコンデンサ6を設けて接
続した抵抗5の交流的抵抗値を制御する方法がある。
この抵抗5の抵抗値を制御して画質補正量を制御する方
法における可変の抵抗5は、機械的回転角度の中心角に
、利用者に回転角を認知させる為にストッパー(所謂セ
ンタークリック)を設けであるが、第2図に示した従来
の画質調整回路に用いる可変抵抗は第3図にその特性を
示すように、摺動子の回転角に対する抵抗値の変化はリ
ニアではなく、回転角の半値(センタークリック)点は
可変抵抗幅の半値よりも低い(最大抵抗値の約15%)
ものが用いられる。
第3図に示すような特性を呈する可変抵抗を用いる理由
としては、通常の受信電界強度における画質トーンの好
みを調整することもあげられるが、受信電界が弱電界に
おいてノイズを減少させることが主な理由である。
このように、受信電界が弱電界である場合に、従来回路
での可変抵抗5は、回転角の半値に対して、回転角を大
とする方向(画質をシャープにする方向)よりも回転角
を小とする方向で抵抗値可変範囲を大にする。
この理由は回路的にエミッタ帰還抵抗による増幅器の利
得変化が直線的(リニア)でなく抵抗値の低い範囲で急
峻に変化する為である。
このような従来の画質調整回路では、画質調整に供する
抵抗5に対する配線は長いリード線で配線されるので、
リード線間の浮遊容量、抵抗5の浮遊容量に起因し前記
抵抗5が短絡される形となりエミッタ帰還抵抗の抵抗値
をかなり大きくしても高域(特に画面上の雑音に影響が
ある2〜3.5MHzの周波数成分)の利得を充分に低
下させることが困難となる。
この為再生画像に雑音が発生する。また、抵抗5の可変
範囲を大きくする場合においても、前述のように抵抗5
は第3図に示す如く可変回転角の回転角の小さい範囲で
抵抗値が大きく変化する特性が要求され、このような可
変抵抗は製作が困難であるとともに、個々の抵抗間に特
性のばらつきが大きい。
そして、画質調整回路の高域の変化範囲はスプリアス等
である程度制限され、低域側は前述のように雑音の抑圧
に重きを置く必要がある。
この観点からしても、第3図に示す特性の可変抵抗を用
いなければならない従来の画質回路は難点を有する。
また、従来の画質調整回路においては、画質調整の調整
範囲を広くするには可変抵抗5の全抵抗は固定抵抗50
に比して十分大きくとる必要があるが、トランジスタQ
1のエミッタインピーダンスをZ=R5+R5oとする
と、トランジスタQ1の入力インピーダンスZiはZi
=hfeZ(hfe : )ランジスタQ1の電流増幅
率)となり、抵抗R5は抵抗R5oに比して十分大きい
ので前記入力インピーダンスZiは可変抵抗である抵抗
5の摺動子の位置で大きく変化する。
これにより、画質調整の為に抵抗5を変化させることに
より前段の映像増幅回路のコントラスト利得に影響が及
び再生画像が劣化する。
本考案は上記の点に鑑みなされたものであり、上述の難
点を解消した画質調整回路を提供することを目的とする
以下、本考案の代表的実施例につき以下に説明する。
第4図は本考案に係る画質調整回路の一実施例を示す回
路図であり、トランジスタQ2のベースには、入力端子
T3が接続されこの入力端子T3と基準電位間には抵抗
20が接続され、前記トランジスタQ2のコレクタと基
準電位間には抵抗21.インダクタンス22.コンテ゛
ンサ23が並列に接続される。
また前記トランジスタQ2のコレクタと出力端子T4間
にはコンテ゛ンサ24と抵抗25との直列回路が介在接
続される。
前記入力端子T3と出力端子T4間には抵抗26が接続
され、更にこの抵抗26と前記出力端子間には抵抗27
とインダクタンス28との並列回路が介在接続される。
この抵抗27と前記抵抗26との接続点と電源端子Vc
e間には、抵抗29が接続されこの抵抗29と並列に抵
抗30とコンテ゛ンサ31との直列回路が接続される。
そして、前記電源端子Vccと前記トランジスタQ2の
エミッタ間には抵抗32と制御回路33の直列回路がさ
れ、この制御回路33は可変抵抗34.この可変抵抗3
4の一端と摺動子間に接続したコンテ゛ンサ35、及び
前記可変抵抗34の他端と前記摺動子間に接続したコン
デンサ36とインダクタンス37の直列回路よりなる。
上記のような回路構成による本考案の一実例の動作を説
明するに入力端子T2より供給される映像信号の一部は
抵抗26を介し抵抗29 、30コンテ゛ンサ31から
なる積分回路を経るとともに抵抗27、インダクタンス
28との並列回路で形成されるローパスフィルタを経て
出力端子T4に至る。
また、映像信号の一部はトランジスタQ2のコレクタ負
荷を形成する抵抗21.インダクタンス22゜コンテ゛
ンサ23の並列回路により2次微分された後、コンデン
サ24、抵抗25よりなるローパスフィルタを経て前記
出力端子T4で前記バイパスフィルタの出力と合成され
る。
前述した2次微分の量は制御回路33によりその量が制
御されるが、この制御回路33の他端と摺動子間には高
周波成分(雑音として目立つ2〜3.5MHzを含む。
)に関しトランジスタQ2に対して負帰還作用をなすイ
ンダクタンス37を接続しである。
このインダクタンス37は、前記抵抗34の摺動子を抵
抗値が最小となるように設定した際、制御回路33は等
価的に第5図に示すように書ける。
第5図中、コンテ゛ンサ40は可変抵抗34の両端間に
存在する浮遊容量を等価的に表わしたものである。
この等価浮遊容量40はインダクタンス37により相殺
されると同時に、前記インダクタンス37(通常は数1
0マイクロヘンリー)は雑音として目立つ2〜3.5M
Hz成分に対して負帰還素子として働き、2〜3.5M
Hzの利得は相対的に下がり、画質調整に伴う雑音が画
面上に現われるのを抑止する。
第6図は可変抵抗を最小としたときの、周波数−ゲイン
特性を従来の画質調整回路と本考案に係る画質調整回路
の特性と比較して示した特性図であり、同図中破線は従
来の画質調整回路の特性を示す。
第6図から明らかなように、従来画面上で雑音として目
立つ2〜3.5MHz近辺の周波数に対する利得を抑え
ることができず、再生画の雑音を抑止し得ながったのに
対し、同図中実線で示すように、本考案に係る画質調整
回路では2〜3.5MHz付近での利得をインダクタン
ス37による帰還作用によって抑えるので画質調整によ
る再生再像での雑音を抑圧し得る。
このようにコイル37の帰還作用により雑音の抑圧をし
得るとともに制御回路の可変抵抗は、従来のように第3
図に示す特性の可変特性に拘束されることはない。
また、第7図は本考案に係る画質調整回路の他の実施例
の制御回路330を示す回路図であり、第4図に示した
実施例にインダクタンス37と相まり共振回路を形成す
るコンテ゛ンサ38.ダンピング抵抗39を追加したも
のである。
この実施例においては前記コンテ゛ンサ38は、インダ
クタンス37と2〜3.5MHz付近で共振するような
容量値に設定してあり、この周波数帯における帰還作用
をより確実にして再生画像における雑音を抑止する。
尚抵抗39はダイビング作用を呈するがこの抵抗は省略
することができる。
また、従来例と異なり可変抵抗34の一端と他端間は交
流成分流路を形成しているので画質調整のために可変抵
抗34の摺動子を動かした場合においてもコントラスト
の劣化を生ずることはない。
以上の記載から明らかなように、本考案に係る画質調整
回路によれば、画質調整に際して画像再生時に雑音とし
て目立つ2〜3.5MHz成分の利得を適正に抑圧する
とともに、従来画質調整時に画質調整に伴ない0.5〜
1dBのコントラストゲインの変化を生じたのをコント
ラスト量に影響を及ぼすことなく画質調整を行うことが
できる。
更には、画質調整に供する可変抵抗も従来、雑音抑止の
観点から第3図に示す特性のものに拘束されていたが本
考案によれば調整用の可変抵抗の特性はこのようなもの
に拘束されることはない。
【図面の簡単な説明】
第1図は2次微分による画質調整図の原理を示すブロッ
ク図、第2図は従来の画質調整回路を示す回路図、第3
図は従来の画質調整回路の可変抵抗に要求される可変抵
抗の特性図、第4図は本考案に係る画質調整回路を示す
回路図、第5図は本考案に係る画質調整回路の動作を説
明するに供する等価回路図、第6図は従来と本考案に係
る画質調整回路の特性の比較を示す特性図、第7図は本
考案に係る画質調整回路の他の実施例を示す回路図。 T3・・・・・・入力端子、T4・・・・・・出力端子
、Q2・・・・・・トランジスタ、21.22.23・
・・・・・2次微分回路、33゜330・・・・・・制
御回路、27.28・・・・・・分離手段、24.25
・・・・・・合成手段、38・・・・・・コンデンサ、
39・・・・・・インダクタンス。

Claims (1)

  1. 【実用新案登録請求の範囲】 映像信号が供給される入力端子と、 この入力端子にベース側が接続されたトランジスタと、 このトランジスタのコレクタ側に接続した2次微分回路
    と、 前記トランジスタのエミッタ側に一方端が接続され他方
    端が付勢電圧供給端に接続された可変抵抗と、この可変
    抵抗の前記−前端と可変端子間に接続した第1のコンデ
    ンサと、前記可変抵抗の他方端に一方端を接続したイン
    ダクタンス素子と、このインダクタンス素子の他方端と
    前記可変抵抗の可変端子間に接続した第2のコンデンサ
    とを有する制御回路と、 前記入力端子に供給される映像信号中の低域成分を出力
    端子に分離する手段と、 この分離手段により得られる映像信号中の低域成分を前
    記2次微分回路出力信号とを前記出力端子にて合成する
    手段とからなることを特徴とする画質調整回路。
JP1978015585U 1978-02-13 1978-02-13 画質調整回路 Expired JPS587741Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1978015585U JPS587741Y2 (ja) 1978-02-13 1978-02-13 画質調整回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1978015585U JPS587741Y2 (ja) 1978-02-13 1978-02-13 画質調整回路

Publications (2)

Publication Number Publication Date
JPS54120324U JPS54120324U (ja) 1979-08-23
JPS587741Y2 true JPS587741Y2 (ja) 1983-02-10

Family

ID=28837540

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1978015585U Expired JPS587741Y2 (ja) 1978-02-13 1978-02-13 画質調整回路

Country Status (1)

Country Link
JP (1) JPS587741Y2 (ja)

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49107228U (ja) * 1972-12-28 1974-09-13

Also Published As

Publication number Publication date
JPS54120324U (ja) 1979-08-23

Similar Documents

Publication Publication Date Title
US2843671A (en) Feed back amplifiers
US4432097A (en) Tone control circuit
JPS587741Y2 (ja) 画質調整回路
US4071782A (en) Phaseless equalizer
US2282381A (en) Amplifier
US4422095A (en) Video tone control circuit
US4547819A (en) Magnetic pickup preamplifier
JPH03130967A (ja) 磁気再生ヘッドアンプ
JP2658102B2 (ja) 周波数特性調整回路
JPS5994972A (ja) ダイナミツク雑音フイルタ
US3461234A (en) Continuous video peaking control circuit
US3467770A (en) Dual channel automatic control circuit
JPH0248965Y2 (ja)
JPH0286221A (ja) 受信機とトーン・コントロール回路
JPH0369444B2 (ja)
EP0736973B1 (en) Integrated circuit, variable filter adjusting method therefor, and electronic equipment using the same
JPH0137027B2 (ja)
JPH1075156A (ja) 並列共振回路の自動周波数調整装置
JP3393240B2 (ja) アクティブバンドパスフィルタ及びこれを用いた記録情報再生装置
JP2547736B2 (ja) 画質調整回路
JPS6313482A (ja) 磁気記録再生装置
US2396507A (en) Variable filtering and timing method and system
JPS6339145B2 (ja)
KR910003572Y1 (ko) Vtr의 화질윤곽조절 녹화재생회로
JP3630742B2 (ja) 再生装置