JPS5830787A - ブラウン管表示図形のぬりつぶし装置 - Google Patents
ブラウン管表示図形のぬりつぶし装置Info
- Publication number
- JPS5830787A JPS5830787A JP56128878A JP12887881A JPS5830787A JP S5830787 A JPS5830787 A JP S5830787A JP 56128878 A JP56128878 A JP 56128878A JP 12887881 A JP12887881 A JP 12887881A JP S5830787 A JPS5830787 A JP S5830787A
- Authority
- JP
- Japan
- Prior art keywords
- block
- screen
- memory
- dots
- ray tube
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000001360 synchronised effect Effects 0.000 claims description 2
- 102100030551 Protein MEMO1 Human genes 0.000 claims 1
- 101710176845 Protein MEMO1 Proteins 0.000 claims 1
- 238000004040 coloring Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 6
- 239000003795 chemical substances by application Substances 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
この発明はブラウン管表示装置(以下CRTと略記する
)の映倫面上の図形をぬりつぶす為の装置に関するもの
である。
)の映倫面上の図形をぬりつぶす為の装置に関するもの
である。
従来この種の装置として第1図に示すものがあった。第
1図において(1)はプロセッサ、(2)は画面ドツト
メモリ、(3)はCRT入力用ビデオ信号、(4)は画
面ドツトメモリ書込み信号、(5)は画面ドツトメモリ
読出し信号、(6)はCRT 、 (7)はライトベン
、(8)はドツト位置信号である。第2図は第1図の画
面ドツトメモリ(2)の内容の一例を示し、0!力は、
たとえば、論理「1」の信号が記憶されている範囲であ
る。
1図において(1)はプロセッサ、(2)は画面ドツト
メモリ、(3)はCRT入力用ビデオ信号、(4)は画
面ドツトメモリ書込み信号、(5)は画面ドツトメモリ
読出し信号、(6)はCRT 、 (7)はライトベン
、(8)はドツト位置信号である。第2図は第1図の画
面ドツトメモリ(2)の内容の一例を示し、0!力は、
たとえば、論理「1」の信号が記憶されている範囲であ
る。
CRT (6)映倫面のX軸(水平軸)方向においては
ΔXの間隔で、X軸忙直角なY軸(垂直軸)方向忙はΔ
Yの間隔で配列されているドツトを考え、ΔX及びΔY
を充分に小さくすると、このドツトの輝度によって任意
の図形をCRT映像面上に表示することができる。画面
ドツトメモリ(2)にはCRT映像面上におけるドツト
のX−Y座標上の位置に対応したアドレスに当該ドツト
の輝度情報が記憶゛されている。以下説明の便宜のため
最も簡単な白黒のブラウン管を考え輝度情報は白又は黒
の2値であるとすれば、画面ドツトメモリ(2)内のぬ
シつぶすべき領域内のドラ)Kけ白を表わす論理(仮に
論理「1」とする)の信号が記憶されている。
ΔXの間隔で、X軸忙直角なY軸(垂直軸)方向忙はΔ
Yの間隔で配列されているドツトを考え、ΔX及びΔY
を充分に小さくすると、このドツトの輝度によって任意
の図形をCRT映像面上に表示することができる。画面
ドツトメモリ(2)にはCRT映像面上におけるドツト
のX−Y座標上の位置に対応したアドレスに当該ドツト
の輝度情報が記憶゛されている。以下説明の便宜のため
最も簡単な白黒のブラウン管を考え輝度情報は白又は黒
の2値であるとすれば、画面ドツトメモリ(2)内のぬ
シつぶすべき領域内のドラ)Kけ白を表わす論理(仮に
論理「1」とする)の信号が記憶されている。
すなわち、第2図において斜線を施した領域な環内には
論理「1」を配憶する1ビツトの記憶素子が配列されて
いる。第2図に示すような記憶内容の画面ドツトメモリ
(2)をCRT (6)の走査に同期長た読出し信号(
5)で読出してビデオ信号(3)としCRT (6)
4C入力すると、第2図に相似の図形をCRT (6)
映倫面上に表示することができる。
論理「1」を配憶する1ビツトの記憶素子が配列されて
いる。第2図に示すような記憶内容の画面ドツトメモリ
(2)をCRT (6)の走査に同期長た読出し信号(
5)で読出してビデオ信号(3)としCRT (6)
4C入力すると、第2図に相似の図形をCRT (6)
映倫面上に表示することができる。
第2図に示す画面ドツトメモリ(2)の内容を入力する
には、たとえば、CRT(6)を走査しながら、その映
倫面上で領域(ハ)の部分にライトベン(7)を当てれ
ば、ライトベン(7)の位置K CRTの輝点が来たと
きドツト位置信号(8)のパルス信号が発せられる。
には、たとえば、CRT(6)を走査しながら、その映
倫面上で領域(ハ)の部分にライトベン(7)を当てれ
ば、ライトベン(7)の位置K CRTの輝点が来たと
きドツト位置信号(8)のパルス信号が発せられる。
他方、画面ドツトメモリ(2)内の1ビツトの記憶素子
の配列をCRT (6)の走査と同期して走査しておれ
ばドツト位置信号(8)が発せられた時点゛に走査され
ている記憶素子に論理「1」の信号が書□込まれる。
の配列をCRT (6)の走査と同期して走査しておれ
ばドツト位置信号(8)が発せられた時点゛に走査され
ている記憶素子に論理「1」の信号が書□込まれる。
従来の装置は以上のよう゛に構成されているので′、1
轟1、ヤ□オヶイ、i8、ど。。つ ぶした図形を構成するすべてのドツトに対して画面ドツ
トメモリへの書込みを行わねばならず、多大の時間を費
しても図形のぬシつぶしがなかなか完成しないという欠
点があっ起。
轟1、ヤ□オヶイ、i8、ど。。つ ぶした図形を構成するすべてのドツトに対して画面ドツ
トメモリへの書込みを行わねばならず、多大の時間を費
しても図形のぬシつぶしがなかなか完成しないという欠
点があっ起。
この発明は上記のような従来のものの欠点を除去するた
めになされたもので、CRT映像面のすべてのドツトを
矩形のブロックに分解し、ブロック単位のぬりつぶしを
自動的に行って図形のぬシっぷし門短時間で処理するデ
とができる装置を提供することを目的としている。
めになされたもので、CRT映像面のすべてのドツトを
矩形のブロックに分解し、ブロック単位のぬりつぶしを
自動的に行って図形のぬシっぷし門短時間で処理するデ
とができる装置を提供することを目的としている。
以下、図面によってこの発明の詳細な説明する。第3図
はこの発明の一実施例を示すブロック図で、第3図にお
いて第1図と同一符号は同−又は相当部分を示し、(9
)aライトペン、αOけブロック位置信号、aカはプロ
セッサ、(2)はコードメモリ、o3バコードメモリ書
込み信号、04けブロン)aエネレータ、o9Fiブロ
ックデータ信号、(ロ)は画面ドツトメモリ(2)出力
信号、α71Fiブロツクジ工ネレータ出力信号、α椴
ハオア回路である。
はこの発明の一実施例を示すブロック図で、第3図にお
いて第1図と同一符号は同−又は相当部分を示し、(9
)aライトペン、αOけブロック位置信号、aカはプロ
セッサ、(2)はコードメモリ、o3バコードメモリ書
込み信号、04けブロン)aエネレータ、o9Fiブロ
ックデータ信号、(ロ)は画面ドツトメモリ(2)出力
信号、α71Fiブロツクジ工ネレータ出力信号、α椴
ハオア回路である。
また第4図は第3図の回路における画面ドツトメモリ(
2)の記憶内容を示し、斜線を施した領域(2)内に配
列された記憶素子KFi論理「1」の信号が記憶される
。第4図において円内の斜線を施してない部分は第5図
において斜線を施した領域(至)と同一であって、領域
(至)の部分はブロック単位で記憶される。1個のブロ
ックはX軸方向にMドツト、Y軸方向にNドツト配列さ
れたMN個のドツト(M及びNはそれぞれ任意の整数)
から構成され、第5図に示す正方形の区画がそれぞれ1
ブロツクである。各ブロックはCRT映像面上の位置に
対応してブロックアドレスが定められ、このブロックア
ドレスがコードメモリ(6)K記憶される。コードメモ
リ(6)から読出されたブロックデータ信号(至)によ
シ当該ブロック内のすべてのドツトをぬりつぶす信号を
発生するブロックジェネレータαゆはCRT映像面上に
文字を表示する場合のキャラクタジェネレータと同様の
動作をするが、キャラクタジェネレータは異なる文字に
対しては異なるキャラクタジェネレータを用いねばなら
ぬ(当該文字のコードにより選定する)が、ブロックジ
ェネレータ(14の場合は当該ブロック内の全ドツトを
ぬりつぶせばよいので、どのブロックに対しても同一の
ブロックジェネレータQ4を用いればよく、そのブロッ
クの位置がブロックアドレスによシ定められればよい。
2)の記憶内容を示し、斜線を施した領域(2)内に配
列された記憶素子KFi論理「1」の信号が記憶される
。第4図において円内の斜線を施してない部分は第5図
において斜線を施した領域(至)と同一であって、領域
(至)の部分はブロック単位で記憶される。1個のブロ
ックはX軸方向にMドツト、Y軸方向にNドツト配列さ
れたMN個のドツト(M及びNはそれぞれ任意の整数)
から構成され、第5図に示す正方形の区画がそれぞれ1
ブロツクである。各ブロックはCRT映像面上の位置に
対応してブロックアドレスが定められ、このブロックア
ドレスがコードメモリ(6)K記憶される。コードメモ
リ(6)から読出されたブロックデータ信号(至)によ
シ当該ブロック内のすべてのドツトをぬりつぶす信号を
発生するブロックジェネレータαゆはCRT映像面上に
文字を表示する場合のキャラクタジェネレータと同様の
動作をするが、キャラクタジェネレータは異なる文字に
対しては異なるキャラクタジェネレータを用いねばなら
ぬ(当該文字のコードにより選定する)が、ブロックジ
ェネレータ(14の場合は当該ブロック内の全ドツトを
ぬりつぶせばよいので、どのブロックに対しても同一の
ブロックジェネレータQ4を用いればよく、そのブロッ
クの位置がブロックアドレスによシ定められればよい。
第3図において第1図と同一符号の部分は同一の動作を
するのでその説明を省略する。ブロックアドレスをコー
ドメモリ(2)K入力するにはCRT (6)を走査し
この走査に同期してコードメモリ(6)内の1ピツトの
記憶素子の配列を走査しておれば、ライトペン(9)が
1ブロツク内のいずれかのドツトに当てられているとき
ブロック、位置信号α0が発生しその時点で走査されて
いる記憶素子に論理「1」の信号が書込まれる。第5r
!2′□に領域(イ)として示すブロックの数は少なく
この各ブロックに対応する各記憶素子に論理「1」の信
号を書込むことは短時間で完了する。次に、第1図につ
いて説明したと同様の方法により画面ドツトメモ’)
(2) [第4図の領域(イ)に示す書込みを行う。領
域(イ)の面積は第2図の領域a!■の面積よりけるか
に狭いので短時間で書込むことができる。
するのでその説明を省略する。ブロックアドレスをコー
ドメモリ(2)K入力するにはCRT (6)を走査し
この走査に同期してコードメモリ(6)内の1ピツトの
記憶素子の配列を走査しておれば、ライトペン(9)が
1ブロツク内のいずれかのドツトに当てられているとき
ブロック、位置信号α0が発生しその時点で走査されて
いる記憶素子に論理「1」の信号が書込まれる。第5r
!2′□に領域(イ)として示すブロックの数は少なく
この各ブロックに対応する各記憶素子に論理「1」の信
号を書込むことは短時間で完了する。次に、第1図につ
いて説明したと同様の方法により画面ドツトメモ’)
(2) [第4図の領域(イ)に示す書込みを行う。領
域(イ)の面積は第2図の領域a!■の面積よりけるか
に狭いので短時間で書込むことができる。
CRTの走査に同期した読出し信号(5)によって画面
ドツトメモリ′(2)を読出し、読出し信号(5)の上
位のビットをブロックアドレスとして使うことができる
ので、そのブロックアドレスでコードメモリ(2)内の
記憶を読出し、こうして読出されたブロックデータ信号
(至)が論理「1」の間はブロックジェネレータα→か
ら出力するすべてのドツトを論理「1」にすれば、画面
ドツトメモリ出力信号(至)では“第4図領域(イ)内
の全ドツトが論理「1」となり、ブロックジェネレータ
出力信号では第5図領域翰内の全ドツトが論理「1」と
なり、オア回路0→の出力のビデオ信号(3)では第2
図の領域(ハ)内の全ドツトが論理「1」となる。
ドツトメモリ′(2)を読出し、読出し信号(5)の上
位のビットをブロックアドレスとして使うことができる
ので、そのブロックアドレスでコードメモリ(2)内の
記憶を読出し、こうして読出されたブロックデータ信号
(至)が論理「1」の間はブロックジェネレータα→か
ら出力するすべてのドツトを論理「1」にすれば、画面
ドツトメモリ出力信号(至)では“第4図領域(イ)内
の全ドツトが論理「1」となり、ブロックジェネレータ
出力信号では第5図領域翰内の全ドツトが論理「1」と
なり、オア回路0→の出力のビデオ信号(3)では第2
図の領域(ハ)内の全ドツトが論理「1」となる。
なお、上記実施例では白黒のCRTについて説明したが
カラーCRTに対してもこの発明を同様に応用すること
ができる。
カラーCRTに対してもこの発明を同様に応用すること
ができる。
以上のようKこの発明によればドツト単位にぬりつぶす
手段とブロック単位にぬりつぶす手段とを備えたので、
大きな面積の図形を短時間でぬりつぶすことができる効
果がある。
手段とブロック単位にぬりつぶす手段とを備えたので、
大きな面積の図形を短時間でぬりつぶすことができる効
果がある。
第1図は従来の装置を示すブロック図、第2図は第1図
の画面ドツトメモリの内容を示す図、第3図はこの発明
の一実施例を示すブロック図、第4図は第3図の画面ド
ツトメモリの内容を示す図、第5図は第3図のコードメ
モリの内容を示す図である。 (1) 、 Ql)・−・プロセッサ゛、(2)・・・
画面ドツトメモリ、(6)・・・CRT 、 (7)
、 (9)・・・ライトベン、αつ・・・コードメモリ
、α4・・・ブロックジェネレータ。 なお、図中同一符号は同−又は相当部分を示す。 代理人 葛 野 信 − 第1図
の画面ドツトメモリの内容を示す図、第3図はこの発明
の一実施例を示すブロック図、第4図は第3図の画面ド
ツトメモリの内容を示す図、第5図は第3図のコードメ
モリの内容を示す図である。 (1) 、 Ql)・−・プロセッサ゛、(2)・・・
画面ドツトメモリ、(6)・・・CRT 、 (7)
、 (9)・・・ライトベン、αつ・・・コードメモリ
、α4・・・ブロックジェネレータ。 なお、図中同一符号は同−又は相当部分を示す。 代理人 葛 野 信 − 第1図
Claims (1)
- 【特許請求の範囲】 ブラウン管映像面においてX軸方向にはΔXの間隔で、
上記X軸方向に直角なY軸方向にはΔYの間隔で配列さ
れるドツトの輝度によって上記映像面上に図形を表示す
るブラウン管表示装置と、このブラウン管表示装置の映
像面上のすべてのドツトの輝度情報を当該ドツトのX軸
及びY軸上の位置をアドレスとして記憶する画面ドツト
メモリと、 上記すべてのドツトをX軸方向Mドツト、Y軸方向Nド
ツトから構成されるブロックに分ち各ブ日ツクに当該ブ
ロックの上記映倫面上6位置忙対応するブロックアドレ
スを付し所望の位置のブロックのブロックアドレスを記
憶するコードメモリと、 上記映像面上のぬりつぶすべき領域内に完全に含まれる
ブロックのブロックアト0レスを上記コードメモリに格
納する手段と、 上記映像面上のぬりつぶすべき領域内xtまれるドツト
のうち少くとも上記コードメモ13 K格納されたブロ
ックアドレスのブロックに含まれないドラ)AC対する
所定の輝度情報を上記画面ト°ットメモリに格納する手
段と、 上記ブラウン管表示装置の走査に同期したアト。 レスによ抄上記画面ドツトメモ1ノ及び上記コードメモ
リを読出す手段と、 上記コードメモリから読出されたブロックアト0レスを
入力し上記ブラウン管表示装置の走査に同期し当該ブロ
ックのすべてのト°ツ)K対し上記所定の輝度情報を与
えて出力するブロックジェネレータと、 このブロックジェネレータの出力と上記画面ドツトメモ
リの出力との論理和信号を上記ブラウン管表示装置に入
力するオア回路とを備えたブラウン管表示図形のぬりつ
ぶし装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56128878A JPS5830787A (ja) | 1981-08-18 | 1981-08-18 | ブラウン管表示図形のぬりつぶし装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP56128878A JPS5830787A (ja) | 1981-08-18 | 1981-08-18 | ブラウン管表示図形のぬりつぶし装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5830787A true JPS5830787A (ja) | 1983-02-23 |
Family
ID=14995582
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP56128878A Pending JPS5830787A (ja) | 1981-08-18 | 1981-08-18 | ブラウン管表示図形のぬりつぶし装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5830787A (ja) |
-
1981
- 1981-08-18 JP JP56128878A patent/JPS5830787A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4626838A (en) | Filled shaped generating apparatus | |
US4742344A (en) | Digital display system with refresh memory for storing character and field attribute data | |
US4303986A (en) | Data processing system and apparatus for color graphics display | |
CA1146682A (en) | Graphics display apparatus | |
US4075620A (en) | Video display system | |
US4668947A (en) | Method and apparatus for generating cursors for a raster graphic display | |
JPS59500024A (ja) | コンピユ−タが作るラスタ・グラフイツク・システムの表示を制御する方法および装置 | |
US4570161A (en) | Raster scan digital display system | |
GB2104355A (en) | Scrolling text and grapic data in selected windows of a grapic display | |
KR910001564B1 (ko) | 칼라 텍스트 및 그래픽 생성용 컴퓨터 디스플레이 시스템 | |
US5371519A (en) | Split sort image processing apparatus and method | |
US4309700A (en) | Cathode ray tube controller | |
US4011556A (en) | Graphic display device | |
US4720803A (en) | Display control apparatus for performing multicolor display by tiling display | |
JPS5830787A (ja) | ブラウン管表示図形のぬりつぶし装置 | |
JPS60101637A (ja) | テキスト表示システム | |
JPS6326913B2 (ja) | ||
JPH042958B2 (ja) | ||
JPS60144789A (ja) | 文字図形表示制御装置 | |
JP3115634B2 (ja) | 画像表示装置 | |
JPS6362750B2 (ja) | ||
JPS58194090A (ja) | デイスプレイ装置 | |
JP3120118B2 (ja) | 画像表示装置 | |
JPS62192865A (ja) | 図形表示装置 | |
JPS58129473A (ja) | メモリ制御方式 |