JPS5824254A - パケツトバツフアフリ−方式 - Google Patents

パケツトバツフアフリ−方式

Info

Publication number
JPS5824254A
JPS5824254A JP56122308A JP12230881A JPS5824254A JP S5824254 A JPS5824254 A JP S5824254A JP 56122308 A JP56122308 A JP 56122308A JP 12230881 A JP12230881 A JP 12230881A JP S5824254 A JPS5824254 A JP S5824254A
Authority
JP
Japan
Prior art keywords
packet
free
packets
buffer
storage memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP56122308A
Other languages
English (en)
Other versions
JPS6332301B2 (ja
Inventor
Yoshiaki Yomo
四方 義昭
Kenichiro Yoshida
健一郎 吉田
Kinzaburo Yoshie
吉江 金三郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP56122308A priority Critical patent/JPS5824254A/ja
Publication of JPS5824254A publication Critical patent/JPS5824254A/ja
Publication of JPS6332301B2 publication Critical patent/JPS6332301B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は通信制御装置(CCE)のパケット格納用メモ
リ(PM)  内のバケットバッファフリ一方式に関す
るものである。
第1図はCCXと中央処理装置CPUとの構成を示すプ
ルツク図で、CPUは中央制御装置(CC) とメモリ
装置(MM)によシ構成され、CCHはブロック転バッ
ファフリー制御メそり(BFM)によシ構成される。
第1図においてCCXは回線からパケットを受信すると
、骸パケットの一部をPMに格納し、他部をcpvへ転
送する。cpvは受信したパケットをKMに格納し、ル
ーティング処理勢を実施した後、該受信したパケットを
CCXへ逆転送する。CCXはCPUから指定された回
線へ送出する。その後該パケットを受信した相手装置か
ら受信したことを確認する応答パケットが返送されてく
るまで、CPUおよび2M内の諌パケットバッファを保
持し、CPUが受信装置からの応答を確認し九後、両バ
ッファをフリーする。しかし従来はPMのバッファを7
リーする場合には、CPUが専用命令を用いてCCXに
指示する方法を採っていたため、命令編集処理、命令送
出処理およびCCEからの結果報告後純理等cpvの処
理負荷が大きくなるという欠点かの中に含めて行うこと
によシ、バッファフリーのためのCPU処理負荷を軽減
することにある。
本発明の実施例について図を用いて以下説明する。
第1図において、CCは、パケットを送信した相手装置
から該パケットの受信確認応答が返送されてきたことを
確認すると、KMおよびCCEOPH内にバッファリン
グしているパケットを7リーする必要がある。しかしp
x内のパケットについては、CCは即刻フリーすること
をCCXに命令せず、次に同一相手装置に対してパケッ
トを送信するまで待合せる。そして次に骸同−相手装置
へパケットを送信する際、送信パケットの先頭に付加し
たCCX制御情報中に、該装置向けの回線対応のバッフ
ァフリー数を書込んでCCEに通知する。CCE制御情
報の構成を第2図に示す。第2図においてPHIはCP
Uかも転送するパケットと結合して回線へ送出すべきパ
ケットが格納されているPMのアドレスを、PDLは回
線へ送出すべきパケット長をBFNはバッファ7り一数
を夫々示す。CCX中のRFCはパケットを回線へ送出
する場合、BFH内の該回線対応の制御エリア(第3図
参照)に、送信を終了し7リー待ちとなったパケットの
pxアドレスを登録するとともに、7リーパツ7アテー
ルポインタ(yrp )を更新する。さらにRFCは送
信デ  1−タの先頭(D CCX制御情報中のバッフ
ァフリー数に示された数だけpx内にバッファリングし
たパケットをフリーする。この場合7リーすべき)(ケ
ラトはBFMに登録されてシシ、BFH内の7リーバツ
フアヘツドポインタ(yxp )に示すアドレスに登録
されているパケットより、ccから指示された数だけパ
ケットをフリーするとともに、FHPを更新する。
第5図はJPN内の制御エリアの構成を示す図である。
FMPはフリー待ちの先頭パケットのPHア1ドレスを
登録する制御エリアを指示する7リーパツ7アヘツドポ
インタであ1、prpは、フリー待ちO最終パケットの
PMアドレスを登録する制御エリアを指示するフリーバ
ッファテールポインタである。これら制御エリアは、各
回線対応に一面を設置し、?Xアドレスを登録する際に
は一定の繰シ返し幅をもってサイクリックに使用する。
以上説明したように本発明によるとCPUはCCXの?
Iにバッファリングされたパケットをフリーするための
専用命令をCCXに対して送出する必要が無いえめ、c
pvの処理負荷が減シ、処理能力が向上するという利点
がある。
【図面の簡単な説明】
第1図はCPU 、CCEのブqツク構成図、第2図は
cpvからCCXへ転送するCCE制御情報、第3図は
BFHの構成図である。 CCE・・・通信制御装置、cpv−・・中央処理装置
、CC−・・中央制御装置、MM−・・メモリ装置、I
ITC−・ブロック転送制御部、PM・・・パケット格
納用メモリ、−数、FT1’−・・フリーバッファテー
ルポインタ、FHP−・フリーバッツアヘッドポインタ
。 特許出願人 日本電信電話公社 代理人弁理士玉蟲久五部(外3名) 第1図 第2図 第3図

Claims (1)

    【特許請求の範囲】
  1. 通信制御装置が回線からパケットを受信した後、骸パケ
    ットの一部を該通信装置内のパケット格納用メモリに格
    納し、該パケットの他部を中央処理装置に転送し、パケ
    ット送信時には該通信制御装置内において前記両パケッ
    トを結合して回線へ送出するパケット送受信方式におい
    て、パケットを送信する際に、蚊通信制御装置内におい
    て該パケットが格納されているパケット格納用メモリア
    ドレスを、応答待ちパケット登録表に登録しておき、中
    央処理装置が相手装置からの受信応答を受信した場合に
    は、以後に該同一相手装置へ送信する最初のパケットの
    送信命令の中に、該通信制御装置内の該同一相手装置へ
    の応答待ちパケットのフリー数を書込み、該通信制御装
    置内において先に応答待ちパケット登録表に登録された
    パケットから指示されたフリー数だけフリーにするとと
    を特徴とするバケットバッファフリ一方式。
JP56122308A 1981-08-04 1981-08-04 パケツトバツフアフリ−方式 Granted JPS5824254A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56122308A JPS5824254A (ja) 1981-08-04 1981-08-04 パケツトバツフアフリ−方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56122308A JPS5824254A (ja) 1981-08-04 1981-08-04 パケツトバツフアフリ−方式

Publications (2)

Publication Number Publication Date
JPS5824254A true JPS5824254A (ja) 1983-02-14
JPS6332301B2 JPS6332301B2 (ja) 1988-06-29

Family

ID=14832737

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56122308A Granted JPS5824254A (ja) 1981-08-04 1981-08-04 パケツトバツフアフリ−方式

Country Status (1)

Country Link
JP (1) JPS5824254A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0192069A2 (de) * 1985-02-20 1986-08-27 Siemens Aktiengesellschaft Verfahren zum Übertragen von Datensignalen
US5077655A (en) * 1987-08-20 1991-12-31 Fujitsu Limited Communication control device in computer system

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0192069A2 (de) * 1985-02-20 1986-08-27 Siemens Aktiengesellschaft Verfahren zum Übertragen von Datensignalen
US5077655A (en) * 1987-08-20 1991-12-31 Fujitsu Limited Communication control device in computer system

Also Published As

Publication number Publication date
JPS6332301B2 (ja) 1988-06-29

Similar Documents

Publication Publication Date Title
KR20000028662A (ko) 컴퓨터, 정보 공유 시스템, 및 레프리카 동일성 유지 방법
US5892894A (en) Data re-transmission management scheme with improved communication efficiency
JPS6319113B2 (ja)
JPH0567092B2 (ja)
JPS5824254A (ja) パケツトバツフアフリ−方式
JPS6321388B2 (ja)
JP3213030B2 (ja) 通信制御方法
JP2750923B2 (ja) ネットワーク接続障害回避方式
JPH11127191A (ja) 電子メール送受信装置システム
JP2963121B2 (ja) ミクストモード装置
JPS6229256A (ja) フアクシミリ通信方式
JPH0230229A (ja) メッセージ処理装置
JPS60172861A (ja) 信号処理方式
JPH0294959A (ja) ファクシミリゲートウェイ方式
JPS6028349A (ja) 通信制御方式
JPH04312157A (ja) データ転送装置
JPH01131945A (ja) 通信制御装置
JPS5963831A (ja) デ−タ伝送方式
JPH05176000A (ja) データ中継装置
JPH04278732A (ja) 装置切り替え方式
JPS6155303B2 (ja)
JPH05260174A (ja) 擬似呼信号制御方式
JPS62125736A (ja) デ−タ転送装置
JPH02274044A (ja) ファクシミリ蓄積交換装置
JPH037444A (ja) フアクシミリ装置