JPS5820045A - スタツフ同期方式 - Google Patents

スタツフ同期方式

Info

Publication number
JPS5820045A
JPS5820045A JP11971581A JP11971581A JPS5820045A JP S5820045 A JPS5820045 A JP S5820045A JP 11971581 A JP11971581 A JP 11971581A JP 11971581 A JP11971581 A JP 11971581A JP S5820045 A JPS5820045 A JP S5820045A
Authority
JP
Japan
Prior art keywords
circuit
signal
phase
synchronization
phase shift
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11971581A
Other languages
English (en)
Other versions
JPH0158700B2 (ja
Inventor
Tetsuo Murase
村勢 徹郎
Takashi Wakabayashi
隆 若林
Hisanobu Fujimoto
藤本 尚延
Masahiro Shinbashi
新橋 雅宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP11971581A priority Critical patent/JPS5820045A/ja
Publication of JPS5820045A publication Critical patent/JPS5820045A/ja
Publication of JPH0158700B2 publication Critical patent/JPH0158700B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/07Synchronising arrangements using pulse stuffing for systems with different or fluctuating information rates or bit rates

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明はスタッフ同期方式のディジタル多重変換装置に
係シ受信側で同期はずれが生じ再度同期が復帰した場合
電圧制御発振器の引込む時間を早くするスタッフ同期方
式に関する。
複数の非同期ディジタル信号を多重化して周波数の高い
1本の信号にして伝送する場合一般的にスタッフ同期方
式が使用されている。
第1図に従来例のスタッフ同期方式のディジタル多重変
換装置のブ四ツク図を示し、内は送信部、(至)は受信
部を示してiる。
図中、1.2は送信チャンネル部、3.14はバイポー
ラ・エニボーツ変換部(以下B/VCONVI;t)%
 4 # 22tf=パy7yメ4L 5115はタイ
ミングパルス、6a位相比較器、7は多重化部、8はス
タッフ制御回路(ジャスティクイケージ嘗ン制御回路)
、9は多重化部、10は主発振器、11は送信側り胃ツ
ク発生回路、12゜24はエニボーラ・バイポーラ変換
部(以下ル1はデスタッフ制御回路、20.21は受信
チャンネル部、23は位相同期回路、25はAI8信号
発生器である。
動作としては8INより入力するバイポーラ符号の入力
低次群信号を、B/U C0NV 3にて瓢ニボーラ符
号に変換して、この信号よ抄タイオング抽出器5にて抽
出したタイミングパルスでバッツァメモリ4に書込む。
一方送信側クロック発生器11より入力低次群信号数に
比較して若干高めの同期化信号周波数をスタッフ制御回
路8に入力し、これによシ発するパルスによりバッファ
メモリ4の上記説明の書込まれた信号を読みとる。この
時スタッフパルスを挿入することによシ多重化部9にて
多重化する周波数偏差を吸収しでいる。
この時スタッフパルスを挿入したか、シ逢いかの情報を
スタック指定パルスとして別に多重化信号に重畳してい
る。又受信側にて同期をとるためのフレームパルス各種
のサービスパルス等も多重化信号に重畳されている。こ
のような各送信チャンネル部1.2等よシ送られる多重
化信号を多重化部9にて多重化し、U/BCONV12
にてバイポーラ符号に変換して受信側に送出する・受信
側ではB/UCONV14によシュエボーラ符号に変換
しタイ電ング抽出回路15により抽出されたタイZング
パルスで受信側クロック発生回路16を動作さし、フレ
ーム同期回路17にて、送信されてきたフレームパルス
にて同期をとシ分離部18にて各チャンネルに分離され
る。一方スタッフ指定パルスを検出してスタッフパルス
を信号と分離している。分離部18にて各チャンネルに
分離された後バッフアメそり22に書きこまれるが、ス
タッフパルス、スタッフ指定パルス、フレームパルス等
が挿入されているところはデスタッフ制御回路19より
の書き込みクロックにて書き込みクロックを禁止するこ
とにより除去を行っている。
バッフアメ屹す22に書込まれた信号は位相同期回路2
3の中の電圧制御発振器で平滑化された読み出しクロッ
クによって、低次群の元の信号として読み出されU/B
CONV24によシバイボーラ符号に変換されて、RO
UTより送出される。この時書き込みクロックと読み出
しクロックを位相同期回路23の中の位相比較回路によ
シ比較し読出しクロックを送信側入力低次群信号周波数
に追従するようにしている。しかし何等かの原因で受信
側の分離部13で同期はずれが生じた場合、信号の分離
が正確に行なわれずデスタッフ制御回路19よシの書き
込みクロックの周波数が位相同期回路23の中の電圧制
御発振器の引き込み範囲よシはすされっばなしの状態に
なりてしまり。この状態では同期が復期した後でも電圧
制御発振器が引き込むのに時間がかかるのでROUTよ
シの出力信号が正常にもどるまで時間がかかる欠点があ
る。又分離部13の同期がはずれている場合、Al8(
4号(ア2−ムインディケーシ嘗ンシグナル通常オール
11”)発生器25で検知し低次群に人Is信号を送出
することで、同期はずれを知らせることが一般に行なわ
れているが、位相同期回路23の中の電圧制御発振器が
引込み範囲をはずれている時はROUTの低次群への出
力信号の周波数もずれているので低次群の装置がλI8
信号を受信出来ないことが起こる欠点がある。
本発明の目的は上記の欠点をなくする丸めに受信側で同
期はずれが生じた場合、位相同期回路の中の電圧制御発
振器を中心周波数にロックし、低次群の装置が人I8信
号を受信出来ると共に、再度同期が復帰した場合直ちに
電圧制御発振器の引込みが行なわれ通信状態が直ちに正
常にもどるスタッフ同期方式の提供にある。
本発明は上記の目的を達成するためにスタッフ同期方式
によるディジ(タル多重変換装置において、受信側で同
期はずれが生じ九場合、受信側の位相同期回路の位相比
較回路への書き込みクロックを禁止することにより、位
相比較回路よシは読出しり四ツクがその11出力され電
圧制御発振器は中心周波数にロッ、りされ、低次群の装
置がAI8信号を受信出来ると共に同期が再度復帰した
場合速かに電圧制御発振器の引込みが可能となることを
特徴とする。
以下本発明の一実施例につき図に従って説明する口 第2図は本発明の実施例のスタッフ同期方式のディジタ
ル変換装置のブロック図で四状送信部、(ロ)は受信部
であり、第3図に位相同期回路のブロック図を示す。
図中第1図と同一機能のものは同一記号で示す。
17−はフレーム同期回路、19′はデスタッフ制御回
路、26は位相比較回路、27は低減r波器、28は増
幅器、29は電圧制御発振器である。
第2図にて第1図と異なる点は(至)に示す受信部のフ
レーム同期回路17’とデスタッフ制御回路19/間に
インヒビットの作用をする機能を持たせた点のみである
0従りて普通の動作は前記説明と同じである0しかし受
信部の分離部13で同期はずれが生じた場合、フレーム
同期回路17′にて検1出し、インヒビット信号にてデ
スタッフ制御回路゛19′よシの書き込みロック(#1
2図(ハ)のWCLK)の送出を禁示する。このことに
よシ第3図の位相比較回路26よシは読み出しクロック
(第3図ではRCLK)がその11出力され電圧制御発
振器29は中心周波数に四ツクされる。人I8信号発生
器25よシの人I8信号は該中心周波数のクロックで読
出され、低次群装置にROUTよシ送信されるので、低
次群装置はム!8信号を確実に受信出来第2図(ロ)に
示す高次群の受信部で障害が発生していることが判る。
次に同期はずれが復旧するとフレーム同期回路17′は
これを検出して、デスタッフ制御回路19′へのインヒ
ビットを解除する。
仁のことによシ書き込みり四ツクは位相同期回路230
位相比較回路26へ送られる。この時電圧制御発振器2
9は中心周波数付近で動作しているので直ちに書き込み
ロックを引込み正常状態にもどシ正常な通信状態となる
以上詳細に説明した如く本発明によれば受信側で同期線
ずれが生じた場合でも低次群装置は確実にAI8信号を
受信出来又、同期はずれが復帰した場合直ちに正常に戻
シ通信のとだえる時間を大幅に短縮出来る効果がある。
【図面の簡単な説明】
第1図は従来例のスタッフ方式のディジタル多重変換装
置のブロック図、第2図は本発明の実施例のスタッフ方
式のディジタル多重変換装置のブロック図、M3図は位
相同期回路のブロック図である。 図中1.2は送信チャンネル部、3.14はB7’U 
 C0NV、  4 、22aハy 7 yl 4 リ
、5゜15はタインング抽出器、6は位相比較器、7社
長重化部、8はスタッフ制御回路、9は多重化部、1G
は主発振器、11は送信側りpツク発生回路、12 、
24 ハtJ/B C0NV、 16ハ受(111/ 
ロyり発生回路、17.17’はフレーム同期回路、°
 沼8は分離部、[1,19’はデスタッフ制御回路、
20.21は受信チャンネル部、23は位相同期回路、
25はムI8信号発生器、26は位相比較回路、27は
低域r波器、2Bは増幅器、29は電圧制御発振器であ
る。 第2m − CB) 第3 閃

Claims (1)

    【特許請求の範囲】
  1. スタッフ同期方式によるディジタル多重変換装置におい
    て、受信側で同期はずれが生じた場合、受信側の位相同
    期回路6位相比較回路への書き込みクロックを禁示する
    ことを特徴とするスタッフ同期方式。
JP11971581A 1981-07-30 1981-07-30 スタツフ同期方式 Granted JPS5820045A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP11971581A JPS5820045A (ja) 1981-07-30 1981-07-30 スタツフ同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP11971581A JPS5820045A (ja) 1981-07-30 1981-07-30 スタツフ同期方式

Publications (2)

Publication Number Publication Date
JPS5820045A true JPS5820045A (ja) 1983-02-05
JPH0158700B2 JPH0158700B2 (ja) 1989-12-13

Family

ID=14768310

Family Applications (1)

Application Number Title Priority Date Filing Date
JP11971581A Granted JPS5820045A (ja) 1981-07-30 1981-07-30 スタツフ同期方式

Country Status (1)

Country Link
JP (1) JPS5820045A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02150820U (ja) * 1989-05-23 1990-12-27
US6956803B2 (en) 2001-07-20 2005-10-18 Samsung Electronics Co., Ltd. Apparatus for detecting abnormal states of laser dioxide power in an optical disk recording/reproducing device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02150820U (ja) * 1989-05-23 1990-12-27
US6956803B2 (en) 2001-07-20 2005-10-18 Samsung Electronics Co., Ltd. Apparatus for detecting abnormal states of laser dioxide power in an optical disk recording/reproducing device
US7061844B2 (en) 2001-07-20 2006-06-13 Samsung Electronics Co., Ltd. Apparatus for detecting abnormal states of laser power output power for an optical disc recording/reproducing device
US7336574B2 (en) 2001-07-20 2008-02-26 Samsung Electronics Co., Ltd. Apparatus for detecting abnormal states of laser diode power in an optical disc recording/reproducing device

Also Published As

Publication number Publication date
JPH0158700B2 (ja) 1989-12-13

Similar Documents

Publication Publication Date Title
JP2591295B2 (ja) フレーム位相同期方式
CA1313573C (en) Complex multiplexer/demultiplexer apparatus
JPH0828691B2 (ja) フレーム同期方式
JPS5820045A (ja) スタツフ同期方式
JPH0793612B2 (ja) ビデオ信号多重化方式およびその装置
JPH06268624A (ja) 同期確立チェック方式
JP3123511B2 (ja) 位相制御装置
JPS5820046A (ja) スタツフ同期方式
US5228037A (en) Line interface for high-speed line
JPS5820044A (ja) スタツフ同期方式
JPS6330822B2 (ja)
JPH04263531A (ja) ディジタル無線伝送方式
JP2725651B2 (ja) 予備回線監視方式
JP2937783B2 (ja) スタッフ同期方式
JPH0117627B2 (ja)
JP3527115B2 (ja) 非同期信号重畳装置及び分離装置
JPH10257037A (ja) 位相差吸収回路、送信装置、受信装置および波長多重伝送装置
JPH0335632A (ja) 中継局のスタッフ多重変換方式
JPS5811781B2 (ja) タジユウデイジタルカイセンモウノ ケツゴウブンキソウチ
JPH05292055A (ja) スタッフ同期装置
JPH07202868A (ja) データレート変換装置
JPH11239121A (ja) ディジタル通信装置
JPH0583224A (ja) スタツフ多重化装置
JPH05175950A (ja) フレーム同期方式
JPH08204677A (ja) 光伝送装置