JPS58191461A - Manufacture of semiconductor device - Google Patents

Manufacture of semiconductor device

Info

Publication number
JPS58191461A
JPS58191461A JP57074753A JP7475382A JPS58191461A JP S58191461 A JPS58191461 A JP S58191461A JP 57074753 A JP57074753 A JP 57074753A JP 7475382 A JP7475382 A JP 7475382A JP S58191461 A JPS58191461 A JP S58191461A
Authority
JP
Japan
Prior art keywords
transistor
polycrystalline silicon
film
silicon film
driver
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57074753A
Other languages
Japanese (ja)
Other versions
JPH049387B2 (en
Inventor
Shinji Onga
恩賀 伸二
Makoto Dan
檀 良
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Tokyo Shibaura Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp, Tokyo Shibaura Electric Co Ltd filed Critical Toshiba Corp
Priority to JP57074753A priority Critical patent/JPS58191461A/en
Publication of JPS58191461A publication Critical patent/JPS58191461A/en
Publication of JPH049387B2 publication Critical patent/JPH049387B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body
    • H01L27/06Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
    • H01L27/0688Integrated circuits having a three-dimensional layout

Abstract

PURPOSE:To enhance sharply the degree of integration of the circuit connected with MOS inverters of a large number like a ring oscillator, etc., by a method wherein the loading MOS transistor of the MOS inverter is formed stacking on the driving MOS transistor of the inverter. CONSTITUTION:Field oxide films 2 and a gate oxide film 3 are formed on a substrate 1, a polycrystalline silicon film 5 is deposited thereon, and etching is performed to form a gate electrode 51 and a drain contact electrode 52. The source region 6 and the drain region 7 of the driving MOS transistor are formed according to ion implantation. An SiO2 film 8 is stacked thereon, a polycrystalline silicon film 10 is deposited thereon, etching is performed, oxidation is performed to grow a gate oxide film 11, a gate electrode 12 is formed, and the source region 13 and the drain region 14 of the loading MOS transistor are formed according to ion implantation. An SiO2 film 15 is stacked thereon, and a ground wiring 161, the gate electrode 12 of the loading MOS transistor, and an electric power source wiring 162 to be connected to the drain region 14 are formed according to evaporation of an Al film and patterning.

Description

【発明の詳細な説明】 〔発明の技術分野〕 この発明はMOSインバータを含む半導体装置の製造方
法に係シ、特に単結晶シリコン基板およびこの上に層間
絶縁膜を介して堆積された多結晶シリコン膜にそれぞれ
MOB )ランジスタを形成してMOSインバータを構
成する方法に関する。
[Detailed Description of the Invention] [Technical Field of the Invention] The present invention relates to a method for manufacturing a semiconductor device including a MOS inverter, and particularly relates to a method for manufacturing a semiconductor device including a MOS inverter, and particularly relates to a method for manufacturing a semiconductor device including a MOS inverter, and in particular, a single crystal silicon substrate and a polycrystalline silicon deposited thereon via an interlayer insulating film. The present invention relates to a method for constructing a MOS inverter by forming MOB transistors on each film.

〔発明の技術的背景とその問題点〕[Technical background of the invention and its problems]

Mol集積回路における論理回路や発振回路として、し
ばしばエンノ・ンスメント/デイゾリーシ、ン型(E/
D型)あるいはエンノ・ンスメント/エンハンスメント
型(E/E型)の素子構成からなるMOSインバータが
用いられる。たとえば、n−チャネルE/E型からなる
リングオシレーターの回路図を第1図に示す、この回路
図でもわかるように構成要素となるMOSインバータが
多数縦続接続され、最終段の出力信号が第1段部に帰還
される構成となっている。これの構成要素となる1段の
MOSインバータの平面図を示すとおおむね第2図のご
とくになり、これがくりかえし横に並んでいるわけであ
る。この−かられかるように通常は比較幅の広いチャネ
ル幅WD1チャネル長LDのドライバ用MO8)ランジ
スタQs と比較的細長いチャネル@W5、チャネル長
LLの負荷用MOB )ランジスタQs からなる。
Ennomement/dissolution type (E/
A MOS inverter having an element configuration of D type or enhancement/enhancement type (E/E type) is used. For example, the circuit diagram of a ring oscillator consisting of an n-channel E/E type is shown in Figure 1. As can be seen in this circuit diagram, a large number of MOS inverters are connected in cascade, and the output signal of the final stage is transmitted to the first stage. The structure is such that it is returned to the stepped section. A plan view of a single-stage MOS inverter, which is a component of this, is roughly as shown in FIG. 2, and these are repeatedly arranged horizontally. As can be seen from this figure, it usually consists of a driver MOB transistor Qs with a relatively wide channel width WD1 and a channel length LD, and a relatively narrow channel @W5 and a load MOB transistor Qs with a channel length LL.

である。このことかられかるように占有面積としては、
特に負荷用MO8)ランジスタ部分が大きな面積金山め
ることになる。このことは集積回路の高密度化と言う観
点からみると、大きな問題である。もっとも第2図は、
問題点を明らかにするためあえてわかシやすいものを選
んだが、いづれにしてもドライバ及び負荷のMOS )
ランジスタともに形状の大きくなったものが対として同
一平面上にたくさん並ぶことはやはシチッlWJ積の有
効利用會考えると好ましくない。
It is. As can be seen from this, the occupied area is
In particular, the load MO8) transistor part requires a large area. This is a big problem from the viewpoint of increasing the density of integrated circuits. However, in Figure 2,
In order to clarify the problem, I deliberately chose something that is easy to understand, but in any case, the driver and load MOS)
It is not desirable to have a large number of transistors arranged in pairs on the same plane, considering the effective use of the WJ product.

〔発明の目的〕[Purpose of the invention]

この発明は上記の点に鑑み、MOSインバータを含む回
路の集積度を飛躊的に向上させることを可能とじ九牛導
体装置の製造方法を提供するものである。
In view of the above-mentioned points, the present invention provides a method for manufacturing a double conductor device that allows the degree of integration of a circuit including a MOS inverter to be dramatically improved.

〔発明の概要〕[Summary of the invention]

この発明においては、■MOSインバータを構成するド
ライバ用MOB )ランジスタを単結晶シリ、コン基板
に形成すること、および■この上に層間絶縁膜を介して
堆積した多結晶シリコン膜に負荷用MO8トランジスタ
を形成すること、を基本とする。またこの場合に、■ド
ライバ用MO8)ランジスタについては第1の多結晶シ
リコン膜を用いてf−)電極と同時にドレインコンタク
) ’Il&を形成すること、■負荷用MO8)ランジ
スタについては、第2の多結晶シリコン膜をエネルギー
ビームの走査照射によシ再結晶化処理を行い、かつこれ
をドライバ用MO8)ランジスタ領域上に残してノ譬タ
ーニングしてドライバ用MOSトランジスタのドレイン
コンタクト電極と接触する領域がソース領域となるよう
に形成すること、を特徴とする。
In this invention, ■ a driver MOB transistor constituting a MOS inverter is formed on a monocrystalline silicon substrate, and ■ a load MO8 transistor is formed on a polycrystalline silicon film deposited on this through an interlayer insulating film. The basic idea is to form a In this case, ■For the MO8 transistor for the driver, use the first polycrystalline silicon film to form the drain contact (Il&) at the same time as the f-) electrode, ■For the MO8 transistor for the load, use the first polycrystalline silicon film. The polycrystalline silicon film is recrystallized by scanning irradiation with an energy beam, and this film is left on the driver MO8) transistor region and turned to contact the drain contact electrode of the driver MOS transistor. It is characterized in that the region is formed to serve as a source region.

〔発明の効果〕〔Effect of the invention〕

この発明によれば、MOSインバータの負荷用MOB 
)ランジスタをドライバ用MO8)ランジスタの上に横
ねて形成することによシ、その占有面積がドライバ用M
O8)ランジスタのみに依存することになプ、リングオ
シレータ等のようにMOSインバータを多数接続した回
路の集積度を大幅に向上させることができる。また負荷
用MO8)ランジスタを再結晶化したシリコン膜内に形
成すると、その移動度μ、は単結晶シリコンを用いたド
ライバ用MO8)ランジスタでの移動度μ。の5θ〜6
0%であシ、負荷およびドライバ用MO8)ランジスタ
の形状を比較的似かよっシ大きくとることができる。
According to this invention, MOB for load of MOS inverter
) By forming the transistor horizontally on top of the MO8) transistor, the occupied area can be reduced to
O8) The degree of integration of a circuit in which a large number of MOS inverters are connected, such as a ring oscillator, can be greatly improved by relying only on transistors. Furthermore, when a load MO8) transistor is formed in a recrystallized silicon film, its mobility μ is the same as that of a driver MO8) transistor using single crystal silicon. 5θ~6
At 0%, the shapes of the load and driver MO8) transistors can be made relatively similar or larger.

〔発明の実施例〕[Embodiments of the invention]

以下この発明を第1図に示すリングオシレータに適用し
た実施例につき説明する。第3図(、)〜(f)はその
1段のMOSインバータ部分の製造工程を示す断面図で
ある。まず、第3図(、)に示すように、不純物として
がロンt 1.5X10  /lx含んだp型(100
)単結晶シリコン基板11t−用い、素子分離領域にフ
ィールド酸化膜27に形成した後、900℃のドライ酸
化雰囲気中で530Xのf−)at化膜3を形成した。
An embodiment in which the present invention is applied to a ring oscillator shown in FIG. 1 will be described below. FIGS. 3(a) to 3(f) are cross-sectional views showing the manufacturing process of the one-stage MOS inverter portion. First, as shown in Figure 3(, ), p-type (100
) Using a single crystal silicon substrate 11t-, a field oxide film 27 was formed in the element isolation region, and then an f-)at film 3 of 530× was formed in a dry oxidation atmosphere at 900°C.

その後、ダート酸化膜3のうちドレイン領域のコンタク
ト電極tとシ出す部分に孔をあけ、充分低抵抗なドレイ
ン領域を形成すべく、ひ素不純物をイオン注入技術を用
いて、打ち込んでnWt4を形成した。イオン注入条件
はドーズ蓋がI X 10’シー2で加速電圧は70 
kVであった。次に全面に′iずノンドーグの第1の多
結晶シリコン膜5をたとえば減圧CVD装置で600℃
で30001堆積させた。
After that, a hole was made in the part of the dirt oxide film 3 that protruded from the contact electrode t of the drain region, and in order to form a drain region with sufficiently low resistance, an arsenic impurity was implanted using ion implantation technology to form nWt4. . The ion implantation conditions are: the dose lid is I x 10' sea 2, and the acceleration voltage is 70
It was kV. Next, a non-doped first polycrystalline silicon film 5 is deposited on the entire surface at 600° C. using a low pressure CVD device, for example.
30001 were deposited.

これを写真蝕刻法とエツチング技術を用い、第3図(b
)のどと(f−)電極51およびドレイン領域の一部と
なるn十層4に直接接触したドレインコンタクト電極5
3を形成した。この多結晶シリコン5のノ譬ターニング
は所謂シリコンゲート技術におけるセルファライン方式
を採用しており、多結晶シリコン膜5にアタ、りする工
、チャントはy−ト酸化膜3及びフィールド酸化膜2に
達するとエツチングを停止する。この工程のあとでもう
一度ひ素イオンをイオン注入する。
This was created using photolithography and etching techniques, as shown in Figure 3 (b).
) throat (f-) electrode 51 and the drain contact electrode 5 in direct contact with the n layer 4 which becomes part of the drain region;
3 was formed. This example turning of the polycrystalline silicon 5 employs the self-line method in the so-called silicon gate technology, and the process of attaching and turning the polycrystalline silicon film 5 to the y-t oxide film 3 and the field oxide film 2. When this is reached, etching will stop. After this step, arsenic ions are implanted again.

この時注入条件はたとえば先と同じで I X 10 ”10at2で70 kVとする。こう
するとドライバ用MO8)ランジスタのソース領域6と
ドレイン領域7(先のn+層4と一体化する)が形成さ
れる。
At this time, the implantation conditions are the same as before, for example, I x 10''10at2 and 70 kV.In this way, the source region 6 and drain region 7 (integrated with the previous n+ layer 4) of the MO8 transistor for the driver are formed. Ru.

第4図はこの第3図(b)の状態での2段分の平面図(
第3図はそのA −A’断面)であシ、図から明らかな
ようにドレインコンタクト電極5寓は次段のドライバ用
MO8)ッンノスタのff−)電極と一体的にノヤター
エンダされている。
Figure 4 is a plan view of two stages in the state shown in Figure 3 (b).
FIG. 3 is a cross-sectional view taken along the line A-A' of the same. As is clear from the figure, the drain contact electrode 5 is integrated with the ff-) electrode of the next-stage driver MO8).

次に第3図(、)に示すように層関絶縁展として九とえ
t;j 7” ’y ye マCVD 8 koz j
[#を350℃で600゜lだけ堆積させる。これてい
11での素子はすべてつつまれる。この後、とのgto
、膜8を写真蝕刻法とエツチング技術を用いてドレイン
領域l上にW69をあける。ζ0111#の底は先の多
結晶シリコンからなるドレインコンタクト電極jlに達
し九ところでエツチングはストV!する。次に第3図(
d)に示すように第2の多結晶シリコン族10を300
01堆積させる。この時、先の窓90部分は下地の多結
晶シリコンと直接接触する。つ壕)この慾9の部分では
多結晶シリコンは60001になっている。そしてこの
多結晶シリコン膜10にたとえばIロンを2×1012
/II2イオン注入した後、これにレーデビームによる
アニールを施し友。即ち、yアルプンレーデーを用い、
ビームのラスク走査スピードは九とえば9、8 tx/
 s・Cとし、またラインの送)幅は5〜20μmとし
た。このとき基板を空気中でセットし、ヒータを用いて
基板面を490℃の温度に保った。またレーザーパワー
は7〜15wtで変化させた。この様な条件で上記多結
晶シリコン膜10は窓9t一種として再結晶化されてい
くのがみられた。本実施例ではレーデ−ビームのノ4ワ
ーは7〜15Wがいちばんよくこれよシ強いと多結晶シ
リコンがとけて蒸発してしまい、それよシ弱いとほとん
ど再結晶化しないことが認められた。また、7〜15W
の間では第2の多結晶シリコン膜10は充分再結晶化し
、電子線回折試験で膜を観察したところ、菊池線が美し
くみられた。又、透過電子線で観測すると、ごくわずか
の双晶が認められた。すなわちm2の多結晶シリコン膜
10は完全な単結晶にまで再結晶化はしていないが、十
分良質のシリコン膜に再結晶化していることがわかった
。この後、第3図(、)に示すように、再結晶化した第
2の多結晶シリコン膜10をドライバ用MO8)ランジ
スタの真上にのみ選択的に残して他をエツチング除去し
、通常のシリコンゲートプロセスを用いて、再結晶化シ
リコン膜の表面を酸化し、r−ト酸化膜11を成長させ
、さらに第3の多結晶シリコン膜によりダート電極12
f形成し、イオン注入によりソース領域13、ドレイン
領域14f形成した0次に第3図(f)に示すようにこ
れらt”全m’tおおうcvnsto2膜151i−唯
151i最後に必要部分のコンタク)1−あけ、At膜
の蒸着、ノ奇ターニングにより、ドライバ用MO8)ラ
ンジスタのソース領域6にコンタクトする接地線となる
配線1611負荷用MO8)ランジスタのr−)電極1
2およびドレイン領域14にコ力 ンタクトする電−線となる配lR168’に形成して完
成する。
Next, as shown in Figure 3 (,), as a layer insulation expansion,
[Deposit #600° at 350°C. All elements in this case 11 are wrapped. After this, the gto
Then, a hole W69 is formed on the drain region 1 of the film 8 using photolithography and etching techniques. When the bottom of ζ0111# reaches the drain contact electrode jl made of polycrystalline silicon, the etching stops at V! do. Next, Figure 3 (
300% of the second polycrystalline silicon group 10 as shown in d)
01 deposit. At this time, the previous window 90 portion directly contacts the underlying polycrystalline silicon. In this part 9, the polycrystalline silicon is 60001. Then, for example, 2×1012 Irons are applied to this polycrystalline silicon film 10.
After /II2 ion implantation, this was annealed using a Radhe beam. That is, using y Alpnrede,
The rask scanning speed of the beam is 9, for example 9,8 tx/
s·C, and the width of the line was 5 to 20 μm. At this time, the substrate was set in air, and the substrate surface was maintained at a temperature of 490° C. using a heater. Further, the laser power was varied from 7 to 15 wt. Under these conditions, the polycrystalline silicon film 10 was seen to be recrystallized as a type of window 9t. In this example, it was found that a radar beam power of 7 to 15 W is best; if it is too strong, the polycrystalline silicon melts and evaporates, and if it is weaker, it hardly recrystallizes. Also, 7~15W
The second polycrystalline silicon film 10 was sufficiently recrystallized between the two, and when the film was observed by an electron beam diffraction test, Kikuchi lines were clearly visible. Furthermore, when observed with a transmission electron beam, very few twins were observed. That is, it was found that although the m2 polycrystalline silicon film 10 was not recrystallized to a complete single crystal, it was recrystallized to a sufficiently high quality silicon film. After this, as shown in FIG. 3(,), the recrystallized second polycrystalline silicon film 10 is selectively left only directly above the driver MO8) transistor, and the rest is etched away. Using a silicon gate process, the surface of the recrystallized silicon film is oxidized to grow an r-to oxide film 11, and then a third polycrystalline silicon film is used to form a dirt electrode 12.
Then, as shown in FIG. 3(f), a source region 13 and a drain region 14f were formed by ion implantation. As shown in FIG. 1- Opening, vapor deposition of an At film, and odd turning to form a wiring 1611 which becomes a ground line contacting the source region 6 of the driver MO8) transistor.
2 and the drain region 14 are formed in a wiring 168' which becomes an electric wire in contact with the drain region 14.

このようにしてできたリングオシレータの特性は第5図
に示すとおりである0図は供給電圧vDD(v)と1段
当りの伝搬遅延時間を示した。
The characteristics of the ring oscillator thus produced are shown in FIG. 5. FIG. 0 shows the supply voltage vDD (v) and the propagation delay time per stage.

このMO8インバータにおけるβ比の値はLLμ。The value of the β ratio in this MO8 inverter is LLμ.

であった。Met.

発明者らはさらに綿密に調べたとζろ、負荷用MO8)
ランジスタでの移動度μ、は320txs2/V−1@
eであシ、ドライバ用MOB )ランジスタでの移動度
μ。は61532/V・leeであった。また負荷及び
ドライバ用MO8)ランジスタともf−)酸化膜厚は#
1とんど同じであシ、その誘電率の大きさもほとんど同
じであった。ここでは従って同じβ比を得るための設計
として、通常のバルクシリコンのみの場合に比べて負荷
用MO8)ランジスタの長さLLは半分でいいととKな
る。
The inventors further investigated and found that the load MO8)
Mobility μ in transistor is 320txs2/V-1@
MOB for driver) Mobility μ in transistor. was 61532/V.lee. Also, the load and driver MO8) transistors have f-) oxide film thickness of #
1. They were almost the same, and their dielectric constants were also almost the same. Therefore, in order to obtain the same β ratio, the length LL of the load MO8) transistor can be halved compared to the case of only ordinary bulk silicon.

上記の実施例では負荷用MO8トランジスタはドライバ
用MO8)ランジスタのほぼ直上に構成することができ
、この面積からはみだすことはなかった。ちなみに本発
明における面積減少の効果を調べるため、従来技術です
なわちビームアニール技術を用いず単結晶シリコン基板
上の平面配置で同じβ比を得る構成と比較した結果、面
積が30%も減少した。
In the above embodiment, the load MO8 transistor can be constructed almost directly above the driver MO8 transistor, and does not extend beyond this area. Incidentally, in order to investigate the effect of area reduction in the present invention, we compared it with a configuration in which the same β ratio was obtained by a planar arrangement on a single crystal silicon substrate using conventional technology, that is, without using beam annealing technology, and as a result, the area was reduced by 30%.

また、本発明の実施例ではyアルゴンレーデを用いたが
、エレクトロンビームを用いても同じ効果をえることが
できる。しかし、エレクトロンビームはかなり熱吸収率
がいいので基板ウェハーのスキャンスピードtもう少し
早くスル必要があった。なおこの発明の実施例に示すご
トく、ビームアニール技術を用いているが、これはすで
に述べた様に発明にとって重要な要素である。ちなみに
本発明者らはビームアニールをほどこさないで第2の多
結晶シリコン膜に負荷電MO8)ランジスタを作ってみ
た。このようなMO8インバータは光分な特性を得られ
ないことが明らかになった。すなわち、本発明者等はモ
ニター用ウェハーを用い、これに熱酸化膜を成長させこ
の上に多結晶シリコン膜@ 3000X形成させた。こ
の成長条件は上の実施例で用いた第2の多結晶シリコン
膜の条件と同じにした。
Further, in the embodiment of the present invention, y-argon lede was used, but the same effect can be obtained by using an electron beam. However, since the electron beam has a fairly high heat absorption rate, it was necessary to scan the substrate wafer a little faster. Note that the beam annealing technique used in the embodiments of this invention is an important element for the invention, as already mentioned. Incidentally, the present inventors fabricated a negatively charged MO8) transistor in the second polycrystalline silicon film without applying beam annealing. It has become clear that such an MO8 inverter cannot provide excellent optical characteristics. That is, the present inventors used a monitor wafer, grew a thermal oxide film on it, and formed a polycrystalline silicon film@3000X thereon. The growth conditions were the same as those for the second polycrystalline silicon film used in the above example.

しかる後にレーザービームアニールを行5ことなく、通
常のシリコングートグロセスにしたがい、酸化工程でf
−)酸化膜を成長させた。r−ト酸化膜は先と同じ(5
30Xであった。これに引続き、多結晶シリコン膜を堆
積させ、ダート用電極材料とした。また、ソース、ドレ
インにはひ素t I X 10”/am2打ち込んだ。
After that, without performing laser beam annealing, the oxidation process was performed according to the normal silicon gut process.
−) An oxide film was grown. The r-t oxide film is the same as before (5
It was 30X. Subsequently, a polycrystalline silicon film was deposited to serve as a dirt electrode material. Furthermore, arsenic was implanted into the source and drain at a dose of t I x 10''/am2.

テスト用としてチャネル長し=600μm1チャネル幅
W=400μmであった。その特性の測定結果を第6図
に示す。このときのドレイン電圧VDは5■であった。
For testing purposes, the channel length was 600 μm and the channel width W was 400 μm. The measurement results of its characteristics are shown in FIG. The drain voltage VD at this time was 5■.

この図から移動度μFmヲ求めると10〜40ω2/v
−seeであった。これは大変率さな値であシ、このよ
うな値ではとうていインバータ回路の一役會になうこと
ができない、また、ドレインリーク電流を求めてみたと
ころ、第7図に示す様に針圧は5〜8vであシ、しかも
非常にソフトな挙動金示した。このような条件では使用
不可能である。尚、ここでは単純にドレイン端面に加わ
る電界は、f−)からの効果とドレイン電圧によるもの
と考え、したがって横軸はlv、l+v、とシタ。
From this figure, the mobility μFm is found to be 10~40ω2/v
-see. This is a very low value, and such a value cannot play a role in the inverter circuit.Also, when I calculated the drain leakage current, as shown in Figure 7, the stylus force was At 5-8V, it exhibited very soft behavior. It cannot be used under these conditions. Here, we simply assume that the electric field applied to the drain end face is due to the effect from f-) and the drain voltage, so the horizontal axis is lv, l+v.

以上のことかられかるように、ビームアニール技術管用
いることは本発明の効果を得る上で重要な要素の1つで
ある。
As can be seen from the above, the use of beam annealing technology is one of the important factors in obtaining the effects of the present invention.

また以上はE/E型MO8インバータの実施例を用いて
説明したが、E/D型のMO8インバータについても同
様の効果があることが認められた。
Further, although the above description has been made using an example of an E/E type MO8 inverter, it has been recognized that the same effect can be obtained with an E/D type MO8 inverter.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はMOB型インバータを用いたリングオシレータ
の等価回路図、第2図はこのリングオシレータ【従来技
術により構成したときの1段のMO8インバータの平面
図、第3図(a)〜(f)は本発明の一実施例による1
段のMO8インバータ部分の製造工程を示す断面図、第
4図は第3図(b)の状態に対応する2段分の平面図、
第5図は本実施例によるMO8インバータの特性を示す
図、纂6図および第7図は比較例のMO8)ランジスタ
の特性を示す図である。 1・・・p型単結晶シリコン基板、2・・・フィールド
酸化膜、3・・・ダート酸化膜、51・・・f−)電極
(第1の多結晶シリコン膜)、53・・・ドレインコン
タクト電極(第1の多結晶シリコン膜)、σ・・・ソー
ス領域、1・・・ドレイン領域、8・・・CVD5 t
o2膜(層間絶縁膜)、9・・・窓、10・・・第2の
多結晶シリコン膜、11・・・r−)酸化膜、12・・
・f−)電極、13・・・ソース領域、14・・・ドレ
イン領域、15・CVD5102J[% 161  #
 J 6m・・・Aj配線。 出願人代理人  弁理士 鈴 江 武 彦第3図 第3図 第6図 Voo = 5V ド
Fig. 1 is an equivalent circuit diagram of a ring oscillator using a MOB type inverter, Fig. 2 is a plan view of a one-stage MO8 inverter constructed according to the prior art, and Figs. 3 (a) to (f). ) is 1 according to an embodiment of the present invention.
A sectional view showing the manufacturing process of the MO8 inverter part of the stage, FIG. 4 is a plan view of the two stages corresponding to the state of FIG. 3(b),
FIG. 5 is a diagram showing the characteristics of the MO8 inverter according to the present example, and FIGS. 6 and 7 are diagrams showing the characteristics of the MO8 transistor of the comparative example. DESCRIPTION OF SYMBOLS 1...p-type single crystal silicon substrate, 2...field oxide film, 3...dirt oxide film, 51...f-) electrode (first polycrystalline silicon film), 53...drain Contact electrode (first polycrystalline silicon film), σ...source region, 1...drain region, 8...CVD5 t
o2 film (interlayer insulating film), 9... window, 10... second polycrystalline silicon film, 11... r-) oxide film, 12...
・f-) Electrode, 13... Source region, 14... Drain region, 15・CVD5102J[% 161 #
J 6m...Aj wiring. Applicant's agent Patent attorney Takehiko Suzue Figure 3 Figure 6 Figure 6 Voo = 5V de

Claims (2)

【特許請求の範囲】[Claims] (1)  E/D型またはE/E型のMOSインバータ
を含む半導体装置を製造する方法であって、単結晶シリ
コン基板に第1の多結晶シリコン膜からなるf−)電極
およびドレインコンタクトtaを有するドライバ用MO
8)ランジスタを形成する工程と、この後全面を層間絶
縁膜でおおい前記ドライバ用MO8)ランジスタのドレ
イン領域上に開孔を形成して第2の多結晶シリコン膜を
堆積する工程と、この第2の多結晶シリコン膜をエネル
ギービームの走査照射によル再結晶化させる工程と、こ
の再結晶化した第2の多結晶シリコン膜を前記ドライバ
用MO8トランジスタ領域上に残すように79ターニン
グする工程と、このノ々ターニングされた第2の多結晶
シリコン膜に前記ドライバ用MO8)ランジスタのドレ
インコンタクト電極と接触する領域をソース領域とする
負荷用MO8)ランジスタを形成する工程とを備えたこ
とを特徴とする半導体装置の製造方法。
(1) A method for manufacturing a semiconductor device including an E/D type or E/E type MOS inverter, which comprises forming f-) electrodes and drain contacts ta made of a first polycrystalline silicon film on a single crystal silicon substrate. MO for driver with
8) A step of forming a transistor, and then covering the entire surface with an interlayer insulating film, and forming an opening on the drain region of the MO8) transistor and depositing a second polycrystalline silicon film. a step of recrystallizing the second polycrystalline silicon film by scanning irradiation with an energy beam; and a step of turning the recrystallized second polycrystalline silicon film 79 times so as to leave it on the driver MO8 transistor region. and a step of forming a load MO8) transistor in which the source region is a region in contact with the drain contact electrode of the driver MO8) transistor on the slightly turned second polycrystalline silicon film. A method for manufacturing a featured semiconductor device.
(2)  111記ドライバ用MO8)ランジスタのド
レインコンタクト電極は次R(0MO8(:、’〕Z−
P(Dトライバ用MoSトランジスタのダート電極と連
続的に形成されるものである特許請求の範囲第1項記載
の半導体装置の製造方法。
(2) The drain contact electrode of the 111th driver MO8) transistor is as follows R(0MO8(:,')Z-
2. The method of manufacturing a semiconductor device according to claim 1, wherein the dirt electrode of the MoS transistor for P(D driver) is formed continuously.
JP57074753A 1982-05-04 1982-05-04 Manufacture of semiconductor device Granted JPS58191461A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57074753A JPS58191461A (en) 1982-05-04 1982-05-04 Manufacture of semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57074753A JPS58191461A (en) 1982-05-04 1982-05-04 Manufacture of semiconductor device

Publications (2)

Publication Number Publication Date
JPS58191461A true JPS58191461A (en) 1983-11-08
JPH049387B2 JPH049387B2 (en) 1992-02-20

Family

ID=13556336

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57074753A Granted JPS58191461A (en) 1982-05-04 1982-05-04 Manufacture of semiconductor device

Country Status (1)

Country Link
JP (1) JPS58191461A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010109357A (en) * 2008-10-03 2010-05-13 Semiconductor Energy Lab Co Ltd Display device
JP2011029579A (en) * 2008-10-03 2011-02-10 Semiconductor Energy Lab Co Ltd Display device, and method for manufacturing the same
JP2019212927A (en) * 2009-09-24 2019-12-12 株式会社半導体エネルギー研究所 Semiconductor device

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010109357A (en) * 2008-10-03 2010-05-13 Semiconductor Energy Lab Co Ltd Display device
JP2011029579A (en) * 2008-10-03 2011-02-10 Semiconductor Energy Lab Co Ltd Display device, and method for manufacturing the same
US9324874B2 (en) 2008-10-03 2016-04-26 Semiconductor Energy Laboratory Co., Ltd. Display device comprising an oxide semiconductor
US9978776B2 (en) 2008-10-03 2018-05-22 Semiconductor Energy Laboratory Co., Ltd. Display device
US10685985B2 (en) 2008-10-03 2020-06-16 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2019212927A (en) * 2009-09-24 2019-12-12 株式会社半導体エネルギー研究所 Semiconductor device

Also Published As

Publication number Publication date
JPH049387B2 (en) 1992-02-20

Similar Documents

Publication Publication Date Title
US6049106A (en) Large grain single crystal vertical thin film polysilicon MOSFETs
US4768076A (en) Recrystallized CMOS with different crystal planes
KR920010461B1 (en) Semiconductor memory
US4692994A (en) Process for manufacturing semiconductor devices containing microbridges
US4882649A (en) Nitride/oxide/nitride capacitor dielectric
JPH0351314B2 (en)
JPS5919366A (en) Semiconductor memory device
JP2003179157A (en) Mos semiconductor device
JP2005277420A (en) Method for forming local "silicon-on-nothing" wafer having tensile strain or "silicon-on-insulator"
JP2000031397A (en) Semiconductor device
KR20030074352A (en) Thin film semiconductor device and method for manufacturing same
US4777147A (en) Forming a split-level CMOS device
JPS58191461A (en) Manufacture of semiconductor device
JPS58204568A (en) Semiconductor device
JPH051625B2 (en)
JPH1012895A (en) Monolithic electronic device
JP2003115537A (en) Antifuse element, semiconductor device and method of programming the same
JP2904095B2 (en) Method of manufacturing single electronic device
JPH0294559A (en) Semiconductor storage device and manufacture thereof
JPS6020582A (en) Mis transistor and manufacture thereof
US5166091A (en) Fabrication method in vertical integration
JPS6344755A (en) Semiconductor integrated circuit device
KR20030038725A (en) Method of manufacturing a semiconductor device comprising mos-transistors having gate oxides of different thicknesses
JPH0256965A (en) Semiconductor device
RU2006965C1 (en) Read-only storage item