JPS58178449A - デバツグ方法 - Google Patents

デバツグ方法

Info

Publication number
JPS58178449A
JPS58178449A JP57062013A JP6201382A JPS58178449A JP S58178449 A JPS58178449 A JP S58178449A JP 57062013 A JP57062013 A JP 57062013A JP 6201382 A JP6201382 A JP 6201382A JP S58178449 A JPS58178449 A JP S58178449A
Authority
JP
Japan
Prior art keywords
debugging
subcommand
time
test mode
command
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57062013A
Other languages
English (en)
Inventor
Yoshihiro Miyokawa
三代川 義宏
Kuniko Sawayanagi
澤柳 邦子
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57062013A priority Critical patent/JPS58178449A/ja
Publication of JPS58178449A publication Critical patent/JPS58178449A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/36Preventing errors by testing or debugging software

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 11)  発明の技術分野 本発明はオペレータの操作を簡易にしたすブルーテンの
デバッグ方法Kllする。
(2)  技術の背景と従来技術 サブルーチンをインタラクーチイブ法によりデバッグす
るときコボル言語或いは7オトラン言語を使用すること
で実行している。テストモードとなったとき各サブコマ
ンドを必要個数入力させる必要がある。それは各データ
項目へオペレータが毎回錬を設定して同一操作を繰返し
ているから極めて手間がかかった。
勿論デバッグのテスF終了までに長時間を要した。
((転)発明の目的 本発明の目的は前述の欠点を改善しオペレータの設定を
減少させ操作を簡易和したサブルーチンのデバッグ方法
を提供することにある。
イ尋 発明の構成 本発明の構成はサブルーチンをデバッグするとき、テス
トモードにおいて、予め項目データを設定しているコマ
ンドプロシジャを呼出し実行することである。
C@ 発明の実施例 テストを必要とするサブコマンドにおケルデータ項目に
は、予め値を設定しておく。そのためサブコマンド内で
「セット・・・」という項目があったとしてもそれは一
種のデータとして扱いサブコマンドを設定しておく。次
にテストモードとなったときはサブコマンドを呼出して
来てその内において前記「セット・・・」という項目を
セット命令として動作させる。
オペレータの操作が極く簡単になる。
従来はテストが始まるまではデータの設定ができなかっ
たが本発明によると予め設定しておくことができる。ま
たl!数のサブルーチンに対し腹数のコマンドプロシジ
ャの中から任意罠対応させてデバッグすることができる
ので融通性が高い。
(6)発明の効果 本発明によるとテストを行なう度にサブコマンドを発行
することがないため1発行忘れやミスがなくなる。デー
タの設定を予め行なうため、その変更は必要個所のみを
簡易に。
任意にできる。1度のテストモード内で何回でも繰返し
てデバッグができるため時間的に有効である。
特許出願人  富士通株式金社 代 理 人  弁理土鈴木栄祐

Claims (1)

    【特許請求の範囲】
  1. サブルーチンをデバッグすると色、テストモードにおい
    て、予め項目データを設定しているコマンドプロシジャ
    を呼出し実行することを峙徽とするサブルーチンのデバ
    ッグ方法。
JP57062013A 1982-04-14 1982-04-14 デバツグ方法 Pending JPS58178449A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57062013A JPS58178449A (ja) 1982-04-14 1982-04-14 デバツグ方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57062013A JPS58178449A (ja) 1982-04-14 1982-04-14 デバツグ方法

Publications (1)

Publication Number Publication Date
JPS58178449A true JPS58178449A (ja) 1983-10-19

Family

ID=13187841

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57062013A Pending JPS58178449A (ja) 1982-04-14 1982-04-14 デバツグ方法

Country Status (1)

Country Link
JP (1) JPS58178449A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61279950A (ja) * 1985-06-06 1986-12-10 Nec Corp デバツク装置
JPS62295140A (ja) * 1986-06-13 1987-12-22 Nec Ic Microcomput Syst Ltd マイクロコンピユ−タ開発支援装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61279950A (ja) * 1985-06-06 1986-12-10 Nec Corp デバツク装置
JPS62295140A (ja) * 1986-06-13 1987-12-22 Nec Ic Microcomput Syst Ltd マイクロコンピユ−タ開発支援装置

Similar Documents

Publication Publication Date Title
JPS5394739A (en) Computer of micro program control system
JPS58178449A (ja) デバツグ方法
JP2001195275A (ja) 半導体試験装置のプログラム実行方式
JPH02220145A (ja) プログラムトレース方式
JPS6310456B2 (ja)
LOVEMAN OPAL, the operational performance analysis language(for automatic test equipment)
JPS55146555A (en) Simulation test device
JPS57143669A (en) Debugging device for multiprocessor system
SOLINS An operational software simulator for passive ECM processing
JPS63300330A (ja) ファ−ムウェアのデバッグ方法
JPS6462711A (en) Process controller
JPS6385838A (ja) 入出力デ−タ処理装置
JPS5588140A (en) Address branch system of microprogram controller
SU1339570A1 (ru) Устройство дл отладки программ цифровых процессоров обработки сигналов
JPS6488213A (en) Real time testing apparatus
KR950020233A (ko) 퍼지 컴퓨터
De Backer et al. The SIOUX system and hybrid block diagrams
JPS62196736A (ja) 擬似障害発生方式
JPS6481043A (en) System for testing data processor
JPS6466749A (en) Control system for pseudo execution of subprogram
JPS5991510A (ja) プロセス制御における機能テスト装置
JPH04369044A (ja) コンピュータ用テスト装置
JPS63180142A (ja) デバツグ装置
JPS56121154A (en) System switching system
JPS5810206A (ja) プロセスコントロ−ラの試験装置