JPH11272241A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JPH11272241A JPH11272241A JP7632098A JP7632098A JPH11272241A JP H11272241 A JPH11272241 A JP H11272241A JP 7632098 A JP7632098 A JP 7632098A JP 7632098 A JP7632098 A JP 7632098A JP H11272241 A JPH11272241 A JP H11272241A
- Authority
- JP
- Japan
- Prior art keywords
- reference voltage
- input data
- circuit
- data
- generation circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
ソースドライバ回路は、高速なデータ処理を行うため消
費電流が多くなるという問題が生じていた。 【解決手段】 奇数データと偶数データからなる第一の
入力データ15と、第一の入力データ15に続く奇数デ
ータと偶数データからなる第二の入力データ16を有す
る入力データについて、第一の入力データ15に対して
第一の基準電圧生成回路3または第二の基準電圧生成回
路4の出力を選択する第一のセレクタ5と、第二の入力
データ16に対して第一のセレクタ5の選択した基準電
圧生成回路と異なる基準電圧生成回路の出力を選択する
第二のセレクタ6を有して、二画素毎に交互に基準電圧
を選択するものである。
Description
関し、特に液晶表示装置を駆動するソースドライバ回路
に関する。
回路から出力された電気信号によって駆動される。ソー
スドライバ回路から出力される電気信号は、基準電圧生
成回路において生成された複数のレベルの基準電圧か
ら、所定の大きさの基準電圧がソースドライバ回路に供
給され、これにもとづき、入力データに応じて出力され
る。図5は、従来のドット反転駆動によるソースドライ
バ回路を示すブロック図である。図5において、1は入
力の奇数データ、2は入力の偶数データ、3は複数のレ
ベルの基準電圧を生成してソースドライバ回路に供給す
る第一の基準電圧生成回路、4は第二の基準電圧生成回
路、5は第一の基準電圧生成回路3と第二の基準電圧生
成回路4の出力を選択する第一のセレクタ、6は第一の
基準電圧生成回路3と第二の基準電圧生成回路4の出力
を選択する第二のセレクタ、7は奇数データ1と第一の
セレクタ5からの出力値が入力される第一のD/A変換
回路、8は偶数データ2と第二のセレクタ6からの出力
値が入力される第二のD/A変換回路、9は第一のD/
A変換回路7と接続される第一のオペアンプ、10は第
二のD/A変換回路8と接続される第二のオペアンプ、
11は第一のセレクタ5及び第二のセレクタ6を制御す
るSEL信号である。12は上記5〜10で構成される
ソースドライバ回路である。図6は、従来のソースドラ
イバ回路の信号処理を示す図であり、図5の奇数データ
1、偶数データ2、SEL信号11とソースドライバ回
路の出力データを示している。
ドライバ回路の動作について説明する。図6に示すとお
り、SEL信号11が正の時、第一のセレクタ5は第一
の基準電圧生成回路3を選択し、SEL信号11が負の
時、第一のセレクタ5は第二の基準電圧生成回路4を選
択する。第二のセレクタ6は、第一のセレクタ5とは逆
の基準電圧生成回路を選択する。その結果、奇数出力デ
ータは、正の極性、偶数出力データは負の極性で出力さ
れ、次のラインは奇数出力データは負の極性、偶数出力
データは正の極性で出力される。その結果、1画素毎に
極性を切り換えることができる。
によるソースドライバ回路は、前述のような構成になっ
ており、高速なデータ処理を行うため消費電流が多くな
ってしまうという問題が生じる。
なされたもので、クロストークの変動を大きくすること
なく消費電流を少なくした液晶表示装置を得ることを目
的とする。
示装置においては、多数の画素がマトリクス状に配置さ
れ、画素に階調電圧が印加されることによって表示を行
う表示部と、複数の第一の基準電圧を出力する第一の基
準電圧生成回路と、複数の第二の基準電圧を出力する第
二の基準電圧生成回路と、選択信号に応じて第一の基準
電圧及び第二の基準電圧のいずれか一方を選択する選択
回路と、この選択回路で選択された基準電圧をもとに、
入力データに応じた階調電圧を出力する駆動回路を備
え、選択回路は、入力データの二画素毎に第一の基準電
圧と第二の基準電圧を交互に選択するものである。
ータからなる第一の入力データと、第一の入力データに
続く奇数データと偶数データからなる第二の入力データ
を有すると共に、選択回路は、第一の入力データに対し
て第一の基準電圧生成回路または第二の基準電圧生成回
路の出力を選択する第一の選択回路と、第二の入力デー
タに対して第一の選択回路の選択した基準電圧生成回路
と異なる基準電圧生成回路の出力を選択する第二の選択
回路を有するものである。
第一の入力データと、偶数データからなる第二の入力デ
ータを有すると共に、選択回路は、第一の入力データに
対して第一の基準電圧生成回路または第二の基準電圧生
成回路の出力を選択する第一の選択回路と、第二の入力
データに対して第一の選択回路の選択した基準電圧生成
回路と同じ基準電圧生成回路の出力を選択する第二の選
択回路を有するものである。さらに、選択回路は、駆動
回路に内蔵されているものである。
発明の液晶表示装置のソースドライバ回路の実施の形態
について説明する。 実施の形態1.図1は、この発明の実施の形態1による
液晶表示装置のソースドライバ回路を示すブロック図で
ある。図1において、3、4、7〜10は上記従来装置
と同一のものであり、その説明を省略する。5は第一の
基準電圧生成回路3または第二の基準電圧生成回路4を
選択する選択回路である第一のセレクタ、6は第一の基
準電圧生成回路3または第二の基準電圧生成回路4を選
択する選択回路である第二のセレクタ、11は第一のセ
レクタ5または第二のセレクタ6を制御する選択信号で
あるSEL信号である。15は第一の入力データで、奇
数データと偶数データにより構成されている。16は第
一の入力データ15に続く第二の入力データで、奇数デ
ータと偶数データにより構成され、第一の入力データ1
5と第二の入力データ16とで画像データを構成する。
第一のD/A変換回路7には、第一の入力データ15と
第一のセレクタ5からの出力が入力され、第二のD/A
変換回路8には第二の入力データ16と第二のセレクタ
6からの出力が入力される。図2は、この発明の実施の
形態1による液晶表示装置のソースドライバ回路の信号
処理を示す図であり、図1の第一の入力データ15、第
二の入力データ16、SEL信号11、ソースドライバ
回路の出力データを示している。
入力データ15が第一のD/A変換回路7に入力され、
第一の基準電圧生成回路3と第二の基準電圧生成回路4
のうちどちらかを第一のセレクタ5で選択したものを第
一のD/A変換回路7に入力し、D/A処理を行って第
一のオペアンプ9へ入力する。また、第二の入力データ
16が第二のD/A変換回路8に入力され、第一の基準
電圧生成回路3と第二の基準電圧生成回路4のうちどち
らかを第二のセレクタ6で選択したものを、第二のD/
A変換回路8に入力し、D/A処理を行って第二のオペ
アンプ10へ入力する。その時、SEL信号11が正の
時、第一のセレクタ5は第一の基準電圧生成回路3を選
択し、SEL信号11が負の時、第一のセレクタ5は第
二の基準電圧生成回路4を選択する。第二のセレクタ6
は、第一のセレクタ5とは逆の基準電圧生成回路を選択
する。この結果、ソースドライバ回路の出力は、図2に
示すように2画素毎に極性が正、負と切り変わり、2画
素変換にすることができる。なお、第一のオペアンプ9
及び第二のオペアンプ10の出力は、階調電圧として多
数の画素がマトリクス状に配置された表示部に供給さ
れ、表示部はこれにもとづく表示を行う。
ら、この発明のソースドライバ回路の実施の形態2につ
いて説明する。図3は、この発明の実施の形態2による
液晶表示装置のソースドライバ回路を示すブロック図で
ある。図において、3〜10は図1におけるものと同一
のものであり、その説明を省略する。1は第一の入力デ
ータである奇数データ、2は第二の入力データである偶
数データである。17は第一のセレクタ5及び第二のセ
レクタ6を制御するSEL信号である。図4は、この発
明の実施の形態2による液晶表示装置のソースドライバ
回路の信号処理を示す図であり、奇数データ1、偶数デ
ータ2、SEL信号17、ソースドライバ回路の出力デ
ータを示している。
タ1が第一のD/A変換回路7に入力され、第一の基準
電圧生成回路3と第二の基準電圧生成回路4のうちどち
らかを第一のセレクタ5で選択したものを第一のD/A
変換回路7に入力し、D/A処理を行って第一のオペア
ンプ9へ入力させる。また、偶数データ2が第二のD/
A変換回路8に入力され、第一の基準電圧生成回路3と
第二の基準電圧生成回路4のうちどちらかを第二のセレ
クタ6で選択したものを第二のD/A変換回路8に入力
し、D/A処理を行って第二のオペアンプ10へ入力す
る。
セレクタ5は第一の基準電圧生成回路3を選択し、SE
L信号17が負の時、第一のセレクタ5は第二の基準電
圧生成回路4を選択する。第二のセレクタ6は第一のセ
レクタ5と同じ基準電圧生成回路を選択する。この結
果、ソースドライバ回路の出力は、図4に示すように2
画素おきに極性が正、負と切り変わり2画素変換にする
ことができる。このように、2画素毎にソースドライバ
回路の出力信号の極性を変えることにより、消費電流を
おさえることができる。
れているので、以下に示すような効果を奏する。多数の
画素がマトリクス状に配置され、画素に階調電圧が印加
されることによって表示を行う表示部と、複数の第一の
基準電圧を出力する第一の基準電圧生成回路と、複数の
第二の基準電圧を出力する第二の基準電圧生成回路と、
選択信号に応じて第一の基準電圧及び第二の基準電圧の
いずれか一方を選択する選択回路と、この選択回路で選
択された基準電圧をもとに、入力データに応じた階調電
圧を出力する駆動回路を備え、選択回路は、入力データ
の二画素毎に第一の基準電圧と第二の基準電圧を交互に
選択するので、消費電流を少なくすることができる。
ータからなる第一の入力データと、第一の入力データに
続く奇数データと偶数データからなる第二の入力データ
を有すると共に、選択回路は、第一の入力データに対し
て第一の基準電圧生成回路または第二の基準電圧生成回
路の出力を選択する第一の選択回路と、第二の入力デー
タに対して第一の選択回路の選択した基準電圧生成回路
と異なる基準電圧生成回路の出力を選択する第二の選択
回路を有するので、二画素毎に交互に基準電圧を選択す
ることができる。
第一の入力データと、偶数データからなる第二の入力デ
ータを有すると共に、選択回路は、第一の入力データに
対して第一の基準電圧生成回路または第二の基準電圧生
成回路の出力を選択する第一の選択回路と、第二の入力
データに対して第一の選択回路の選択した基準電圧生成
回路と同じ基準電圧生成回路の出力を選択する第二の選
択回路を有するので、二画素毎に交互に基準電圧を選択
することができる。さらに、選択回路は、駆動回路に内
蔵されているので、ドライバICに含めることができ
る。
のソースドライバ回路を示すブロック図である。
のソースドライバ回路の信号処理を示す図である。
のソースドライバ回路を示すブロック図である。
のソースドライバ回路の信号処理を示す図である。
示すブロック図である。
信号処理を示す図である。
電圧生成回路、4 第二の基準電圧生成回路、 5 第
一のセレクタ、6 第二のセレクタ、 7 第一のD/
A変換回路、8 第二のD/A変換回路、 11,17
SEL信号、15 第一の入力データ、 16 第二
の入力データ。
Claims (4)
- 【請求項1】 多数の画素がマトリクス状に配置され、
上記画素に階調電圧が印加されることによって表示を行
う表示部、複数の第一の基準電圧を出力する第一の基準
電圧生成回路、複数の第二の基準電圧を出力する第二の
基準電圧生成回路、選択信号に応じて第一の基準電圧及
び第二の基準電圧のいずれか一方を選択する選択回路、
この選択回路で選択された基準電圧をもとに、入力デー
タに応じた階調電圧を出力する駆動回路を備え、上記選
択回路は、入力データの二画素毎に第一の基準電圧と第
二の基準電圧を交互に選択することを特徴とする液晶表
示装置。 - 【請求項2】 入力データは、奇数データと偶数データ
からなる第一の入力データと、上記第一の入力データに
続く奇数データと偶数データからなる第二の入力データ
を有すると共に、選択回路は、第一の入力データに対し
て第一の基準電圧生成回路または第二の基準電圧生成回
路の出力を選択する第一の選択回路と、第二の入力デー
タに対して上記第一の選択回路の選択した基準電圧生成
回路と異なる基準電圧生成回路の出力を選択する第二の
選択回路を有することを特徴とする請求項1記載の液晶
表示装置。 - 【請求項3】 入力データは、奇数データからなる第一
の入力データと、偶数データからなる第二の入力データ
を有すると共に、選択回路は、第一の入力データに対し
て第一の基準電圧生成回路または第二の基準電圧生成回
路の出力を選択する第一の選択回路と、第二の入力デー
タに対して上記第一の選択回路の選択した基準電圧生成
回路と同じ基準電圧生成回路の出力を選択する第二の選
択回路を有することを特徴とする請求項1記載の液晶表
示装置。 - 【請求項4】 選択回路は、駆動回路に内蔵されている
ことを特徴とする請求項1〜請求項3のいずれか一項記
載の液晶表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP07632098A JP3940215B2 (ja) | 1998-03-24 | 1998-03-24 | 液晶表示装置の駆動回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP07632098A JP3940215B2 (ja) | 1998-03-24 | 1998-03-24 | 液晶表示装置の駆動回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPH11272241A true JPH11272241A (ja) | 1999-10-08 |
JP3940215B2 JP3940215B2 (ja) | 2007-07-04 |
Family
ID=13602084
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP07632098A Expired - Fee Related JP3940215B2 (ja) | 1998-03-24 | 1998-03-24 | 液晶表示装置の駆動回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP3940215B2 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001324963A (ja) * | 2000-05-15 | 2001-11-22 | Toshiba Corp | 表示装置 |
US7605830B2 (en) | 2004-09-24 | 2009-10-20 | Panasonic Corporation | Grayscale voltage generation device, display panel driver and display |
JP2011138145A (ja) * | 1999-12-27 | 2011-07-14 | Semiconductor Energy Lab Co Ltd | 表示装置 |
-
1998
- 1998-03-24 JP JP07632098A patent/JP3940215B2/ja not_active Expired - Fee Related
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011138145A (ja) * | 1999-12-27 | 2011-07-14 | Semiconductor Energy Lab Co Ltd | 表示装置 |
US8446353B2 (en) | 1999-12-27 | 2013-05-21 | Semiconductor Energy Laboratory Co., Ltd. | Image display device and driving method thereof |
US8970576B2 (en) | 1999-12-27 | 2015-03-03 | Semiconductor Energy Laboratory Co., Ltd. | Image display device and driving method thereof |
US9412309B2 (en) | 1999-12-27 | 2016-08-09 | Semiconductor Energy Laboratory Co., Ltd. | Image display device and driving method thereof |
JP2001324963A (ja) * | 2000-05-15 | 2001-11-22 | Toshiba Corp | 表示装置 |
JP4664466B2 (ja) * | 2000-05-15 | 2011-04-06 | 東芝モバイルディスプレイ株式会社 | 表示装置 |
US7605830B2 (en) | 2004-09-24 | 2009-10-20 | Panasonic Corporation | Grayscale voltage generation device, display panel driver and display |
Also Published As
Publication number | Publication date |
---|---|
JP3940215B2 (ja) | 2007-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
USRE39366E1 (en) | Liquid crystal driver and liquid crystal display device using the same | |
US5764225A (en) | Liquid crystal display with two separate power sources for the scan and signal drive circuits | |
US6249270B1 (en) | Liquid crystal display device, drive circuit for liquid crystal display device, and method for driving liquid crystal display device | |
JP3512710B2 (ja) | 液晶表示装置 | |
JP5649858B2 (ja) | 液晶表示装置、液晶表示パネルの駆動装置および液晶表示パネル | |
JP4501525B2 (ja) | 表示装置及びその駆動制御方法 | |
JP5085268B2 (ja) | 液晶表示装置とその駆動方法 | |
US6977637B2 (en) | Method of driving liquid crystal display | |
JP2002062855A (ja) | 液晶表示装置の駆動方法 | |
US10621937B2 (en) | Liquid crystal display device and method of driving the same | |
KR20090016150A (ko) | 구동회로 및 이를 포함하는 액정 표시 장치 | |
JPH11272241A (ja) | 液晶表示装置 | |
JP2005309304A (ja) | データ線駆動回路、電気光学装置および電子機器 | |
JP2007156382A (ja) | アナログ薄膜トランジスタ液晶表示パネル用のドット反転駆動装置およびドット反転駆動方法 | |
JP5081456B2 (ja) | 表示装置 | |
JPH11119741A (ja) | 液晶表示装置およびそれに用いられるデータドライバ | |
JP4095128B2 (ja) | 液晶表示装置 | |
JP2003029716A (ja) | 液晶表示装置及び液晶表示装置の駆動装置及び液晶表示装置の駆動方法 | |
JPH08272339A (ja) | 液晶表示装置 | |
JP5666883B2 (ja) | 液晶表示装置 | |
JPH07120725A (ja) | 液晶表示装置の駆動方法及び液晶表示装置 | |
JPH0635416A (ja) | アクティブマトリクス型液晶表示装置の駆動方法 | |
JP2018017787A (ja) | 電気光学装置、電気光学装置の制御方法および電子機器 | |
JP2007041155A (ja) | 液晶表示装置 | |
JPH10254413A (ja) | 液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040915 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20060727 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060801 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20060908 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20061128 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070106 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070320 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070330 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S631 | Written request for registration of reclamation of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313632 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100406 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100406 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110406 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120406 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120406 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130406 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130406 Year of fee payment: 6 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140406 Year of fee payment: 7 |
|
LAPS | Cancellation because of no payment of annual fees |