JPH11163317A - Semiconductor device and its manufacture - Google Patents

Semiconductor device and its manufacture

Info

Publication number
JPH11163317A
JPH11163317A JP32170397A JP32170397A JPH11163317A JP H11163317 A JPH11163317 A JP H11163317A JP 32170397 A JP32170397 A JP 32170397A JP 32170397 A JP32170397 A JP 32170397A JP H11163317 A JPH11163317 A JP H11163317A
Authority
JP
Japan
Prior art keywords
oxide film
polycrystalline silicon
gate
gate electrode
semiconductor device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP32170397A
Other languages
Japanese (ja)
Inventor
Tomoshi Iwamoto
知士 岩本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electronics Corp filed Critical Matsushita Electronics Corp
Priority to JP32170397A priority Critical patent/JPH11163317A/en
Publication of JPH11163317A publication Critical patent/JPH11163317A/en
Pending legal-status Critical Current

Links

Abstract

PROBLEM TO BE SOLVED: To reduce leakage current and realize long hot carrier life by making a film thickness of a part, wherein a crystalline silicon oxide film is in contact with a gate electrode thicker than that of a polycrystalline silicon oxide film covering a gate oxide film. SOLUTION: A gate oxide film 32 is formed over the entire silicon board 31. After the gate oxide film 32 has been formed, polycrystalline silicon is deposited by a CVD device. Then, a mask is prepared by photoresist. An entire polycrystalline silicon and the gate oxide film 32 and the silicon board 31 are etched by using the photoresist as a mask. A gate electrode 35 is thereby formed. Then, the photoresist is removed and the gate electrode 35 is exposed. Furthermore, a gate bird's beak 36 and a polycrystalline silicon oxide film 37 are formed by thermal oxidation. Thereby, a film thickness of the gate bird's beak 36 at an end part of the gate electrode 35 can be made about 60 nm, while a film thickness of the polycrystalline silicon oxide film 37 is about 400 nm.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】この発明は、ゲートからドレ
インに誘導される漏れ(GIDL:Gate InducedDrain L
eakage)電流が低く、ホットキャリア寿命の長い半導体
装置及びその製造方法に関するものである。
BACKGROUND OF THE INVENTION The present invention relates to a gate induced drain (GIDL).
The present invention relates to a semiconductor device having a low current and a long hot carrier life and a method for manufacturing the same.

【0002】[0002]

【従来の技術】従来から、半導体デバイスの高速化の為
ゲート酸化膜の薄膜化が進んできた。ゲート酸化膜の薄
膜化が進むと、図12に示すように、ゲート電極15と
ドレイン高濃度(イオン注入による不純物濃度)領域2
1がオーバーラップした領域22でのゲート−ドレイン
間の電界が大きくなり、トンネリングが起こり、それに
伴い、GIDL電流の増大の問題が生じてきている。
2. Description of the Related Art Conventionally, gate oxide films have been made thinner in order to increase the speed of semiconductor devices. As the gate oxide film becomes thinner, as shown in FIG. 12, the gate electrode 15 and the drain high concentration (impurity concentration by ion implantation) region 2 are increased.
The electric field between the gate and the drain in the region 22 where 1 overlaps increases, and tunneling occurs, which causes a problem of an increase in GIDL current.

【0003】そこで、図1〜図7に示すように、GID
L電流を低減する手段として、シリコン基板11上に、
ゲート酸化膜12を成長させた後、多結晶シリコン13
を全面に堆積し、フォトレジスト14をマスクとして多
結晶シリコン13をドライエッチングすることにより、
ゲート電極15を形成後、熱酸化をすることによりゲー
トバーズビーク16(図7)を形成する方法が提案され
ている(クリモトら、“ドレイン リーケージ カレン
ト キャラクティクス デュー トゥ ザ バンド ト
ゥ バンド トンネリング イン エルデーデー モス
デバイス”イン アイイーディエム テクニカル ダ
イジェスト,1989年、621〜624頁(K KURIMOT
O, et al, "DRAIN LEAKAGE CUIRRENT CHARACTICS DUE T
O THE BAND TO BAND TUNNELING IN LDD MOS DEVICE" in
IEDM TECHNICAL DIGEST 1989. pp621-624.))。
Therefore, as shown in FIGS.
As means for reducing the L current, on the silicon substrate 11,
After growing the gate oxide film 12, the polysilicon 13
Is deposited on the entire surface, and the polycrystalline silicon 13 is dry-etched using the photoresist 14 as a mask.
A method has been proposed in which a gate bird's beak 16 (FIG. 7) is formed by thermally oxidizing the gate bird's beak 16 (FIG. 7) after forming the gate electrode 15. Device “In IED Technical Digest, 1989, pp. 621-624 (K KURIMOT
O, et al, "DRAIN LEAKAGE CUIRRENT CHARACTICS DUE T
O THE BAND TO BAND TUNNELING IN LDD MOS DEVICE "in
IEDM TECHNICAL DIGEST 1989. pp621-624.)).

【0004】ゲートバーズビーク16を形成することに
より、ゲート電極15の端部が中心部よりゲート酸化膜
12が厚くなるので、ゲート電極15とドレイン高濃度
領域21がオーバーラップした領域22でのゲート−ド
レイン間の電界を緩和し、GIDL電流を低減すること
ができる。
[0004] By forming the gate bird's beak 16, the gate oxide film 12 becomes thicker at the end of the gate electrode 15 than at the center, so that the gate in the region 22 where the gate electrode 15 and the high-concentration drain region 21 overlap is formed. -The electric field between the drains can be reduced, and the GIDL current can be reduced.

【0005】[0005]

【発明が解決しようとする課題】近年、半導体デバイス
のゲート酸化膜のさらなる薄膜化の開発が要請されてい
る。そして問題となるGIDL電流を更に低減させる為
には、ゲート形成後の熱酸化量を増やせば良いが、以下
に示す問題がある。
In recent years, there has been a demand for the development of thinner gate oxide films for semiconductor devices. In order to further reduce the problematic GIDL current, the amount of thermal oxidation after forming the gate may be increased, but there are the following problems.

【0006】トランジスタのホットキャリア寿命を延命
する為の手段として、ソースおよびドレインに不純物の
低濃度領域を形成してドレインの電界を緩和するLDD
(Lightly Doped Drain)構造、LATID(Large Angel
Tilt Implanted Drain)構造がある。LDDおよびLA
TID構造にする為には、図6〜図11に示すようにゲ
ート電極15を形成した後に熱酸化し、不純物の低濃度
領域18を形成するために不純物の注入を行い、絶縁膜
19を堆積後、異方性ドライエッチングを行い、スペー
サー20を形成し、不純物の高濃度領域21を形成する
ために不純物の注入を行う必要がある。そしてドレイン
の電界を緩和する為には、図11に示す低濃度領域18
のLdを長くする必要がある。その為には、低濃度領域
18形成注入の際のゲート電極15の多結晶シリコン酸
化膜17を薄く、すなわちゲート電極15形成後の熱酸
化量を少なくする必要がある。
As a means for extending the life of hot carriers in a transistor, an LDD which reduces the electric field at the drain by forming low-concentration regions of impurities in the source and drain is used.
(Lightly Doped Drain) structure, LATID (Large Angel)
Tilt Implanted Drain) structure. LDD and LA
In order to form the TID structure, as shown in FIGS. 6 to 11, after the gate electrode 15 is formed, thermal oxidation is performed, impurities are implanted to form the impurity low concentration region 18, and the insulating film 19 is deposited. Thereafter, it is necessary to perform anisotropic dry etching to form the spacers 20 and to implant impurities to form the high impurity concentration regions 21. Then, in order to reduce the electric field of the drain, the low concentration region 18 shown in FIG.
Needs to be longer. For this purpose, it is necessary to make the polycrystalline silicon oxide film 17 of the gate electrode 15 thin when the low concentration region 18 is formed and implanted, that is, to reduce the amount of thermal oxidation after the gate electrode 15 is formed.

【0007】以上のことから、従来の半導体装置の製造
方法では、表1に示すような結果となり、GIDL電流
が少なくホットキャリア寿命の長い半導体装置を形成す
ることが困難であった。
As described above, in the conventional method for manufacturing a semiconductor device, the results shown in Table 1 are obtained, and it is difficult to form a semiconductor device having a small GIDL current and a long hot carrier life.

【0008】[0008]

【表1】 [Table 1]

【0009】本発明は、上記従来の問題を解決するた
め、GIDL電流が少なくてかつホットキャリア寿命の
長い半導体装置及びその製造方法を提供することを目的
とする。
An object of the present invention is to provide a semiconductor device having a small GIDL current and a long hot carrier life, and a method of manufacturing the same, in order to solve the above-mentioned conventional problems.

【0010】[0010]

【課題を解決するための手段】前記目的を達成するた
め、本発明の半導体装置は、半導体基板上にゲート酸化
膜と、その上に多結晶シリコンからなるゲート電極と、
前記ゲート酸化膜とゲート電極とを覆う多結晶シリコン
酸化膜を少なくとも備えた半導体装置であって、前記多
結晶シリコン酸化膜が前記ゲート電極と接触する部分の
膜厚が、前記ゲート酸化膜を覆う多結晶シリコン酸化膜
の膜厚よりも厚いことを特徴とする。
In order to achieve the above object, a semiconductor device according to the present invention comprises a gate oxide film on a semiconductor substrate, a gate electrode made of polycrystalline silicon thereon,
A semiconductor device comprising at least a polycrystalline silicon oxide film covering the gate oxide film and a gate electrode, wherein a thickness of a portion where the polycrystalline silicon oxide film is in contact with the gate electrode covers the gate oxide film. It is characterized in that it is thicker than the thickness of the polycrystalline silicon oxide film.

【0011】前記半導体装置においては、多結晶シリコ
ン酸化膜が前記ゲート電極と接触する部分の膜厚が、前
記ゲート酸化膜を覆う多結晶シリコン酸化膜の膜厚に比
べて、1.01倍以上5.00倍以下であることが好ま
しい。
In the semiconductor device, the thickness of the portion where the polycrystalline silicon oxide film contacts the gate electrode is 1.01 times or more the thickness of the polycrystalline silicon oxide film covering the gate oxide film. It is preferably 5.00 times or less.

【0012】また前記半導体装置においては、半導体基
板とゲート酸化膜及びゲート電極と接触する前記多結晶
シリコン酸化膜部分の断面形状が、略台形であることが
好ましい。
In the above-mentioned semiconductor device, it is preferable that a cross-sectional shape of a portion of the polycrystalline silicon oxide film which is in contact with a semiconductor substrate, a gate oxide film and a gate electrode is substantially trapezoidal.

【0013】また前記半導体装置においては、ゲート酸
化膜が半導体基板と接触する面が、多結晶シリコン酸化
膜が半導体基板と接触する面よりも高い位置に存在する
ことが好ましい。
In the semiconductor device, it is preferable that a surface where the gate oxide film contacts the semiconductor substrate is located at a position higher than a surface where the polycrystalline silicon oxide film contacts the semiconductor substrate.

【0014】次に本発明の半導体装置の製造方法は、半
導体基板上にゲート酸化膜と、その上に多結晶シリコン
からなるゲート電極と、前記ゲート酸化膜とゲート電極
とを覆う多結晶シリコン酸化膜を少なくとも備えた半導
体装置の製造方法であって、前記半導体基板上にゲート
酸化膜を形成し、その上に多結晶シリコンを堆積し、フ
ォトレジストをマスクとしてエッチングにより前記多結
晶シリコン及びゲート電極を所定の形状にパターニング
するとともに半導体基板まで食刻し、次いで熱酸化を行
い、前記ゲート酸化膜とゲート電極とを多結晶シリコン
酸化膜で覆うとともに、前記多結晶シリコン酸化膜が前
記ゲート電極と接触する部分の膜厚を、前記ゲート酸化
膜を覆う多結晶シリコン酸化膜の膜厚よりも厚くするこ
とを特徴とする。
Next, a method of manufacturing a semiconductor device according to the present invention comprises the steps of: providing a gate oxide film on a semiconductor substrate, a gate electrode made of polysilicon on the semiconductor substrate, and a polysilicon oxide film covering the gate oxide film and the gate electrode. A method of manufacturing a semiconductor device having at least a film, comprising forming a gate oxide film on the semiconductor substrate, depositing polycrystalline silicon thereon, and etching the polycrystalline silicon and the gate electrode by using a photoresist as a mask. Is patterned to a predetermined shape and etched to the semiconductor substrate, and then thermally oxidized to cover the gate oxide film and the gate electrode with a polycrystalline silicon oxide film, and the polycrystalline silicon oxide film is The thickness of the portion in contact with the gate oxide film is made larger than the thickness of the polycrystalline silicon oxide film covering the gate oxide film.

【0015】前記方法においては、熱酸化工程を酸素ま
たはパイロジェニックで行うことが好ましい。ここでパ
イロジェニックとは、水素(H2)と酸素(O2)とを燃
焼させ、それにより生成された−OH基を酸化剤として
シリコン(Si)を酸化する方法である。
[0015] In the above method, it is preferable that the thermal oxidation step is performed by oxygen or pyrogenic. Here, pyrogenic is a method in which hydrogen (H 2 ) and oxygen (O 2 ) are burned, and silicon (Si) is oxidized using an —OH group generated thereby as an oxidizing agent.

【0016】また前記方法においては、エッチングがド
ライエッチングであることが好ましい。さらに、半導体
基板へのエッチング(食刻)深さが、50〜500nm
の範囲であることが好ましい。
In the above method, the etching is preferably dry etching. Further, the etching (etching) depth on the semiconductor substrate is 50 to 500 nm.
Is preferably within the range.

【0017】本発明の半導体装置の製造方法は、半導体
基板上に、ゲート酸化膜を成長させた後、ゲート電極用
多結晶シリコンを全面に堆積し、フォトレジストをマス
クとして多結晶シリコンおよびゲート酸化膜の全部と半
導体基板の一部をドライエッチングによりパターニング
することによりゲート電極を形成し、フォトレジストを
除去後、熱酸化してゲートバーズビークを形成するもの
である。熱酸化には酸素またはパイロジェニックを用い
るのが好ましい。
According to the method of manufacturing a semiconductor device of the present invention, after a gate oxide film is grown on a semiconductor substrate, polycrystalline silicon for a gate electrode is deposited on the entire surface, and the polycrystalline silicon and the gate oxide are formed using a photoresist as a mask. A gate electrode is formed by patterning the entire film and a part of the semiconductor substrate by dry etching, and after removing the photoresist, thermal oxidation is performed to form a gate bird's beak. It is preferable to use oxygen or pyrogenic for the thermal oxidation.

【0018】本発明の半導体装置の製造方法によると、
ゲート電極を形成する際に、多結晶シリコンだけでな
く、半導体基板もドライエッチングし、パターニングを
行う。その後、熱酸化する際にゲート電極だけでなく半
導体基板も酸化されるので、熱酸化量(多結晶シリコン
酸化膜厚)が従来のものと同じであっても、ゲート電極
端部のゲート酸化膜厚を従来の方法より厚くすることが
できる。
According to the method of manufacturing a semiconductor device of the present invention,
When forming a gate electrode, not only polycrystalline silicon but also a semiconductor substrate is dry-etched and patterned. Thereafter, not only the gate electrode but also the semiconductor substrate is oxidized during thermal oxidation. Therefore, even if the thermal oxidation amount (polycrystalline silicon oxide film thickness) is the same as the conventional one, the gate oxide film at the end of the gate electrode The thickness can be greater than in conventional methods.

【0019】[0019]

【発明の実施の形態】この発明の一実施の形態について
図13ないし図19を用いて詳細に説明をする。図13
ないし図19は、半導体装置の製造工程を示している。
DESCRIPTION OF THE PREFERRED EMBODIMENTS One embodiment of the present invention will be described in detail with reference to FIGS. FIG.
19 to 19 show a manufacturing process of a semiconductor device.

【0020】図13において、31はシリコン基板であ
る。次に、図14に示すように、シリコン基板31の上
の全面にゲート酸化膜32を、例えば15nmの厚さに
熱酸化で形成する。そして、図15に示すように、ゲー
ト酸化膜32を形成後、CVD装置で多結晶シリコン3
3を、例えば400nmの厚さに堆積する。次に、図1
6に示すように、フォトレジスト34でマスクを作成す
る。そして、図17に示すように、フォトレジスト34
をマスクとして、多結晶シリコン33とゲート酸化膜3
2の全部と、シリコン基板31の例えば15nmの深さ
までドライエッチングを行う。これにより図18に示す
ゲート電極35が形成される。
In FIG. 13, reference numeral 31 denotes a silicon substrate. Next, as shown in FIG. 14, a gate oxide film 32 is formed on the entire surface of the silicon substrate 31 by thermal oxidation to a thickness of, for example, 15 nm. Then, as shown in FIG. 15, after the gate oxide film 32 is formed, the polysilicon 3
3 is deposited to a thickness of, for example, 400 nm. Next, FIG.
As shown in FIG. 6, a mask is formed with the photoresist. Then, as shown in FIG.
Using polycrystalline silicon 33 and gate oxide film 3 as masks
2 and dry etching is performed to the silicon substrate 31 to a depth of, for example, 15 nm. Thus, a gate electrode 35 shown in FIG. 18 is formed.

【0021】次に、図18に示すように、フォトレジス
ト34を除去して、ゲート電極35を露出させる。更
に、図19に示すように、熱酸化することにより、ゲー
トバーズビーク36および多結晶シリコン酸化膜37を
例えば15nm厚で形成する。これにより、ゲートバー
ズビーク36は、断面がほぼ台形で、底辺(長辺)に該
当する部分が約60nm、上辺(短辺)に該当する部分
が約15nm、高さ(底辺(長辺)と上辺(短辺))の
距離が約15nmであった。これにより、多結晶シリコ
ン酸化膜厚は約400nmであったが、ゲート電極端部
のゲートバーズビークの膜厚を約60nmとすることが
できた。
Next, as shown in FIG. 18, the photoresist 34 is removed to expose the gate electrode 35. Further, as shown in FIG. 19, a gate bird's beak 36 and a polycrystalline silicon oxide film 37 are formed to a thickness of, for example, 15 nm by thermal oxidation. Thus, the gate bird's beak 36 has a substantially trapezoidal cross section, a portion corresponding to the bottom (long side) is about 60 nm, a portion corresponding to the top (short side) is about 15 nm, and the height (bottom (long side)). The distance of the upper side (short side) was about 15 nm. As a result, the thickness of the polycrystalline silicon oxide was about 400 nm, but the thickness of the gate bird's beak at the end of the gate electrode could be reduced to about 60 nm.

【0022】[0022]

【発明の効果】以上説明した通り、本発明の半導体装置
によれば、多結晶シリコン酸化膜がゲート電極と接触す
る部分の膜厚が、ゲート酸化膜を覆う多結晶シリコン酸
化膜の膜厚よりも厚いことにより、ゲート電極側壁の酸
化膜厚が相対的に薄くなるので、低濃度領域が大きくな
り、GIDL電流が低くホットキャリア寿命の長い半導
体装置を製造することができる。
As described above, according to the semiconductor device of the present invention, the thickness of the portion where the polycrystalline silicon oxide film contacts the gate electrode is larger than the thickness of the polycrystalline silicon oxide film covering the gate oxide film. When the thickness is too large, the oxide film thickness on the side wall of the gate electrode becomes relatively thin, so that a low concentration region becomes large, and a semiconductor device having a low GIDL current and a long hot carrier life can be manufactured.

【0023】また本発明の半導体装置の製造方法による
と、ゲート電極形成の際に多結晶シリコンだけでなく、
半導体基板もドライエッチングを行い、その後熱酸化を
行う。この際、シリコン基板もパターニングしているの
で、ゲート電極の端部では多結晶シリコンとシリコン基
板の両方から酸化がされ、短い熱酸化時間でゲート電極
端部のゲート酸化膜厚が厚くなる。これにより、ゲート
電極側壁の酸化膜厚が相対的に薄くなるので、低濃度領
域が大きくなり、GIDL電流が低くホットキャリア寿
命の長い半導体装置を製造することができる。
According to the method of manufacturing a semiconductor device of the present invention, not only polycrystalline silicon but also
The semiconductor substrate is also subjected to dry etching, and then to thermal oxidation. At this time, since the silicon substrate is also patterned, both the polycrystalline silicon and the silicon substrate are oxidized at the end of the gate electrode, and the gate oxide film at the end of the gate electrode becomes thick in a short thermal oxidation time. Thus, the oxide film on the side wall of the gate electrode becomes relatively thin, so that the low concentration region becomes large, and a semiconductor device having a low GIDL current and a long hot carrier life can be manufactured.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 1 is a cross-sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図2】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 2 is a cross-sectional view illustrating a manufacturing process of a semiconductor device in a conventional example.

【図3】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 3 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図4】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 4 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図5】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 5 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図6】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 6 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図7】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 7 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図8】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 8 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図9】 従来例における半導体装置の製造工程を示す
断面図である。
FIG. 9 is a cross-sectional view illustrating a manufacturing process of a semiconductor device in a conventional example.

【図10】 従来例における半導体装置の製造工程を示
す断面図である。
FIG. 10 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図11】 従来例における半導体装置の製造工程を示
す断面図である。
FIG. 11 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図12】 従来例における半導体装置の製造工程を示
す断面図である。
FIG. 12 is a sectional view showing a manufacturing process of a semiconductor device in a conventional example.

【図13】 本発明の一実施例の形態における半導体装
置の製造工程を示す断面図である。
FIG. 13 is a cross-sectional view showing a manufacturing step of the semiconductor device according to the embodiment of the present invention.

【図14】 本発明の一実施例の形態における半導体装
置の製造工程を示す断面図である。
FIG. 14 is a cross-sectional view illustrating a step of manufacturing the semiconductor device according to the embodiment of the present invention.

【図15】 本発明の一実施例の形態における半導体装
置の製造工程を示す断面図である。
FIG. 15 is a cross-sectional view showing a manufacturing step of the semiconductor device according to the embodiment of the present invention;

【図16】 本発明の一実施例の形態における半導体装
置の製造工程を示す断面図である。
FIG. 16 is a sectional view illustrating a manufacturing step of the semiconductor device according to the embodiment of the present invention;

【図17】 本発明の一実施例の形態における半導体装
置の製造工程を示す断面図である。
FIG. 17 is a sectional view illustrating a manufacturing step of the semiconductor device according to the embodiment of the present invention;

【図18】 本発明の一実施例の形態における半導体装
置の製造工程を示す断面図である。
FIG. 18 is a cross-sectional view showing a manufacturing step of the semiconductor device according to the embodiment of the present invention.

【図19】 本発明の一実施例の形態における半導体装
置の製造工程を示す断面図である。
FIG. 19 is a cross-sectional view showing a manufacturing step of the semiconductor device according to the embodiment of the present invention;

【符号の説明】[Explanation of symbols]

11,31 シリコン基板 12,32 ゲート酸化膜 13,33 多結晶シリコン 14,34 フォトレジスト 15,35 ゲート電極(多結晶シリコン) 16,36 ゲートバーズビーク 17,37 多結晶シリコン酸化膜 18 低濃度領域 19 絶縁膜 20 スペーサー 21 ドレイン高濃度領域 22 ゲート電極とドレイン高濃度領域のオーバーラッ
プ領域
11, 31 Silicon substrate 12, 32 Gate oxide film 13, 33 Polycrystalline silicon 14, 34 Photoresist 15, 35 Gate electrode (polycrystalline silicon) 16, 36 Gate bird's beak 17, 37 Polycrystalline silicon oxide film 18 Low concentration region DESCRIPTION OF SYMBOLS 19 Insulating film 20 Spacer 21 High-concentration region of drain 22 Overlap region of gate electrode and high-concentration region of drain

Claims (7)

【特許請求の範囲】[Claims] 【請求項1】 半導体基板上にゲート酸化膜と、その上
に多結晶シリコンからなるゲート電極と、前記ゲート酸
化膜とゲート電極とを覆う多結晶シリコン酸化膜を少な
くとも備えた半導体装置であって、前記多結晶シリコン
酸化膜が前記ゲート電極と接触する部分の膜厚が、前記
ゲート酸化膜を覆う多結晶シリコン酸化膜の膜厚よりも
厚いことを特徴とする半導体装置。
1. A semiconductor device comprising at least a gate oxide film on a semiconductor substrate, a gate electrode made of polycrystalline silicon thereon, and a polycrystalline silicon oxide film covering the gate oxide film and the gate electrode. A semiconductor device, wherein a thickness of a portion where the polycrystalline silicon oxide film contacts the gate electrode is larger than a thickness of a polycrystalline silicon oxide film covering the gate oxide film.
【請求項2】 前記多結晶シリコン酸化膜が前記ゲート
電極と接触する部分の膜厚が、前記ゲート酸化膜を覆う
多結晶シリコン酸化膜の膜厚に比べて、1.01倍以上
5.00倍以下である請求項1に記載の半導体装置。
2. A film thickness of a portion where the polycrystalline silicon oxide film is in contact with the gate electrode is 1.01 times or more and 5.00 times or more as compared with a film thickness of a polycrystalline silicon oxide film covering the gate oxide film. 2. The semiconductor device according to claim 1, wherein the number is twice or less.
【請求項3】 前記半導体基板とゲート酸化膜及びゲー
ト電極と接触する前記多結晶シリコン酸化膜部分の断面
形状が、略台形である請求項1に記載の半導体装置。
3. The semiconductor device according to claim 1, wherein a cross-sectional shape of said polycrystalline silicon oxide film portion in contact with said semiconductor substrate, a gate oxide film and a gate electrode is substantially trapezoidal.
【請求項4】 ゲート酸化膜が半導体基板と接触する面
が、多結晶シリコン酸化膜が半導体基板と接触する面よ
りも高い位置に存在する請求項1に記載の半導体装置。
4. The semiconductor device according to claim 1, wherein a surface where the gate oxide film contacts the semiconductor substrate is located higher than a surface where the polycrystalline silicon oxide film contacts the semiconductor substrate.
【請求項5】 半導体基板上にゲート酸化膜と、その上
に多結晶シリコンからなるゲート電極と、前記ゲート酸
化膜とゲート電極とを覆う多結晶シリコン酸化膜を少な
くとも備えた半導体装置の製造方法であって、前記半導
体基板上にゲート酸化膜を形成し、その上に多結晶シリ
コンを堆積し、フォトレジストをマスクとしてエッチン
グにより前記多結晶シリコン及びゲート電極を所定の形
状にパターニングするとともに半導体基板まで食刻し、
次いで熱酸化を行い、前記ゲート酸化膜とゲート電極と
を多結晶シリコン酸化膜で覆うとともに、前記多結晶シ
リコン酸化膜が前記ゲート電極と接触する部分の膜厚
を、前記ゲート酸化膜を覆う多結晶シリコン酸化膜の膜
厚よりも厚くすることを特徴とする半導体装置の製造方
法。
5. A method of manufacturing a semiconductor device comprising a gate oxide film on a semiconductor substrate, a gate electrode made of polycrystalline silicon thereon, and at least a polycrystalline silicon oxide film covering the gate oxide film and the gate electrode. Forming a gate oxide film on the semiconductor substrate, depositing polycrystalline silicon thereon, patterning the polycrystalline silicon and the gate electrode into a predetermined shape by etching using a photoresist as a mask, Etching until
Next, thermal oxidation is performed to cover the gate oxide film and the gate electrode with a polycrystalline silicon oxide film, and the thickness of the portion where the polycrystalline silicon oxide film is in contact with the gate electrode is reduced by a polycrystalline silicon oxide film covering the gate oxide film. A method for manufacturing a semiconductor device, wherein the thickness is larger than the thickness of a crystalline silicon oxide film.
【請求項6】 熱酸化を酸素またはパイロジェニックで
行う請求項5に記載の半導体装置の製造方法。
6. The method for manufacturing a semiconductor device according to claim 5, wherein the thermal oxidation is performed by oxygen or pyrogenic.
【請求項7】 エッチングがドライエッチングであり、
半導体基板への食刻深さが、50〜500nmの範囲で
ある請求項5に記載の半導体装置の製造方法。
7. The etching is dry etching,
The method for manufacturing a semiconductor device according to claim 5, wherein an etching depth in the semiconductor substrate is in a range of 50 to 500 nm.
JP32170397A 1997-11-21 1997-11-21 Semiconductor device and its manufacture Pending JPH11163317A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP32170397A JPH11163317A (en) 1997-11-21 1997-11-21 Semiconductor device and its manufacture

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP32170397A JPH11163317A (en) 1997-11-21 1997-11-21 Semiconductor device and its manufacture

Publications (1)

Publication Number Publication Date
JPH11163317A true JPH11163317A (en) 1999-06-18

Family

ID=18135493

Family Applications (1)

Application Number Title Priority Date Filing Date
JP32170397A Pending JPH11163317A (en) 1997-11-21 1997-11-21 Semiconductor device and its manufacture

Country Status (1)

Country Link
JP (1) JPH11163317A (en)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100448166B1 (en) * 2001-12-27 2004-09-13 동부전자 주식회사 gate oxide manufacturing method of MOS device
KR100504432B1 (en) * 1998-12-31 2005-09-26 주식회사 하이닉스반도체 Gate electrode formation method of semiconductor device
US6979858B2 (en) 2003-01-06 2005-12-27 Oki Electric Industry Co., Ltd. Semiconductor device having a gate electrode formed on a gate oxide film
JP2014067912A (en) * 2012-09-26 2014-04-17 Seiko Instruments Inc Current mirror circuit

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100504432B1 (en) * 1998-12-31 2005-09-26 주식회사 하이닉스반도체 Gate electrode formation method of semiconductor device
KR100448166B1 (en) * 2001-12-27 2004-09-13 동부전자 주식회사 gate oxide manufacturing method of MOS device
US6979858B2 (en) 2003-01-06 2005-12-27 Oki Electric Industry Co., Ltd. Semiconductor device having a gate electrode formed on a gate oxide film
US7598140B2 (en) 2003-01-06 2009-10-06 Oki Semiconductor Co., Ltd. Method of producing a semiconductor device having an oxide film
JP2014067912A (en) * 2012-09-26 2014-04-17 Seiko Instruments Inc Current mirror circuit

Similar Documents

Publication Publication Date Title
JP2841315B2 (en) Method of manufacturing MOS field effect transistor
US7531438B2 (en) Method of fabricating a recess channel transistor
KR0172262B1 (en) Method of fabricating semiconductor device
JPH06318634A (en) Isolating method for element in semiconductor device
JP3408437B2 (en) Method for manufacturing semiconductor device
JPH05267331A (en) Manufacture of mos semiconductor device
JPH11163317A (en) Semiconductor device and its manufacture
JP3985358B2 (en) Semiconductor device and manufacturing method thereof
JPH07245400A (en) Field-effect transistor and its manufacture
JP3494758B2 (en) Method of manufacturing buried transistor
TWI231547B (en) Short channel transistor fabrication method for semiconductor device
JP2002164537A (en) Semiconductor device and its manufacturing method
KR100319633B1 (en) Manufacturing method for mos transistor
JPH077157A (en) Manufacture of thin film transistor
JP2001036071A5 (en)
JP3344162B2 (en) Method for manufacturing field effect semiconductor device
JPS63275181A (en) Manufacture of semiconductor device
JP2883242B2 (en) Method for manufacturing semiconductor device
KR100304975B1 (en) Semiconductor device and method for fabricating the same
KR20010065149A (en) Method of manufacturing a transistor in a semiconductor device
KR0147255B1 (en) Method for manufacturing mosfet
JPS6395664A (en) Semiconductor device and manufacture thereof
JPH0695573B2 (en) Method for manufacturing semiconductor device
JPH05259446A (en) Manufacture of semiconductor device
JPH04137735A (en) Semiconductor device and manufacture thereof