JPH10189979A - Manufacture of thin-film transistor and thin-film transistor - Google Patents

Manufacture of thin-film transistor and thin-film transistor

Info

Publication number
JPH10189979A
JPH10189979A JP34221196A JP34221196A JPH10189979A JP H10189979 A JPH10189979 A JP H10189979A JP 34221196 A JP34221196 A JP 34221196A JP 34221196 A JP34221196 A JP 34221196A JP H10189979 A JPH10189979 A JP H10189979A
Authority
JP
Japan
Prior art keywords
liquid crystal
layer
film transistor
substrate
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP34221196A
Other languages
Japanese (ja)
Inventor
Hidekazu Kato
秀和 加藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP34221196A priority Critical patent/JPH10189979A/en
Publication of JPH10189979A publication Critical patent/JPH10189979A/en
Withdrawn legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Thin Film Transistor (AREA)

Abstract

PROBLEM TO BE SOLVED: To provide a formation method of a thin-film transistor of an LDD structure, wherein element characteristic is improved by a dimple process in a manufacturing method of an active matrix type liquid crystal display device in which a polysilicon TFT is used. SOLUTION: After a polysilicon layer 2 which becomes a working layer of a TFT has been formed on a substrate 1 and a gate insulation film and a gate electrode 4 have been formed, a protective film which becomes a barrier layer 5 during ion implantation is formed to a specified thickness which is predetermined with relation to ion implantation conditions. After it is patterned so that an outer shape thereof matches a boundary between a low concentration region 6a and a high concentration region 6b which become a source/drain regions of an LDD structure, ion implantation is performed for a polysilicon layer 2 by using it as a mask.

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、LDD(Lightly
Doped Drain)構造の薄膜トランジスタの製造技術に関
し、例えば画素電極に選択的に電圧を印加するスイッチ
素子としてポリシリコンTFT(薄膜トランジスタ)を
使用したアクティブマトリックス型液晶表示装置の製造
プロセスに利用して好適な技術に関する。
[0001] The present invention relates to an LDD (Lightly
The present invention relates to a manufacturing technique of a thin film transistor having a Doped Drain structure, for example, a technique suitable for use in a manufacturing process of an active matrix type liquid crystal display device using a polysilicon TFT (thin film transistor) as a switch element for selectively applying a voltage to a pixel electrode. Regarding

【0002】[0002]

【従来の技術】従来、アクティブマトリクス型液晶表示
装置としては、ガラス基板上にマトリックス状に画素電
極を形成すると共に、各画素電極に対応してポリシリコ
ンを用いたTFTを形成して、各画素電極にTFTによ
り電圧を印加して液晶を駆動するようにした構成のLC
D(液晶表示装置)が実用化されている。
2. Description of the Related Art Conventionally, as an active matrix type liquid crystal display device, pixel electrodes are formed in a matrix on a glass substrate, and a TFT using polysilicon is formed corresponding to each pixel electrode. LC with a structure in which a voltage is applied to the electrodes by a TFT to drive the liquid crystal
D (liquid crystal display) has been put to practical use.

【0003】一方、MOSFETを能動素子とした半導
体集積回路においては、バイアス電圧を印加したとき
に、ゲート電極に対して自己整合して形成されたソース
・ドレイン領域のチャネル側の境界に電界集中が起きて
素子の耐圧が低下するという欠点を防止するため、ゲー
ト電極の近傍に低濃度のソース・ドレイン領域をまたそ
の外側に高濃度のソース・ドレイン領域を形成してなる
LDD構造のMOSFETを使用したものが実用化され
ている。
On the other hand, in a semiconductor integrated circuit using a MOSFET as an active element, when a bias voltage is applied, an electric field concentrates on a channel-side boundary of a source / drain region formed in self-alignment with a gate electrode. In order to prevent the drawback that the breakdown voltage of the device is lowered due to the occurrence, an LDD structure MOSFET is used in which a low concentration source / drain region is formed near the gate electrode and a high concentration source / drain region is formed outside thereof. What has been done has been put to practical use.

【0004】[0004]

【発明が解決しようとする課題】上記ポリシリコンTF
Tを用いたアクティブマトリックス型LCDにおいて
は、素子特性を向上させるためLDD構造のTFTを用
いようとすると、低濃度のソース・ドレイン領域と高濃
度のソース・ドレイン領域を別々に形成しなければなら
ないので、プロセスが複雑になるという問題点があっ
た。
The above-mentioned polysilicon TF
In an active matrix type LCD using T, if an attempt is made to use a TFT having an LDD structure in order to improve device characteristics, a low-concentration source / drain region and a high-concentration source / drain region must be formed separately. Therefore, there is a problem that the process becomes complicated.

【0005】この発明の目的は、アクティブマトリック
ス型LCDにおいて、極めて簡単なプロセスによってL
DD構造のTFTを形成することができる技術を提供す
ることにある。
An object of the present invention is to provide an active matrix type LCD with an L
It is to provide a technique capable of forming a TFT having a DD structure.

【0006】この発明の他の目的は、アクティブマトリ
ックス型LCDにおけるゲート線の抵抗を下げることが
できる技術を提供することにある。
Another object of the present invention is to provide a technique capable of reducing the resistance of a gate line in an active matrix type LCD.

【0007】この発明のさらに他の目的は、アクティブ
マトリックス型LCDにおいてゲート線の抵抗を下げる
ためゲート線を多層構造としたときに層間の剥がれを有
効に防止することができる技術を提供することにある。
Still another object of the present invention is to provide a technique capable of effectively preventing peeling between layers when a gate line has a multilayer structure in order to reduce the resistance of the gate line in an active matrix type LCD. is there.

【0008】[0008]

【課題を解決するための手段】この発明は、上記目的を
達成するため、ガラス基板のような基板上にTFTの動
作層となる半導体層(ポリシリコン層)を形成し、その
表面にゲート絶縁膜を形成しさらにこのゲート絶縁膜の
上にゲート電極(ゲート線を含む)を形成した後、イオ
ン打ち込みの際の弱いバリア層となる酸化シリコンのよ
うな保護膜をイオン打ち込み条件との関係で与め設定さ
れた所定の厚みに形成し、これをその外形がLDD構造
のソース・ドレイン領域となる低濃度領域と高濃度領域
との境界に合致するようにパターニングしてから、これ
をマスクとして上記半導体層に対して所定のエネルギー
でイオン打ち込みを行なうようにしたものである。
In order to achieve the above-mentioned object, the present invention forms a semiconductor layer (polysilicon layer) which becomes an operating layer of a TFT on a substrate such as a glass substrate, and a gate insulating film is formed on the surface thereof. After forming a film and further forming a gate electrode (including the gate line) on this gate insulating film, a protective film such as silicon oxide that becomes a weak barrier layer at the time of ion implantation is formed in relation to the ion implantation conditions. It is formed to a predetermined thickness that has been set, and is patterned so that its outer shape matches the boundary between the low-concentration region and the high-concentration region which are the source / drain regions of the LDD structure, and this is used as a mask. The semiconductor layer is ion-implanted with a predetermined energy.

【0009】上記手段によれば、1回のイオン打ち込み
によって、ゲート電極の近傍に低濃度のソース・ドレイ
ン領域を、またその外側に高濃度のソース・ドレイン領
域を有するLDD構造のTFTを形成することができ
る。
According to the above-mentioned means, an LDD structure TFT having a low concentration source / drain region near the gate electrode and a high concentration source / drain region outside the gate electrode is formed by one-time ion implantation. be able to.

【0010】また、上記ゲート電極およびゲート線は、
例えばポリシリコン層の上に金属のシリサイド層を形成
した多層構造とするのが望ましい。これによって、ゲー
ト線の低抵抗化を図ることができる。しかもこのとき、
上記バリア層がゲート電極およびゲート線の上を被覆し
ているため、ゲート電極およびゲート線を構成するポリ
シリコン層とメタルシリサイド層との剥がれを防止する
ことができる。
Further, the gate electrode and the gate line are
For example, it is desirable to have a multilayer structure in which a metal silicide layer is formed on a polysilicon layer. As a result, the resistance of the gate line can be reduced. And at this time,
Since the barrier layer covers the gate electrode and the gate line, it is possible to prevent the polysilicon layer forming the gate electrode and the gate line from being separated from the metal silicide layer.

【0011】[0011]

【発明の実施の形態】以下、本発明の好適な実施例を図
面に基づいて説明する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Preferred embodiments of the present invention will be described below with reference to the drawings.

【0012】図1〜図3は本発明が適用されたプロセス
の要部を工程順に示す。このうち図2および図3は、そ
れぞれ本発明を適用してポリシリコンTFTを形成する
プロセスにおけるイオン打ち込み前と、イオン打ち込み
後の状態を示す。
1 to 3 show a main part of a process to which the present invention is applied in the order of steps. 2 and 3 show a state before ion implantation and a state after ion implantation in a process of forming a polysilicon TFT by applying the present invention, respectively.

【0013】図1において、1はガラス基板である。こ
の実施例では、先ずガラス基板1上にTFTの動作層と
なるのポリシリコン層2をCVD法等により例えば10
00オングストロームのような厚さに形成する。次に、
これを熱酸化することによって、ポリシリコン層2の表
面に700〜1500オングストローム好ましくは12
50オングストローム程度の厚さのゲート酸化膜3を形
成する。これによって、ポリシリコン層2は最終的に3
50〜450オングストロームのような厚みとされる。
In FIG. 1, reference numeral 1 is a glass substrate. In this embodiment, first, a polysilicon layer 2 to be an operation layer of a TFT is formed on a glass substrate 1 by CVD or the like, for example, 10
It is formed to a thickness such as 00 angstrom. next,
By thermally oxidizing this, the surface of the polysilicon layer 2 is 700-1500 angstroms, preferably 12
A gate oxide film 3 having a thickness of about 50 angstroms is formed. As a result, the polysilicon layer 2 finally becomes 3
The thickness is about 50 to 450 angstroms.

【0014】次に、上記ゲート絶縁膜3の上に例えばリ
ンをドープした第2層目のポリシリコン層4aを、また
その上に例えばタングステンシリサイド(WSi)のよ
うな金属のシリサイド層4bを形成し、これらをパター
ニングすることで図1に示すように、上記ポリシリコン
層2のほぼ中央に位置するゲート電極4を形成する。上
記ゲート電極4を構成する2層目のポリシリコン層4a
は、例えばCVD法等により1000オングストローム
のような厚さに形成される。またその上のシリサイド層
(WSi)4bは例えばスパッタ法により1000オン
グストロームのような厚さに形成される。
Next, a second polysilicon layer 4a doped with phosphorus, for example, is formed on the gate insulating film 3, and a silicide layer 4b of a metal such as tungsten silicide (WSi) is formed thereon. Then, by patterning these, as shown in FIG. 1, the gate electrode 4 located substantially in the center of the polysilicon layer 2 is formed. Second polysilicon layer 4a constituting gate electrode 4
Is formed to a thickness of 1000 angstroms by, for example, the CVD method. The silicide layer (WSi) 4b thereover is formed to a thickness of, for example, 1000 angstroms by a sputtering method.

【0015】次に、上記ゲート電極4およびゲート絶縁
膜3を覆うように、酸化シリコン膜をCVD法等により
形成した後、上記ゲート電極4の周囲のみを覆うように
パターニングを行なってイオン打ち込みの際の弱いバリ
ア層5を形成する。このとき、酸化シリコンからなるバ
リア層5の端部の段差部5aの幅dは、後に形成される
低濃度のソース・ドレイン領域の幅に応じて0.5〜
2.5μm、より好ましくは1.5μm程度にされる。
バリア層5を構成する酸化シリコン膜の厚みは、その材
料や使用するイオン種、イオン打ち込みエネルギー、ゲ
ート絶縁膜3の材質や厚み、低濃度のソース・ドレイン
領域および高濃度のソース・ドレイン領域の設計濃度等
との関係で決定されるが、一応の目安としては500〜
1500オングストロームの範囲が妥当である。
Next, after a silicon oxide film is formed by a CVD method or the like so as to cover the gate electrode 4 and the gate insulating film 3, patterning is performed so as to cover only the periphery of the gate electrode 4 and ion implantation is performed. The weak barrier layer 5 is formed. At this time, the width d of the step 5a at the end of the barrier layer 5 made of silicon oxide is 0.5 to 0.5 depending on the width of a low concentration source / drain region to be formed later.
The thickness is set to about 2.5 μm, more preferably about 1.5 μm.
The thickness of the silicon oxide film constituting the barrier layer 5 depends on its material, ion species used, ion implantation energy, material and thickness of the gate insulating film 3, low-concentration source / drain regions and high-concentration source / drain regions. It is determined by the relationship with the design concentration, etc.
A range of 1500 Angstroms is reasonable.

【0016】一例として、リンイオンを90eV程度の
エネルギーで打ち込み、低濃度のソース・ドレイン領域
を1×1013/cm3、高濃度のソース・ドレイン領域
を1×1015/cm3のような濃度にする場合には、上
記バリア層5は約1000オングストロームのような厚
みとされる。リン以外のイオン種としては例えばヒ素な
どがある。打ち込みエネルギーは90eVに限定され
ず、バリア層5の厚み、ゲート絶縁膜3の材質や厚み、
低濃度のソース・ドレイン領域および高濃度のソース・
ドレイン領域の設計濃度等との関係で決定される。
As an example, phosphorus ions are implanted with an energy of about 90 eV, and a low concentration source / drain region has a concentration of 1 × 10 13 / cm 3 and a high concentration source / drain region has a concentration of 1 × 10 15 / cm 3. In this case, the barrier layer 5 has a thickness of about 1000 angstroms. Examples of ionic species other than phosphorus include arsenic. The implantation energy is not limited to 90 eV, and the thickness of the barrier layer 5, the material and thickness of the gate insulating film 3,
Low-concentration source / drain regions and high-concentration source / drain
It is determined in relation to the design concentration of the drain region and the like.

【0017】上記実施例によれば、バリア層5の中央部
の下にはゲート電極4があるため打ち込まれたイオンは
ポリシリコン層2に達しないとともに、バリア層5の端
部においてはその段差部5aが弱いバリア層となりリン
イオンの一部のみが貫通するため、図2に示されている
ように、段差部5aの下方のポリシリコン層2に低濃度
のソース・ドレイン領域6aが形成される。また、バリ
ア層5によって覆われていないポリシリコン層2の外側
の部位にはリンイオンが充分に打ち込まれるため、高濃
度のソース・ドレイン領域6bが形成される。このよう
に実施例の方法によれば、1回のイオン打ち込みによっ
て、ゲート電極の近傍に低濃度のソース・ドレイン領域
6aを、またその外側に高濃度のソース・ドレイン領域
6bを有するLDD構造のTFTを形成することができ
る。
According to the above-described embodiment, since the gate electrode 4 is located under the central portion of the barrier layer 5, the implanted ions do not reach the polysilicon layer 2 and the step difference is formed at the end portion of the barrier layer 5. Since the portion 5a becomes a weak barrier layer and only a part of the phosphorus ions penetrate, a low concentration source / drain region 6a is formed in the polysilicon layer 2 below the step portion 5a as shown in FIG. . Further, since phosphorus ions are sufficiently implanted into the region outside the polysilicon layer 2 which is not covered with the barrier layer 5, the high concentration source / drain regions 6b are formed. As described above, according to the method of the embodiment, the LDD structure having the low-concentration source / drain regions 6a near the gate electrode and the high-concentration source / drain regions 6b outside thereof is formed by one ion implantation. A TFT can be formed.

【0018】なお、上記実施例では、バリア層5を酸化
シリコンで形成した場合ついて説明したが、バリア層5
の材料は酸化シリコンに限定されず、ポリシリコン等で
あってもよい。その場合の膜厚としては、およそ130
0オングストロームが妥当であるが、それに限定され
ず、使用するイオン種、イオン打ち込みエネルギー、ゲ
ート絶縁膜3の材質や厚み、低濃度のソース・ドレイン
領域および高濃度のソース・ドレイン領域の設計濃度等
との関係で決定すればよい。
In the above embodiment, the case where the barrier layer 5 is formed of silicon oxide has been described.
Is not limited to silicon oxide, and may be polysilicon or the like. The film thickness in that case is about 130
Although 0 angstrom is appropriate, it is not limited thereto, and the ion species to be used, ion implantation energy, material and thickness of the gate insulating film 3, source / drain regions of low concentration and source / drain regions of high concentration, etc. It may be decided in relation to.

【0019】また、上記実施例では、ゲート電極4をポ
リシリコン層4aとWSi層4bの2層構造としたが、
これに限定されず、さらにアルミ等のメタル層を重ねた
3層構造としたり、シリサイド層としてタングステン以
外の例えばタンタル等の金属とシリコンとの合金を用い
るようにしても良い。このようにゲート電極4を、ポリ
シリコン層とメタルシリサイド層との多層構造とするこ
とによって、ゲート線の低抵抗化を図ることができる。
しかもこのとき、上記バリア層5が少なくともゲート電
極4の上を被覆しているため、ゲート電極を構成するポ
リシリコン層4aとシリサイド層4bとの剥がれを防止
することができる。
In the above embodiment, the gate electrode 4 has a two-layer structure of the polysilicon layer 4a and the WSi layer 4b.
The present invention is not limited to this, and a three-layer structure in which a metal layer such as aluminum is further stacked may be used, or an alloy of silicon and a metal other than tungsten, such as tantalum, may be used as the silicide layer. By thus forming the gate electrode 4 in the multilayer structure of the polysilicon layer and the metal silicide layer, the resistance of the gate line can be reduced.
Moreover, at this time, since the barrier layer 5 covers at least the gate electrode 4, it is possible to prevent the polysilicon layer 4a and the silicide layer 4b forming the gate electrode from peeling off.

【0020】すなわち、ゲート電極形成後にアニール等
の熱処理を行なうとシリサイドは露出面で異常酸化を起
こし易くその際に急激な堆積膨張を伴う。その結果、シ
リサイド層4bと下層のポリシリコン層4aとの間に応
力差が生じ、膜剥がれの原因となるが、上記実施例で
は、シリサイド層4bの上にバリア層5が形成されてい
るため、シリサイド層4bの表面が雰囲気中の酸素に触
れるのを防止でき、これによってその後の熱処理におけ
るシリサイドの酸化による堆積膨張を抑制してポリシリ
コン層4aとの剥がれを防止することができる。
That is, if a heat treatment such as annealing is performed after the gate electrode is formed, the silicide is apt to undergo abnormal oxidation on the exposed surface, which is accompanied by rapid deposition expansion. As a result, a stress difference occurs between the silicide layer 4b and the lower polysilicon layer 4a, which causes film peeling. However, in the above embodiment, the barrier layer 5 is formed on the silicide layer 4b. It is possible to prevent the surface of the silicide layer 4b from coming into contact with oxygen in the atmosphere, so that the expansion of the deposition due to the oxidation of the silicide in the subsequent heat treatment can be suppressed and the peeling from the polysilicon layer 4a can be prevented.

【0021】図4には上記実施例のポリシリコンTFT
を使用した液晶パネル用基板の1画素部分の完成状態で
の断面構造を示す。
FIG. 4 shows the polysilicon TFT of the above embodiment.
1 shows a cross-sectional structure of a liquid crystal panel substrate in which one pixel portion is completed in the state of FIG.

【0022】図4において、7は酸化シリコン等からな
る第1層間絶縁膜、8はBPSG(ボロンおよびリンを
含んだ酸化シリコンガラス)等からなる第2層間絶縁
膜、9はアルミニウム等の導電層からなる信号線、10
はITO膜からなる画素電極である。上記第1層間絶縁
膜7は、例えばCVD法等により8000オングストロ
ームのような厚さに形成される。第2層間絶縁膜8は、
第1層間絶縁膜7の上にアルミニウムからなる信号線9
を形成した後に形成される。信号線9は第1層間絶縁膜
7およびゲート絶縁膜3にコンタクトホール11を開口
してから蒸着等により約3500オングストロームのよ
うな厚さに形成され、上記ポリシリコン層2に接触され
る。
In FIG. 4, 7 is a first interlayer insulating film made of silicon oxide, 8 is a second interlayer insulating film made of BPSG (silicon oxide glass containing boron and phosphorus), and 9 is a conductive layer made of aluminum. Signal line consisting of 10
Is a pixel electrode made of an ITO film. The first interlayer insulating film 7 is formed to a thickness of 8000 angstrom by, for example, the CVD method. The second interlayer insulating film 8
A signal line 9 made of aluminum is formed on the first interlayer insulating film 7.
Is formed after forming. The signal line 9 is formed in the first interlayer insulating film 7 and the gate insulating film 3 by opening a contact hole 11, and is formed to a thickness of about 3500 Å by vapor deposition or the like, and is brought into contact with the polysilicon layer 2.

【0023】画素電極10は、上記ポリシリコン層2の
ドレイン領域上方のゲート絶縁膜3、第1層間絶縁膜7
および第2層間絶縁膜8にかけてコンタクトホール12
をドライエッチングで開口してから、ITO膜をスパッ
タリングで1500オングストロームのような厚さに形
成し選択エッチングによりパターニングを行なうことで
形成される。
The pixel electrode 10 includes a gate insulating film 3 above the drain region of the polysilicon layer 2 and a first interlayer insulating film 7.
And a contact hole 12 extending over the second interlayer insulating film 8.
Is formed by dry etching, an ITO film is formed to a thickness of 1500 angstroms by sputtering, and is patterned by selective etching.

【0024】さらに、上記画素電極10および第2層間
絶縁膜8上にかけてはポリイミド等からなる配向膜を約
2000〜3000オングストロームのような厚さに形
成して、ラビング(配向処理)を行なうことで液晶パネ
ル用基板とされる。
Further, an alignment film made of polyimide or the like is formed on the pixel electrode 10 and the second interlayer insulating film 8 to a thickness of about 2000 to 3000 angstroms, and rubbing (alignment treatment) is performed. This is a liquid crystal panel substrate.

【0025】図5は、上記実施例のTFTを含む画素の
平面レイアウト構成例を示す。図5において、ハッチン
グAが付されているゲート線4と信号線9との交差箇所
が、TFTのチャネル部分である。
FIG. 5 shows an example of a plane layout configuration of a pixel including the TFT of the above embodiment. In FIG. 5, the intersection of the gate line 4 and the signal line 9 indicated by hatching A is the channel portion of the TFT.

【0026】なお、特に限定されないが、この実施例で
は、トランジスタ(TFT)のドレインに接続される容
量を増加させるため、動作層を構成する1層目のポリシ
リコン層2を、2aのように信号線9および隣接する画
素(図では上側)のゲート線4を構成する2層目のポリ
シリコン層に沿って延設するとともに、当該ゲート線4
を構成する2層目のポリシリコン層の一部を、4aのよ
うに信号線9に沿って延設するように構成されている。
これによって、信号線9の下方に形成された1層目と2
層目のポリシリコン層間の容量(ゲート絶縁膜3を誘電
体とする)が、保持容量として各画素電極に電圧を印加
するTFTのドレイン(ソースと呼ばれることもある)
に接続されることとなる。
Although not particularly limited, in this embodiment, in order to increase the capacitance connected to the drain of the transistor (TFT), the first polysilicon layer 2 constituting the operation layer is formed as shown in FIG. Along with the signal line 9 and the second polysilicon layer forming the gate line 4 of the adjacent pixel (upper side in the figure), the gate line 4
A part of the second polysilicon layer constituting the above is extended along the signal line 9 like 4a.
Thereby, the first layer and the second layer formed below the signal line 9 are formed.
The capacitance between the polysilicon layers (the gate insulating film 3 is made of a dielectric material) is the drain (sometimes called a source) of the TFT that applies a voltage to each pixel electrode as a storage capacitance.
Will be connected to.

【0027】上記のごとく構成された液晶パネル用基板
は、その表面側に、LCコモン電位が印加される透明導
電膜(ITO)からなる共通電極(必要に応じてカラー
フィルタ層)を有する入射側のガラス基板が適当な間隔
をおいて配置され、周囲をシール材で封止された間隙内
にTN(Twisted Nematic)型液晶またはSH(SuperHo
meotropic)型液晶などが封入されて液晶パネルとして
構成される。本発明は透過型または反射型の液晶パネル
のいずれを構成する液晶パネル用基板に関しても適用す
ることができる。さらに、本発明は、液晶パネル用基板
以外の用途に使用される回路を構成する薄膜トランジス
タ一般に利用することができる。
The substrate for a liquid crystal panel configured as described above has a common electrode (a color filter layer as necessary) made of a transparent conductive film (ITO) to which an LC common potential is applied on the surface side. Are placed at appropriate intervals, and a TN (Twisted Nematic) type liquid crystal or SH (Super Ho
meotropic) type liquid crystal is enclosed and configured as a liquid crystal panel. The present invention can be applied to a liquid crystal panel substrate that constitutes either a transmissive liquid crystal panel or a reflective liquid crystal panel. Furthermore, the present invention can be used for general thin film transistors that constitute circuits used for applications other than liquid crystal panel substrates.

【0028】図6は、上記各実施例の液晶パネルのTF
T側の基板のシステム構成例を示す。図において、90
は互いに交差するように配設されたゲート線2と信号線
3との交点に対応してそれぞれ配置された画素で、各画
素90はITO等からなる画素電極14とこの画素電極
14に信号線3上の画像信号に応じた電圧を印加するT
FT91とからなる。同一行(Y方向)のTFT91は
そのゲートが同一のゲート線2に接続され、ドレインが
対応する画素電極14に接続されている。また、同一列
(X方向)のTFT91はそのソースが同一の信号線3
に接続されている。この実施例においては、周辺回路
(X、Yシフトレジスタやサンプリング手段)50,6
0を構成するトランジスタが画素を駆動するTFTと同
様にポリシリコン層を動作層とするいわゆるポリシリコ
ンTFTで構成されており、周辺回路50,60を構成
するトランジスタは画素駆動用TFTとともに同一プロ
セスにより、同時に形成される。
FIG. 6 shows the TF of the liquid crystal panel of each of the above embodiments.
4 shows a system configuration example of a T-side substrate. In the figure, 90
Are pixels arranged corresponding to the intersections of the gate lines 2 and the signal lines 3 arranged so as to cross each other. Each pixel 90 has a pixel electrode 14 made of ITO or the like and a signal line connected to the pixel electrode 14. 3 that applies a voltage corresponding to the image signal on
FT91. The TFTs 91 on the same row (Y direction) have their gates connected to the same gate line 2 and their drains connected to the corresponding pixel electrodes 14. The TFTs 91 in the same column (X direction) have the same signal line 3 from the same source.
It is connected to the. In this embodiment, peripheral circuits (X, Y shift registers and sampling means) 50, 6
The transistor forming 0 is formed of a so-called polysilicon TFT having a polysilicon layer as an operation layer similarly to the pixel driving TFT, and the transistors forming the peripheral circuits 50 and 60 are formed by the same process as the pixel driving TFT. , Formed simultaneously.

【0029】この実施例では、画素領域(画素マトリッ
クス)20の一側(図では上側)に上記信号線3を順次
選択するシフトレジスタ(以下、Xシフトレジスタと称
する)51が配置され、画素マトリックスの他の一側に
は上記ゲート線2を順次選択駆動するシフトレジスタ
(以下、Yシフトレジスタと称する)61が設けられて
いる。また、Yシフトレジスタ61の次段には必要に応
じてバッファ63が設けられる上記各信号線3の他端に
はサンプリング用スイッチ(TFT)52が設けられて
おり、これらのサンプリング用スイッチ52は外部端子
74,75,76に入力される画像信号VID1〜VI
D3を伝送するビデオライン54,55,56との間に
接続され、上記Xシフトレジスタ51から出力されるサ
ンプリングパルスによって順次オン/オフされるように
構成されている。Xシフトレジスタ51は、端子72,
73を介して外部より入力されるクロックCLX1,C
LK2に基づいて1水平走査期間中にすべての信号線3
を順番に1回ずつ選択するようなサンプリングパルスX
1,X2,X3,‥‥‥Xnを形成してサンプリング用
スイッチ52の制御端子に供給する。一方、上記Yシフ
トレジスタ61は、端子77,78を介して外部から入
力されるクロックCLY1,CLY2に同期して動作さ
れ、各ゲート線2を順次駆動する。
In this embodiment, a shift register (hereinafter referred to as an X shift register) 51 for sequentially selecting the signal lines 3 is arranged on one side (upper side in the figure) of a pixel area (pixel matrix) 20. On the other side, a shift register (hereinafter referred to as a Y shift register) 61 for sequentially selecting and driving the gate lines 2 is provided. Further, a sampling switch (TFT) 52 is provided at the other end of each signal line 3 in which a buffer 63 is provided at the next stage of the Y shift register 61 if necessary, and these sampling switches 52 are provided. Image signals VID1 to VI input to external terminals 74, 75, 76
It is connected between the video lines 54, 55 and 56 for transmitting D3, and is configured to be turned on / off sequentially by the sampling pulse output from the X shift register 51. The X shift register 51 has terminals 72,
Clocks CLX1, C externally input via 73
LK2, all signal lines 3 during one horizontal scanning period.
Sampling pulse X for selecting
1, X2, X3, ... Xn are formed and supplied to the control terminal of the sampling switch 52. On the other hand, the Y shift register 61 is operated in synchronization with clocks CLY1 and CLY2 input from the outside via terminals 77 and 78, and sequentially drives the gate lines 2.

【0030】図7(a)および(b)には上記液晶パネ
ル用基板を適用した液晶パネル30の断面構成および平
面レイアウト構成を示す。図に示すように、上記液晶パ
ネル用基板10の表面側にはLCコモン電位が印加され
る透明導電膜(ITO)からなる対向電極33およびカ
ラーフィルタ層(ブラックマトリックスを含む)13を
有する入射側のガラス基板35が適当な間隔をおいて配
置され、周囲をシール材36で封止された間隙内にTN
(Twisted Nematic)型液晶またはSH(SuperHomeotro
pic)型液晶37などが充填されて液晶パネル30とし
て構成されている。また、周辺回路50,60の上方
は、例えば対向基板31に設けられるブラックマトクッ
クス等により遮光されるように構成される。38は対向
基板31側に設けられる液晶注入口である。
FIGS. 7A and 7B show a sectional structure and a planar layout structure of a liquid crystal panel 30 to which the liquid crystal panel substrate is applied. As shown in the figure, on the front surface side of the liquid crystal panel substrate 10, there is an incident side having a counter electrode 33 made of a transparent conductive film (ITO) to which an LC common potential is applied and a color filter layer (including a black matrix) 13. Glass substrates 35 are arranged at appropriate intervals, and the periphery thereof is
(Twisted Nematic) LCD or SH (Super Homeotro)
pic) type liquid crystal 37 and the like are filled to form a liquid crystal panel 30. Further, the upper portions of the peripheral circuits 50 and 60 are configured to be shielded from light by, for example, black matocox provided on the counter substrate 31. Reference numeral 38 is a liquid crystal injection port provided on the counter substrate 31 side.

【0031】上記実施例の液晶パネル用基板は、その表
面側に、LCコモン電位が印加される透明導電膜(IT
O)からなる対向電極および上記画素電極に対応するカ
ラーフィルタ層とその周囲を囲むブラックマトリックス
が形成された入射側のガラス基板が適当な間隔をおいて
配置され、周囲をシール材で封止された間隙内にTN
(Twisted Nematic)型液晶またはSH(Super Homeotr
opic)型液晶などが充填されて液晶パネルとして構成さ
れる。
The liquid crystal panel substrate of the above embodiment has a transparent conductive film (IT) to which an LC common potential is applied on the surface side.
The counter electrode made of O) and the color filter layer corresponding to the pixel electrode and the glass substrate on the incident side on which the black matrix surrounding the pixel electrode is formed are arranged at appropriate intervals, and the periphery is sealed with a sealing material. TN in the gap
(Twisted Nematic) type liquid crystal or SH (Super Homeotr)
opic) type liquid crystal etc. are filled and configured as a liquid crystal panel.

【0032】図8は上記実施例の液晶パネルをライトバ
ルブとして応用した投射型表示装置の一例としてビデオ
プロジェクタの構成例が示されている。
FIG. 8 shows a configuration example of a video projector as an example of a projection type display device to which the liquid crystal panel of the above embodiment is applied as a light valve.

【0033】図8において、370はハロゲンランプ等
の光源、371は放物ミラー、372は熱線カットフィ
ルター、373,375,376はそれぞれ青色反射、
緑色反射、赤色反射のダイクロイックミラー、374,
377は反射ミラー、378,379,380は上記実
施例の液晶パネルからなるライトバルブ、383はダイ
クロイックプリズムである。
In FIG. 8, 370 is a light source such as a halogen lamp, 371 is a parabolic mirror, 372 is a heat ray cut filter, 373, 375 and 376 are blue reflections, respectively.
Green reflection, red reflection dichroic mirror, 374
377 is a reflection mirror, 378, 379 and 380 are light valves composed of the liquid crystal panel of the above embodiment, and 383 is a dichroic prism.

【0034】この実施例のビデオプロジェクタにおいて
は、光源370から発した白色光は放物ミラー371に
より集光され、熱線カットフィルター372を通過して
赤外域の熱線が遮断されて、可視光のみがダイクロイッ
クミラー系に入射される。そして先ず、青色反射ダイク
ロイックミラー373により、青色光(概ね50nm以
下の波長)が反射され、その他の光(黄色光)は透過す
る。反射した青色光は、反射ミラー374により方向を
変え、青色変調ライトバルブ378に入射する。
In the video projector of this embodiment, the white light emitted from the light source 370 is condensed by the parabolic mirror 371 and passes through the heat ray cut filter 372 to block the heat rays in the infrared region, so that only visible light is emitted. It is incident on the dichroic mirror system. Then, first, blue light (wavelength of approximately 50 nm or less) is reflected by the blue reflecting dichroic mirror 373, and the other light (yellow light) is transmitted. The reflected blue light changes its direction by the reflection mirror 374 and enters the blue modulation light valve 378.

【0035】一方、上記青色反射ダイクロイックミラー
373を透過した光は緑色反射ダイクロイックミラー3
75に入射し、緑色光(概ね500〜600nmの波
長)が反射され、その他の光である赤色光(概ね600
nm以上の波長)は透過する。ダイクロイックミラー3
75で反射した緑色光は、緑色変調ライトバルブ379
に入射する。また、ダイクロイックミラー375を透過
した赤色光は、反射ミラー376,377により方向を
変え、赤色変調ライトバルブ380に入射する。
On the other hand, the light transmitted through the blue reflecting dichroic mirror 373 is reflected by the green reflecting dichroic mirror 3.
75, the green light (wavelength of about 500 to 600 nm) is reflected, and the other light, red light (about 600 nm)
(wavelengths above nm) are transmitted. Dichroic mirror 3
The green light reflected at 75 is a green modulated light valve 379
Incident on. The red light transmitted through the dichroic mirror 375 changes its direction by the reflection mirrors 376 and 377 and enters the red modulation light valve 380.

【0036】ライトバルブ378,379,380は、
図示しないビデオ信号処理回路から供給される青、緑、
赤の原色信号でそれぞれ駆動され、各ライトバルブに入
射した光はそれぞれのライトバルブで変調された後、ダ
イクロイックプリズム383で合成される。ダイクロイ
ックプリズム383は、赤色反射面381と青色反射面
382とが互いに直交するように形成されている。そし
て、ダイクロイックプリズム383で合成されたカラー
画像は、投写レンズ384によってスクリーン上に拡大
投射され、表示される。
The light valves 378, 379, 380
Blue, green, supplied from a video signal processing circuit (not shown)
The lights that are respectively driven by the red primary color signals and enter the respective light valves are modulated by the respective light valves and then combined by the dichroic prism 383. The dichroic prism 383 is formed so that the red reflecting surface 381 and the blue reflecting surface 382 are orthogonal to each other. Then, the color image synthesized by the dichroic prism 383 is enlarged and projected on the screen by the projection lens 384 and displayed.

【0037】[0037]

【発明の効果】以上説明したように、この発明は、絶縁
基板上にTFTの動作層となる半導体層(ポリシリコン
層)を形成し、その表面にゲート絶縁膜を形成しさらに
このゲート絶縁膜の上にゲート電極(ゲート線を含む)
を形成した後、イオン打ち込みの際の弱いバリア層とな
る保護膜をイオン打ち込み条件との関係で与め設定され
た所定の厚みに形成し、これをその外形がLDD構造の
ソース・ドレイン領域となる低濃度領域と高濃度領域と
の境界に合致するようにパターニングしてから、これを
マスクとして上記半導体層に対して所定のエネルギーで
イオン打ち込みを行なうようにしたので、1回のイオン
打ち込みによって、ゲート電極の近傍に低濃度のソース
・ドレイン領域を、またその外側に高濃度のソース・ド
レイン領域を有するLDD構造のTFTを形成すること
ができるという効果がある。
As described above, according to the present invention, the semiconductor layer (polysilicon layer) which becomes the operation layer of the TFT is formed on the insulating substrate, and the gate insulating film is formed on the surface of the semiconductor layer. On top of gate electrode (including gate line)
Is formed, a protective film serving as a weak barrier layer at the time of ion implantation is formed to a predetermined thickness given in relation to ion implantation conditions, and the outer shape is formed as a source / drain region of an LDD structure. After patterning so as to match the boundary between the low-concentration region and the high-concentration region, the ion implantation is performed on the semiconductor layer with a predetermined energy using this as a mask. In addition, there is an effect that a TFT having an LDD structure having a low concentration source / drain region near the gate electrode and a high concentration source / drain region outside the gate electrode can be formed.

【0038】また、上記ゲート電極およびゲート線は、
例えばポリシリコン層の上に金属のシリサイド層を形成
した多層構造としたので、ゲート電極およびゲート線の
低抵抗化を図ることができるとともに、上記バリア層が
ゲート電極およびゲート線の上を被覆しているため、ゲ
ート電極およびゲート線を構成するポリシリコン層とシ
リサイド層との剥がれを防止することができるという効
果がある。
Further, the gate electrode and the gate line are
For example, a multilayer structure in which a metal silicide layer is formed on a polysilicon layer can reduce the resistance of the gate electrode and the gate line, and the barrier layer covers the gate electrode and the gate line. Therefore, there is an effect that it is possible to prevent the polysilicon layer forming the gate electrode and the gate line from being separated from the silicide layer.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明方法を適用して液晶パネル用基板にポリ
シリコンTFTを形成するプロセスのゲート電極形成後
の状態を示す断面図。
FIG. 1 is a cross-sectional view showing a state after forming a gate electrode in a process of forming a polysilicon TFT on a liquid crystal panel substrate by applying the method of the present invention.

【図2】本発明方法を適用して液晶パネル用基板にポリ
シリコンTFTを形成するプロセスにおけるイオン打ち
込み前の状態を示す断面図。
FIG. 2 is a cross-sectional view showing a state before ion implantation in a process of forming a polysilicon TFT on a liquid crystal panel substrate by applying the method of the present invention.

【図3】本発明方法を適用して液晶パネル用基板にポリ
シリコンTFTを形成するプロセスにおけるイオン打ち
込み後の状態を示す断面図。
FIG. 3 is a cross-sectional view showing a state after ion implantation in a process of forming a polysilicon TFT on a liquid crystal panel substrate by applying the method of the present invention.

【図4】本発明方法を適用して形成されたポリシリコン
TFTを有する画素の構造を示す断面図。
FIG. 4 is a sectional view showing the structure of a pixel having a polysilicon TFT formed by applying the method of the present invention.

【図5】本発明方法を適用して形成されたポリシリコン
TFTを有する画素の平面レイアウト図。
FIG. 5 is a plan layout view of a pixel having a polysilicon TFT formed by applying the method of the present invention.

【図6】本発明を適用して好適な液晶パネル用基板のシ
ステム構成例を示すブロック図。
FIG. 6 is a block diagram showing a system configuration example of a liquid crystal panel substrate suitable for applying the present invention.

【図7】本発明に係る液晶パネル用基板を用いた液晶パ
ネルの構成例を示す断面図および平面図。
FIG. 7 is a cross-sectional view and a plan view illustrating a configuration example of a liquid crystal panel using the liquid crystal panel substrate according to the present invention.

【図8】実施例の液晶パネル用基板を用いたLCDをラ
イトバルブとして応用した投射型表示装置の一例として
ビデオプロジェクタの概略構成図。
FIG. 8 is a schematic configuration diagram of a video projector as an example of a projection display device in which an LCD using the liquid crystal panel substrate of the embodiment is applied as a light valve.

【符号の説明】[Explanation of symbols]

1 ガラス基板 2 ポリシリコン層(TFTの動作層) 3 ゲート絶縁膜 4 ゲート電極(ゲート線) 5 バリア層 6a 低濃度ソース・ドレイン領域 6b 高濃度ソース・ドレイン領域 7 第1層間絶縁膜 8 第2層間絶縁膜 9 信号線 10 画素電極 11,12 コンタクトホール 20 画素領域 30 液晶パネル 31 対向基板 33 対向電極 36 シール材 37 液晶 50,60 周辺回路 51 Xシフトレジスタ 52 サンプリング用スイッチ 54〜56 ビデオライン 61 Yシフトレジスタ 72〜78 外部端子 90 画素 91 画素駆動用TFT 370 ランプ 373,375,376 ダイクロイックミラー 374,377 反射ミラー 378,379,380 ライトバルブ 383 ダイクロイックプリズム 384 投写レンズ DESCRIPTION OF SYMBOLS 1 Glass substrate 2 Polysilicon layer (TFT operation layer) 3 Gate insulating film 4 Gate electrode (gate line) 5 Barrier layer 6a Low-concentration source / drain region 6b High-concentration source / drain region 7 First interlayer insulating film 8 Second Interlayer insulating film 9 Signal line 10 Pixel electrode 11, 12 Contact hole 20 Pixel region 30 Liquid crystal panel 31 Counter substrate 33 Counter electrode 36 Seal material 37 Liquid crystal 50, 60 Peripheral circuit 51 X shift register 52 Sampling switch 54-56 Video line 61 Y shift register 72 to 78 External terminal 90 Pixel 91 Pixel driving TFT 370 Lamp 373, 375, 376 Dichroic mirror 374, 377 Reflecting mirror 378, 379, 380 Light valve 383 Dichroic prism 384 Projection lens

───────────────────────────────────────────────────── フロントページの続き (51)Int.Cl.6 識別記号 FI H01L 29/78 617J ─────────────────────────────────────────────────── ─── Continuation of front page (51) Int.Cl. 6 Identification code FI H01L 29/78 617J

Claims (10)

【特許請求の範囲】[Claims] 【請求項1】基板上に画素電極がマトリックス状に形成
されるとともに各画素電極に対応して各々薄膜トランジ
スタが形成され、前記薄膜トランジスタを介して前記画
素電極に電圧が印加されるように構成された液晶パネル
用基板の製造プロセスにおいて、 上記基板上に薄膜トランジスタの動作層となる半導体層
を形成する工程と、前記半導体層の表面にゲート絶縁膜
を形成する工程と、前記ゲート絶縁膜の上にゲート電極
を形成する工程と、前記ゲート電極を覆う所定の厚みの
バリア層を形成する工程と、前記バリア層形成後に上記
半導体層に達するように不純物のイオン打ち込みを行な
う工程とを含むことを特徴とする薄膜トランジスタの製
造方法。
1. A pixel electrode is formed in a matrix on a substrate, and a thin film transistor is formed corresponding to each pixel electrode, and a voltage is applied to the pixel electrode via the thin film transistor. In a manufacturing process of a liquid crystal panel substrate, a step of forming a semiconductor layer to be an operation layer of a thin film transistor on the substrate, a step of forming a gate insulating film on a surface of the semiconductor layer, and a gate on the gate insulating film. A step of forming an electrode, a step of forming a barrier layer having a predetermined thickness to cover the gate electrode, and a step of ion-implanting impurities so as to reach the semiconductor layer after the barrier layer is formed. Manufacturing method of a thin film transistor.
【請求項2】 上記ゲート電極およびゲート線は、少な
くともポリシリコン層とその上に形成された金属のシリ
サイド層とを含む多層構造であることを特徴とする請求
項1に記載の薄膜トランジスタの製造方法。
2. The method according to claim 1, wherein the gate electrode and the gate line have a multilayer structure including at least a polysilicon layer and a metal silicide layer formed thereon. .
【請求項3】 上記ゲート電極およびゲート線は少なく
ともポリシリコン層を有し、該ポリシリコン層に含まれ
る不純物と、上記イオン打ち込みされる不純物とは同一
または異なる導電型を構成する不純物であることを特徴
とする請求項1または2に記載の薄膜トランジスタの製
造方法。
3. The gate electrode and the gate line have at least a polysilicon layer, and the impurities contained in the polysilicon layer and the impurities to be ion-implanted have the same or different conductivity types. The method of manufacturing a thin film transistor according to claim 1 or 2, characterized in that:
【請求項4】 上記バリア層は酸化シリコンからなり、
その厚みは500〜1500オングストロームであるこ
とを特徴とする請求項1、2または3に記載の薄膜トラ
ンジスタの製造方法。
4. The barrier layer is made of silicon oxide,
The method of manufacturing a thin film transistor according to claim 1, 2 or 3, wherein the thickness is 500 to 1500 angstrom.
【請求項5】 上記イオン打ち込みされる不純物はリン
またはボロンであることを特徴とする請求項1、2、3
または4に記載の薄膜トランジスタの製造方法。
5. The semiconductor device according to claim 1, wherein said ion-implanted impurity is phosphorus or boron.
Or the method for manufacturing a thin film transistor according to 4.
【請求項6】 基板上にトランジスタの動作層となる半
導体層が形成され、その表面にゲート絶縁膜を介してゲ
ート電極が形成されているとともに、上記半導体層には
上記ゲート電極の近傍に低濃度のソース・ドレイン領域
が、またその外側に高濃度のソース・ドレイン領域が形
成されてなることを特徴とする薄膜トランジスタ。
6. A semiconductor layer serving as an operation layer of a transistor is formed on a substrate, and a gate electrode is formed on a surface of the semiconductor layer via a gate insulating film. A thin film transistor comprising a high concentration source / drain region and a high concentration source / drain region formed outside thereof.
【請求項7】 上記ゲート電極の上には所定の厚みを有
しその外形が上記ソース・ドレイン領域となる低濃度領
域と高濃度領域との境界に合致するようにパターニング
されたバリア層が形成されてなることを特徴とする請求
項6に記載の薄膜トランジスタ。
7. A barrier layer having a predetermined thickness and patterned so as to match the boundary between the low-concentration region and the high-concentration region serving as the source / drain regions is formed on the gate electrode. The thin film transistor according to claim 6, which is formed by:
【請求項8】 基板上に画素電極がマトリックス状に配
列形成され、各画素電極に対応して各画素電極に電圧を
引火するトランジスタが形成されてなる液晶パネル用基
板において、 上記画素トランジスタが請求項6または7に記載の薄膜
トランジスタにより構成されてなることを特徴とする液
晶パネル用基板。
8. A liquid crystal panel substrate comprising pixel electrodes arrayed and formed in a matrix on a substrate, and a transistor for igniting a voltage is formed at each pixel electrode corresponding to each pixel electrode. Item 6. A substrate for a liquid crystal panel, comprising the thin film transistor according to item 6 or 7.
【請求項9】 請求項8に記載の液晶パネル用基板と、
対向電極を有する透明基板とが適当な間隔をおいて配置
されるとともに、上記液晶パネル用基板と上記透明基板
との間隙内に液晶が封入されていることを特徴とする液
晶パネル。
9. A liquid crystal panel substrate according to claim 8, wherein:
A liquid crystal panel, wherein a transparent substrate having a counter electrode is arranged at an appropriate interval, and liquid crystal is sealed in a gap between the liquid crystal panel substrate and the transparent substrate.
【請求項10】 光源と、前記光源からの光を変調して
透過もしくは反射する請求項9に記載の構成の液晶パネ
ルと、これらの液晶パネルにより変調された光を集光し
拡大投写する投写光学手段とを備えていることを特徴と
する投写型表示装置。
10. A light source, a liquid crystal panel configured to modulate and transmit or reflect light from the light source, and projection for condensing and modulating the light modulated by these liquid crystal panels. A projection display device comprising: an optical unit.
JP34221196A 1996-12-20 1996-12-20 Manufacture of thin-film transistor and thin-film transistor Withdrawn JPH10189979A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP34221196A JPH10189979A (en) 1996-12-20 1996-12-20 Manufacture of thin-film transistor and thin-film transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP34221196A JPH10189979A (en) 1996-12-20 1996-12-20 Manufacture of thin-film transistor and thin-film transistor

Publications (1)

Publication Number Publication Date
JPH10189979A true JPH10189979A (en) 1998-07-21

Family

ID=18351983

Family Applications (1)

Application Number Title Priority Date Filing Date
JP34221196A Withdrawn JPH10189979A (en) 1996-12-20 1996-12-20 Manufacture of thin-film transistor and thin-film transistor

Country Status (1)

Country Link
JP (1) JPH10189979A (en)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7244962B2 (en) 1998-11-16 2007-07-17 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor devices
US7259427B2 (en) 1998-11-09 2007-08-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JP2009122256A (en) * 2007-11-13 2009-06-04 Seiko Epson Corp Electro-optical device and electronic equipment
JP2011008283A (en) * 1999-02-24 2011-01-13 Semiconductor Energy Lab Co Ltd Display device
JP2011100133A (en) * 1999-03-18 2011-05-19 Semiconductor Energy Lab Co Ltd Display device
US7956362B2 (en) 1998-11-25 2011-06-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and wiring structure of triple-layer
US8089385B2 (en) 1999-08-16 2012-01-03 Semiconductor Energy Laboratory Co., Ltd. D/A conversion circuit and semiconductor device

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7259427B2 (en) 1998-11-09 2007-08-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US7279711B1 (en) 1998-11-09 2007-10-09 Semiconductor Energy Laboratory Co., Ltd. Ferroelectric liquid crystal and goggle type display devices
US9214532B2 (en) 1998-11-09 2015-12-15 Semiconductor Energy Laboratory Co., Ltd. Ferroelectric liquid crystal display device comprising gate-overlapped lightly doped drain structure
US7244962B2 (en) 1998-11-16 2007-07-17 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor devices
US7485898B2 (en) 1998-11-16 2009-02-03 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor devices
US7956362B2 (en) 1998-11-25 2011-06-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and wiring structure of triple-layer
US8373171B2 (en) 1998-11-25 2013-02-12 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device having a triple-layer wiring structure
US9035316B2 (en) 1998-11-25 2015-05-19 Semiconductor Energy Laboratory Co., Ltd. Device comprising EL element electrically connected to P-channel transistor
JP2011008283A (en) * 1999-02-24 2011-01-13 Semiconductor Energy Lab Co Ltd Display device
JP2011100133A (en) * 1999-03-18 2011-05-19 Semiconductor Energy Lab Co Ltd Display device
US8089385B2 (en) 1999-08-16 2012-01-03 Semiconductor Energy Laboratory Co., Ltd. D/A conversion circuit and semiconductor device
JP2009122256A (en) * 2007-11-13 2009-06-04 Seiko Epson Corp Electro-optical device and electronic equipment

Similar Documents

Publication Publication Date Title
JP3716580B2 (en) Liquid crystal device and manufacturing method thereof, and projection display device
JP3376584B2 (en) Liquid crystal device substrate, liquid crystal device and projection display device
KR100449795B1 (en) Substrate device and method of manufacturing same, electro-optical device and method of manufacturing same, and electronic device
US7123323B2 (en) Liquid crystal display device with conductive light shielding film and contact holes
JP2000323715A (en) Thin film semiconductor element for display and display device
JP2002156652A (en) Electro-optical device and its manufacturing method
JP3551778B2 (en) Electro-optical device, substrate for electro-optical device, method of manufacturing electro-optical device, and electronic apparatus
JPH10189979A (en) Manufacture of thin-film transistor and thin-film transistor
JP2002236460A (en) Electro-optic device and its manufacturing method and projection type display device
JPH10148847A (en) Substrate for liquid crystal panel and liquid crystal panel using the same and projection type display device
JP3719430B2 (en) Substrate for liquid crystal device, liquid crystal device, and projection display device
US20030137613A1 (en) Electrooptic device, liquid crystal device, and projection display device
JP2001265253A (en) Electro-optical device
JP2004006651A (en) Method of manufacturing electrooptic device, electrooptic device, method of manufacturing semiconductor device, semiconductor device, projection type display device, and electronic equipment
JP4058869B2 (en) Electro-optical device, manufacturing method thereof, and projector
JP3792324B2 (en) LIQUID CRYSTAL PANEL SUBSTRATE, ITS MANUFACTURING METHOD, LIQUID CRYSTAL PANEL AND PROJECTION DISPLAY
JP3570410B2 (en) Liquid crystal device substrate, liquid crystal device and projection display device
JP3767204B2 (en) Electro-optic device
JP3760008B2 (en) Liquid crystal panel substrate, liquid crystal panel using the same, and projection display device
JP2003177389A (en) Liquid crystal display device and manufacturing method therefor
JP3674631B2 (en) Liquid crystal device and projection display device
JP3769564B2 (en) Liquid crystal panel substrate, liquid crystal panel using the same, and projection display device
JP2004335848A (en) Semiconductor device and manufacturing method thereof, electrooptic apparatus and manufacturing method thereof, and electronic apparatus
JPH10200117A (en) Method for forming contact hole, thin film semiconductor device and its manufacturing method, liquid crystal display device and its manufacturing method, and projection display device
JP2000196094A (en) Thin film transistor substrate and liquid crystal display device

Legal Events

Date Code Title Description
A300 Withdrawal of application because of no request for examination

Free format text: JAPANESE INTERMEDIATE CODE: A300

Effective date: 20040302