JP3674631B2 - Liquid crystal device and projection display device - Google Patents

Liquid crystal device and projection display device Download PDF

Info

Publication number
JP3674631B2
JP3674631B2 JP2004111240A JP2004111240A JP3674631B2 JP 3674631 B2 JP3674631 B2 JP 3674631B2 JP 2004111240 A JP2004111240 A JP 2004111240A JP 2004111240 A JP2004111240 A JP 2004111240A JP 3674631 B2 JP3674631 B2 JP 3674631B2
Authority
JP
Japan
Prior art keywords
liquid crystal
light
crystal device
wiring
shielding film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2004111240A
Other languages
Japanese (ja)
Other versions
JP2004258671A (en
Inventor
正夫 村出
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP2004111240A priority Critical patent/JP3674631B2/en
Publication of JP2004258671A publication Critical patent/JP2004258671A/en
Application granted granted Critical
Publication of JP3674631B2 publication Critical patent/JP3674631B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Description

本発明は液晶装置及び投写型表示装置に関するものである。さらに詳しくは、薄膜トランジスタ(以下、TFTと称す。)を画素スイッチング用素子として用いた液晶装置における遮光構造に関するものである。   The present invention relates to a liquid crystal device and a projection display device. More specifically, the present invention relates to a light shielding structure in a liquid crystal device using a thin film transistor (hereinafter referred to as TFT) as a pixel switching element.

従来、アクティブマトリクス駆動方式の液晶装置としては、ガラス基板上にマトリクス状に画素電極を形成するとともに、各画素電極に対応してアモルファスシリコン膜やポリシリコン膜を半導体層とした画素スイッチング用TFTを形成し、各画素電極にTFTを介して電圧を印加して、液晶を駆動する構成が実用化されている。画素スイッチング用にポリシリコンTFTを用いた液晶装置は、画面表示部を駆動、制御するためのシフトレジスタ回路等の周辺駆動回路を構成する駆動回路用のTFTを画素スイッチング用TFTとほぼ同一工程で形成することが可能なため、高集積化に適しているとして注目されている。   Conventionally, as an active matrix liquid crystal device, pixel electrodes are formed in a matrix on a glass substrate, and a pixel switching TFT using an amorphous silicon film or a polysilicon film as a semiconductor layer corresponding to each pixel electrode is provided. A configuration in which a liquid crystal is driven by applying a voltage to each pixel electrode via a TFT has been put into practical use. In a liquid crystal device using a polysilicon TFT for pixel switching, a TFT for a driving circuit that constitutes a peripheral driving circuit such as a shift register circuit for driving and controlling a screen display unit is substantially the same process as a pixel switching TFT. Since it can be formed, it is attracting attention as being suitable for high integration.

アクティブマトリクス駆動方式の液晶装置にあっては、表示の高精細化を図ることを目的に対向基板にブラックマトリクス(あるいはブラックストライプ)と呼ばれるクロム膜あるいはアルミニウム膜等で形成した遮光膜が形成されている。また、この遮光膜を画素スイッチング用TFTと重なるように形成し、対向基板側から入射される光が画素スイッチング用TFTのチャネル領域及びその接合領域に光が届いて画素スイッチング用TFTにリーク電流が流れないような構成をとっている。   In an active matrix liquid crystal device, a light-shielding film formed of a chromium film or an aluminum film called a black matrix (or black stripe) is formed on a counter substrate for the purpose of achieving high definition display. Yes. Further, this light shielding film is formed so as to overlap with the pixel switching TFT, so that light incident from the counter substrate side reaches the channel region of the pixel switching TFT and the junction region thereof, and leakage current is generated in the pixel switching TFT. The structure does not flow.

しかしながら、光によるリーク電流は、対向基板側からの入射光のみならず、液晶装置用基板の裏面側に配置された偏光板等で反射した光が画素スイッチング用TFTのチャネル領域に照射されることが原因で流れることがある。   However, the leakage current due to light is not only incident light from the counter substrate side but also light reflected by a polarizing plate or the like disposed on the back side of the substrate for the liquid crystal device is applied to the channel region of the pixel switching TFT. May flow.

このような反射光(戻り光)によるリーク電流を防止する方法として、特許文献1には、画素スイッチング用TFTのチャネル領域の下層側にも遮光膜を設ける発明が提案されている。   As a method for preventing such a leakage current due to reflected light (return light), Patent Document 1 proposes an invention in which a light shielding film is provided on the lower layer side of the channel region of the pixel switching TFT.

特公平3−52611号公報Japanese Patent Publication No. 3-52611

しかし、それに開示の発明では当該遮光膜の電位が固定されていないため、当該TFTの半導体層と遮光膜との間の寄生容量によってTFT特性が変動したり劣化するという問題点がある。   However, in the disclosed invention, since the potential of the light shielding film is not fixed, there is a problem that TFT characteristics fluctuate or deteriorate due to the parasitic capacitance between the semiconductor layer of the TFT and the light shielding film.

一方、周辺駆動回路は画素数の増加や液晶装置を内蔵する電子機器の小型化に伴って、ますます高集積化が望まれている。特に、周辺駆動回路を同一基板内に内蔵した液晶装置では、回路の高集積化を図る技術としてアルミニウム等の金属膜を絶縁膜を介して多層に形成して配線する多層配線技術が用いられているが、多層配線構成にするほど製造プロセスの工程数が増加し、製造コストが高くなるという問題点がある。   On the other hand, with the increase in the number of pixels and the downsizing of electronic devices incorporating a liquid crystal device, peripheral driver circuits are desired to be increasingly highly integrated. In particular, in a liquid crystal device in which a peripheral drive circuit is built in the same substrate, a multilayer wiring technique in which a metal film such as aluminum is formed in a multilayer through an insulating film is used as a technique for achieving high integration of the circuit. However, there is a problem that the number of steps in the manufacturing process increases and the manufacturing cost increases as the multilayer wiring structure is formed.

また、アクティブマトリクス駆動方式の液晶装置の動作周波数の高速化に伴い、TFT特性の向上を図るためにSOI技術やレーザーアニールによる再結晶化技術等を採用して半導体膜の高品質化を図る試みが成されているが、このような方法によるTFTの特性向上は、特性のばらつきが大きく、かつ、製造工程が複雑になるといった問題点がある。   In addition, as the operating frequency of liquid crystal devices of the active matrix drive system increases, attempts to improve the quality of semiconductor films by adopting SOI technology or recrystallization technology by laser annealing to improve TFT characteristics. However, the improvement of the TFT characteristics by such a method has the problems that the characteristic variation is large and the manufacturing process becomes complicated.

そこで、本発明の目的は、液晶装置及びそれを用いた投写型表示装置において、偏光板等で反射した光の影響による画素スイッチング用のTFTのリーク電流を抑制し、画素スイッチング用TFTの特性の安定化を図ることができる技術を提供することにある。   Accordingly, an object of the present invention is to suppress the leakage current of the pixel switching TFT due to the influence of the light reflected by the polarizing plate or the like in the liquid crystal device and the projection display device using the same, and to improve the characteristics of the pixel switching TFT. The object is to provide a technique capable of achieving stabilization.

上記課題を解決するため、本発明は、複数のデータ線及び複数の走査線によって画素がマトリクス状に構成された表示領域と、該表示領域より外周側で前記データ線及び前記走査線の少なくとも一方に接続された周辺駆動回路と、前記データ線及び走査線に対応して設けられた複数の薄膜トランジスタとを具備する液晶装置用基板と、該液晶装置用基板と対向基板との間に挟まれた液晶と、前記液晶装置用基板と前記対向基板とを貼り合せるシール材とを有する液晶装置において、前記対向基板に、前記表示領域の外側縁に沿って形成され、前記表示領域を規定する周辺見切り用の遮光膜と、前記液晶装置用基板に、前記薄膜トランジスタのチャネル部分を遮光し、前記周辺見切り用の遮光膜の領域下まで延設される支線と、前記周辺見切り用の遮光膜の領域下で前記表示領域の辺に沿うように形成され前記支線と電気的に接続される幹線とを有する遮光性の容量配線とを備えることを特徴とする。
In order to solve the above problems, the present invention provides a display area in which pixels are configured in a matrix by a plurality of data lines and a plurality of scanning lines, and at least one of the data lines and the scanning lines on the outer peripheral side of the display area. A liquid crystal device substrate comprising a peripheral driving circuit connected to the plurality of thin film transistors provided corresponding to the data lines and the scanning lines, and sandwiched between the liquid crystal device substrate and the counter substrate In a liquid crystal device having a liquid crystal and a sealing material for bonding the liquid crystal device substrate and the counter substrate, a peripheral parting formed on the counter substrate along an outer edge of the display region and defining the display region and a light shielding film for use in the liquid crystal device substrate, and shielding the channel portion of the thin film transistor, and the branch which extends to the area of a light-shielding film for the peripheral partition, the peripheral partition Characterized in that it comprises a capacitance of the light-shielding film is formed along the sides of the display area in the region under the light-shielding and a trunk connected the the branch line electrically interconnect.

本発明に係る液晶装置では、データ線及び走査線に接続された薄膜トランジスタ、即ち画素スイッチング用TFTのチャネル領域に重なるように遮光性の容量配線が形成されているので、光が画素スイッチング用TFTのチャネル領域に届かない。それ故、画素スイッチング用TFTには、液晶装置用基板の裏面側からの反射光に起因するリーク電流が発生しない。   In the liquid crystal device according to the present invention, since the light-shielding capacitor wiring is formed so as to overlap with the thin film transistor connected to the data line and the scanning line, that is, the channel region of the pixel switching TFT, light is transmitted to the pixel switching TFT. It does not reach the channel area. Therefore, the pixel switching TFT does not generate a leak current due to the reflected light from the back side of the liquid crystal device substrate.

また、本発明に係る液晶装置は、前記支線は、前記走査線及び前記データ線に沿って延設されているとよい。   In the liquid crystal device according to the aspect of the invention, it is preferable that the branch line extends along the scanning line and the data line.

また、本発明に係る液晶装置は、前記容量配線と前記薄膜トランジスタのドレイン領域とで蓄積容量を構成するとよい。   In the liquid crystal device according to the present invention, a storage capacitor may be formed by the capacitor wiring and the drain region of the thin film transistor.

また、本発明に係る液晶装置は、前記周辺見切り遮光膜は、前記シール材の内側の領域で、かつ前記表示領域の外側縁に沿って形成されるとよい。   In the liquid crystal device according to the present invention, the peripheral parting light-shielding film may be formed in an inner region of the sealing material and along an outer edge of the display region.

また、本発明に係る液晶装置は、TFTの光に起因するリーク電流を抑えてあるので、強い光の照射を受ける投写型表示装置のライトバルブとして用いることが好ましい。このような投写型表示装置では、本発明に係る液晶装置によって光源からの光を変調し、該変調した光を投写光学手段によって拡大投写する。   The liquid crystal device according to the present invention is preferably used as a light valve of a projection display device that is irradiated with intense light because leakage current due to light from the TFT is suppressed. In such a projection display device, light from a light source is modulated by the liquid crystal device according to the present invention, and the modulated light is enlarged and projected by projection optical means.

添付図面を参照して、本発明の実施の形態について説明する。   Embodiments of the present invention will be described with reference to the accompanying drawings.

(液晶装置の基本的な構成)
図1及び図2はそれぞれ、本発明を適用した液晶装置の平面図、及びそのH−H′線における断面図である。
(Basic configuration of liquid crystal device)
1 and 2 are a plan view of a liquid crystal device to which the present invention is applied and a cross-sectional view taken along the line H-H ', respectively.

これらの図に示すように、液晶装置100は、後述する画素がマトリクス状に形成された矩形の表示領域61(画面表示領域)、この表示領域61の外側領域に形成されたデータ線駆動回路103(周辺駆動回路)、及び表示領域61の両側に形成された一対の走査線駆動回路104(周辺駆動回路)を備える液晶装置用基板300と、この液晶装置用基板300に対向配置された対向基板31とから概略構成されている。液晶装置用基板300には、後述する各画素105毎にITO膜(Indium Tin Oxide)からなる画素電極14が形成されている。対向基板31には、略全面に対向電極32が形成され、かつ、各画素105に対応してブラックマトリクス6が形成されている。対向基板31は、ガラスやネオセラム、あるいは石英といった透明基板上にITO膜等の透明導電膜からなる対向電極32が形成されている。さらに、対向基板31には、液晶装置100をモジュールとして組立た際に光が漏れないように表示領域61の外側縁に沿って周辺見切り用の遮光膜60(表示画面見切り用の遮光膜)が形成されている。   As shown in these drawings, the liquid crystal device 100 includes a rectangular display region 61 (screen display region) in which pixels to be described later are formed in a matrix, and a data line driving circuit 103 formed in an outer region of the display region 61. (Peripheral drive circuit) and a liquid crystal device substrate 300 including a pair of scanning line drive circuits 104 (peripheral drive circuit) formed on both sides of the display area 61, and a counter substrate disposed opposite to the liquid crystal device substrate 300 31. A pixel electrode 14 made of an ITO film (Indium Tin Oxide) is formed on the liquid crystal device substrate 300 for each pixel 105 described later. On the counter substrate 31, a counter electrode 32 is formed on substantially the entire surface, and a black matrix 6 is formed corresponding to each pixel 105. In the counter substrate 31, a counter electrode 32 made of a transparent conductive film such as an ITO film is formed on a transparent substrate such as glass, neoceram, or quartz. Further, the counter substrate 31 includes a light shielding film 60 for closing the periphery along the outer edge of the display area 61 so that light does not leak when the liquid crystal device 100 is assembled as a module. Is formed.

対向基板31と液晶装置用基板300とは、表示領域61の外側で周辺見切り用の遮光膜60の外周縁に沿って形成されたギャップ材含有のシール材200によって所定のセルギャップを隔てて貼り合わされ、このシール材200の内側領域に液晶108が封入されている。シール材200は、表示領域61とデータ線駆動回路103との間では後述するデータ線の上で封止を行い、表示領域61と走査線駆動回路104との間では後述する走査線の上で封止を行う。シール材200は部分的に途切れており、この途切れ部分によって液晶注入口241が構成されている。従って、液晶装置100では、対向基板31と液晶装置用基板300とを貼り合わせた後、シール材200の内側領域を減圧状態にして、液晶注入口241から液晶108を減圧注入し、液晶108を封入した後には、液晶注入口241は封止剤242で塞がれる。   The counter substrate 31 and the liquid crystal device substrate 300 are bonded to each other with a predetermined cell gap by a gap material-containing sealing material 200 formed along the outer periphery of the light shielding film 60 for parting the periphery outside the display region 61. The liquid crystal 108 is sealed in the inner region of the sealing material 200. The sealing material 200 performs sealing on the data line described later between the display area 61 and the data line driving circuit 103, and on the scanning line described later between the display area 61 and the scanning line driving circuit 104. Sealing is performed. The sealing material 200 is partially interrupted, and the liquid crystal injection port 241 is configured by the interrupted portion. Therefore, in the liquid crystal device 100, after the counter substrate 31 and the liquid crystal device substrate 300 are bonded together, the inner region of the sealant 200 is brought into a reduced pressure state, and the liquid crystal 108 is injected under reduced pressure from the liquid crystal injection port 241. After the sealing, the liquid crystal injection port 241 is closed with the sealant 242.

シール材200としてはエポキシ樹脂や各種の紫外線硬化樹脂などが用いられ、それにはグラスファイバーやガラスビーズなどからなるギャップ材が配合されている。液晶108としては周知のTN(Twisted Nematic)型液晶等が用いられる。液晶108として、高分子中に微小粒として分散させた高分子分散型液晶を用いれば、配向膜も偏光板も不要になるため、光利用効率が高くなり、明るいアクティブマトリクス型の液晶装置100を提供できる。さらに、画素電極14については、ITO膜に代えてアルミニウム膜等の非透過で反射率の高い金属膜を用いれば、液晶装置100を反射型の液晶装置として構成できる。この反射型の液晶装置100の場合には、電圧無印加状態で液晶分子がほぼ垂直配向されたSH(Super Homeotropic)型液晶などを用いることができる。さらに、その他の液晶を用いてもよいことは言うまでもない。   As the sealing material 200, an epoxy resin, various ultraviolet curable resins, or the like is used, and a gap material made of glass fiber or glass beads is blended therein. As the liquid crystal 108, a well-known TN (Twisted Nematic) type liquid crystal or the like is used. If a polymer dispersion type liquid crystal dispersed as fine particles in a polymer is used as the liquid crystal 108, neither an alignment film nor a polarizing plate is required, so that the light use efficiency is increased and the bright active matrix type liquid crystal device 100 is manufactured. Can be provided. Further, for the pixel electrode 14, the liquid crystal device 100 can be configured as a reflective liquid crystal device by using a non-transmissive and highly reflective metal film such as an aluminum film instead of the ITO film. In the case of the reflective liquid crystal device 100, an SH (Super Homeotropic) liquid crystal in which liquid crystal molecules are substantially vertically aligned in a state where no voltage is applied can be used. Furthermore, it goes without saying that other liquid crystals may be used.

本形態において、対向基板31は液晶装置用基板300よりも小さいので、液晶装置用基板300は、周辺駆動回路が対向基板31の外周縁よりはみ出た状態で貼り合わされる。従って、走査線駆動回路104及びデータ線駆動回路103は対向基板31の外側に位置しており、対向基板31とは対向していないので、ポリイミド等の配向膜や液晶が直流成分によって劣化するのを防ぐことができる。シール材200は、対向基板31からみれば基板外周縁に沿って形成されているが、液晶装置用基板300からみれば内側に形成されている。液晶装置用基板300には、対向基板31より外側の部分に多数の実装端子107が形成され、ワイヤボンディング、あるいはACF(Anisotropic Conductive Film)圧着等の方法によりフレキシブルプリント配線基板が接続される。   In this embodiment, since the counter substrate 31 is smaller than the liquid crystal device substrate 300, the liquid crystal device substrate 300 is bonded in a state where the peripheral driving circuit protrudes from the outer peripheral edge of the counter substrate 31. Accordingly, since the scanning line driving circuit 104 and the data line driving circuit 103 are located outside the counter substrate 31 and are not opposed to the counter substrate 31, an alignment film such as polyimide or liquid crystal deteriorates due to a DC component. Can be prevented. The sealing material 200 is formed along the outer periphery of the substrate when viewed from the counter substrate 31, but is formed inside when viewed from the substrate 300 for the liquid crystal device. A large number of mounting terminals 107 are formed on the liquid crystal device substrate 300 outside the counter substrate 31, and a flexible printed wiring board is connected by a method such as wire bonding or ACF (Anisotropic Conductive Film) pressure bonding.

(液晶装置用基板及び表示領域の基本的な構成)
図3は、本形態の液晶装置100に用いられる駆動回路内蔵型の液晶装置用基板300のブロック図である。なお、図3には、液晶装置用基板300の基本的な構成要素が分かりやすいように、後述する液晶装置用基板300側の第1の遮光膜についての図示を省略してある。
(Basic configuration of liquid crystal device substrate and display area)
FIG. 3 is a block diagram of a liquid crystal device substrate 300 with a built-in drive circuit used in the liquid crystal device 100 of the present embodiment. In FIG. 3, the first light-shielding film on the liquid crystal device substrate 300 side, which will be described later, is omitted for easy understanding of the basic components of the liquid crystal device substrate 300.

図3からわかるように、液晶装置用基板300の表示領域61では、基板10の上に複数の走査線2と複数のデータ線3とによって複数の画素105がマトリクス状に構成されている。各画素105の詳細なブロック図と構成図を図4(A)と(B)に示されている。図4(A)、(B)に示されるように、画素105には、走査線2及びデータ線3に接続する画素スイッチング用TFT102が形成されている。このTFT102に接続される画素電極と対向基板31の対向電極32との間に液晶108を挟んで液晶セルCEが構成されている。液晶セルCEに対しては、走査線2と同時形成した容量配線18を利用して蓄積容量CAPが構成されている。すなわち、本形態では、画素スイッチング用のTFT102を構成する半導体層1のうち、ドレイン領域を拡張し、この拡張領域を蓄積容量CAPの第1電極とし、走査線2と同時形成した容量配線18を第2電極とし、第1及び第2電極との間に形成されたゲート絶縁膜を誘電膜として蓄積容量CAPが構成されている。   As can be seen from FIG. 3, in the display region 61 of the liquid crystal device substrate 300, a plurality of pixels 105 are formed in a matrix on the substrate 10 by a plurality of scanning lines 2 and a plurality of data lines 3. A detailed block diagram and configuration diagram of each pixel 105 are shown in FIGS. 4 (A) and 4 (B). As shown in FIGS. 4A and 4B, a pixel switching TFT 102 connected to the scanning line 2 and the data line 3 is formed in the pixel 105. A liquid crystal cell CE is formed with a liquid crystal 108 interposed between the pixel electrode connected to the TFT 102 and the counter electrode 32 of the counter substrate 31. For the liquid crystal cell CE, a storage capacitor CAP is configured by using the capacitor wiring 18 formed simultaneously with the scanning line 2. In other words, in the present embodiment, the drain region of the semiconductor layer 1 constituting the pixel switching TFT 102 is expanded, the expanded region is used as the first electrode of the storage capacitor CAP, and the capacitor wiring 18 formed simultaneously with the scanning line 2 is formed. The storage capacitor CAP is configured by using the second electrode and a gate insulating film formed between the first and second electrodes as a dielectric film.

ここで、容量配線18を形成した領域は、横方向の電界等の影響を受けて液晶のディスクリネーションが発生して画面表示品位の劣化を引き起こす領域であり、この領域には、対向基板31のブラックマトリクス6(図2参照。)を重ねて遮光していた。しかるに、本形態では、このようなデッドスペースとなるべき領域に容量配線18を配置することにより、画素105において光が透過可能な面積を無駄にすることなく、フリッカーやクロストーク等の発生を防止している。
それ故、本形態の液晶装置100では、高品位な表示を行なうことができる。
Here, the region in which the capacitor wiring 18 is formed is a region that causes the liquid crystal disclination due to the influence of the electric field in the lateral direction and the like and causes deterioration of the screen display quality. The black matrix 6 (see FIG. 2) was overlaid and shielded from light. However, in this embodiment, the capacitor wiring 18 is arranged in such a region that should become a dead space, thereby preventing occurrence of flicker, crosstalk, etc. without wasting an area through which light can be transmitted in the pixel 105. doing.
Therefore, the liquid crystal device 100 of this embodiment can perform high-quality display.

また、本形態では、第1の遮光膜7に定電位を供給するための、例えば走査線駆動回路104の低電位側の定電圧電源VSSYを供給するデータ線3と同一のアルミニウム膜等で形成された定電位配線8を利用して、走査線2と同一のポリシリコン膜等で形成された容量配線18をコンタクトホール5において電気的に接続しても良い。コンタクトホール5は、データ線3と高濃度ソース領域1aを接続するためのコンタクトホールと同一工程で形成できる。このような構成にすれば、第1の遮光膜7と容量配線18へ定電位を供給する定電位配線8を共用できるため、それぞれに専用配線を設ける必要がなくなり、少ない面積で有効にレイアウトできる。また、周辺駆動回路の電源や対向基板に対向電極電位を供給するための定電位配線を代用するため、専用の実装端子107及び引き回し配線28が必要なくなる。従って、実装端子の削減やスペースの有効利用が図れるため、特に液晶装置が小型化するほど有利になる。   In this embodiment, the first light-shielding film 7 is formed of, for example, the same aluminum film as the data line 3 for supplying the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104 for supplying a constant potential. The capacitance wiring 18 formed of the same polysilicon film or the like as the scanning line 2 may be electrically connected in the contact hole 5 using the constant potential wiring 8 formed. The contact hole 5 can be formed in the same process as the contact hole for connecting the data line 3 and the high concentration source region 1a. With such a configuration, since the constant potential wiring 8 for supplying a constant potential to the first light shielding film 7 and the capacitor wiring 18 can be shared, it is not necessary to provide a dedicated wiring for each, and the layout can be effectively performed with a small area. . Further, since the constant potential wiring for supplying the counter electrode potential to the power source of the peripheral drive circuit and the counter substrate is substituted, the dedicated mounting terminal 107 and the lead wiring 28 are not necessary. Therefore, since the number of mounting terminals can be reduced and the space can be effectively used, the smaller the liquid crystal device is, the more advantageous.

なお、図示を省略するが、蓄積容量CAPについては、画素スイッチング用のTFT102を構成する半導体膜のドレイン領域を延設し、それを前段の走査線2とゲート絶縁膜を介して重ねることによって構成することも可能である。
液晶装置用基板300では、データ線駆動回路103の側の辺部分には定電源VDDX、VSSX、VDDY、VSSY、変調画像信号VID1〜VID6、各種信号(走査線シフトレジスタ回路231のスタート信号DY、クロック信号CLY、その反転クロック信号CLYB、データ線シフトレジスタ回路221のスタート信号DX、クロック信号CLX、及びその反転クロック信号CLXB)などが入力される多数の実装端子107が構成されている。実装端子107は、アルミニウム膜等の金属膜、金属シリサイド膜、あるいはITO膜等の導電膜から構成されている。これらの実装端子107からは、走査線駆動回路104及びデータ線駆動回路103を駆動するための複数の信号配線28がシール材200より基板外周側を通ってそれぞれ引き回されている。これらの信号配線28は、データ線3と同時形成されたアルミニウム膜等の低抵抗な金属膜や金属シリサイド膜からなり、静電気対策等で抵抗を付加する場合は、第2層間絶縁膜13にコンタクトホールを開孔して、走査線と同一工程で同一材料で形成されたポリシリコン膜とコンタクトホールで電気的に接続するようにしても良い。なお、実装端子107から外部入力される対向電極電位LCCOMを液晶装置用基板300から対向基板31に供給するために、液晶装置用基板300には上下導通用端子106が形成されている。この上下導通用端子106に所定の径を有する上下導通材を介在させて液晶装置用基板300と対向基板31とを貼り合わせれば、液晶装置用基板300側から対向基板31の対向電極32に対して対向電極電位LCCOMを印加することができる。
Although not shown, the storage capacitor CAP is configured by extending the drain region of the semiconductor film constituting the pixel switching TFT 102 and overlapping it with the scanning line 2 in the previous stage via the gate insulating film. It is also possible to do.
In the liquid crystal device substrate 300, constant power supplies VDDX, VSSX, VDDY, VSSY, modulated image signals VID 1 to VID 6, various signals (start signal DY of the scanning line shift register circuit 231) are provided on the side portion on the data line driving circuit 103 side. A number of mounting terminals 107 to which a clock signal CLY, an inverted clock signal CLYB thereof, a start signal DX of the data line shift register circuit 221, a clock signal CLX, and an inverted clock signal CLXB thereof, and the like are input. The mounting terminal 107 is composed of a metal film such as an aluminum film, a metal silicide film, or a conductive film such as an ITO film. From these mounting terminals 107, a plurality of signal wirings 28 for driving the scanning line driving circuit 104 and the data line driving circuit 103 are respectively routed from the sealing material 200 through the outer peripheral side of the substrate. These signal wirings 28 are made of a low-resistance metal film such as an aluminum film formed simultaneously with the data lines 3 or a metal silicide film. When resistance is added as a countermeasure against static electricity, the signal wiring 28 contacts the second interlayer insulating film 13. A hole may be opened and electrically connected by a contact hole to a polysilicon film formed of the same material in the same process as the scanning line. In order to supply the counter electrode potential LCCOM externally input from the mounting terminal 107 from the liquid crystal device substrate 300 to the counter substrate 31, a vertical conduction terminal 106 is formed on the liquid crystal device substrate 300. If the liquid crystal device substrate 300 and the counter substrate 31 are bonded to each other with the vertical conductive material having a predetermined diameter interposed between the vertical conductive terminals 106, the liquid crystal device substrate 300 side is connected to the counter electrode 32 of the counter substrate 31. The counter electrode potential LCCOM can be applied.

液晶装置用基板300において、データ線駆動回路103の側には、データ線シフトレジスタ回路221、データ線バッファ回路222、データ線シフトレジスタ回路221からデータ線バッファ回路222を介して出力された信号に基づいて動作するTFTからなるアナログスイッチを備えるデータサンプリング回路101、及び6相に展開された各変調画像信号VID1〜VID6に対応する6本の画像信号線225が構成されている。   In the liquid crystal device substrate 300, a signal output from the data line shift register circuit 221, the data line buffer circuit 222, and the data line shift register circuit 221 via the data line buffer circuit 222 is provided on the data line driving circuit 103 side. A data sampling circuit 101 having an analog switch composed of TFTs that operate based on it, and six image signal lines 225 corresponding to the modulated image signals VID1 to VID6 developed in six phases are configured.

データ線駆動回路103のデータ線シフトレジスタ回路221は、たとえば、共通のスタート信号DXが各系列毎に入力される複数系列で構成してもよい。このように、データ線シフトレジスタ回路221を多系列で構成すれば、クロック信号CLX、及びその反転クロック信号CLXBの転送周波数を低くできるので、回路負荷を低減することができる。データ線シフトレジスタ回路221には、実装端子107を介して外部からスタート信号DXが供給されるとともに、各段のフリップフロップ(図示せず。)には、クロック信号CLX、及びその反転クロック信号CLXBが供給される。従って、データ線シフトレジスタ回路221では、スタート信号DXが入力された以降、クロック信号CLX、及びその反転クロック信号CLXBの立ち上がりエッジに同期して、シフト信号(データサンプリング回路101のアナログスイッチを駆動するためのサンプリング信号X1、X2、X3・・・)が生成され、出力されていく。そして、データ線シフトレジスタ回路221からデータ線バッファ回路222を介してデータサンプリング回路101に位相がずれたサンプリング信号が出力されると、このサンプリング信号に基づいて、各アナログスイッチが順次動作する。その結果、画像信号線225を介して供給される変調画像信号VID1〜VID6は、所定のタイミングで所定のデータ線3に取り込まれ、走査線2に介して供給される走査信号により選択された各画素105に保持される。なお、本例では、データ線3をある一定のタイミングで1本毎に順次駆動していく方法を説明したが、3本や6本や12本といった多数のデータ線3を1つのサンプリング信号で同時に選択する一方、外部から入力する変調画像信号のタイミングを変化させることでも同様の画像表示が得られる。また、データ線3に供給される変調画像信号の相展開数は6相のみならず、データサンプリング回路101を構成するアナログスイッチの書き込み特性が良ければ、5相以下でも良いし、変調画像信号の周波数が高ければ、7相以上に増やしても良い。この際、少なくとも変調画像信号の相展開数だけ画像信号線225が必要なことは言うまでもない。さらに、データ線駆動回路103を表示領域61を挟んで反対側にも構成することにより、2つのデータ線駆動回路103でデータ線3をそれぞれ1本おきに櫛歯状に駆動しても良い。このような構成をとれば、シフトレジスタの駆動周波数を半分にすることができ、回路負荷を低減できる。   The data line shift register circuit 221 of the data line driving circuit 103 may be constituted by a plurality of series in which a common start signal DX is input for each series, for example. In this manner, if the data line shift register circuit 221 is configured in multiple series, the transfer frequency of the clock signal CLX and its inverted clock signal CLXB can be lowered, so that the circuit load can be reduced. A start signal DX is supplied to the data line shift register circuit 221 from the outside via the mounting terminal 107, and a clock signal CLX and its inverted clock signal CLXB are supplied to flip-flops (not shown) in each stage. Is supplied. Therefore, in the data line shift register circuit 221, after the start signal DX is input, the shift signal (the analog switch of the data sampling circuit 101 is driven in synchronization with the rising edge of the clock signal CLX and its inverted clock signal CLXB). Sampling signals X1, X2, X3...) Are generated and output. When a sampling signal having a phase shift is output from the data line shift register circuit 221 to the data sampling circuit 101 via the data line buffer circuit 222, the analog switches are sequentially operated based on the sampling signal. As a result, the modulated image signals VID1 to VID6 supplied via the image signal line 225 are taken into the predetermined data line 3 at a predetermined timing and selected by the scanning signal supplied via the scanning line 2. It is held in the pixel 105. In this example, the method of sequentially driving the data lines 3 one by one at a certain timing has been described. However, a large number of data lines 3, such as three, six or twelve, are simultaneously selected by one sampling signal. On the other hand, the same image display can be obtained by changing the timing of the modulated image signal input from the outside. Further, the number of phase expansions of the modulated image signal supplied to the data line 3 is not limited to six phases, but may be five or less if the analog switch constituting the data sampling circuit 101 has good writing characteristics. If the frequency is high, it may be increased to 7 or more phases. At this time, it is needless to say that at least the number of image signal lines 225 is required for the number of phase expansions of the modulated image signal. Further, by configuring the data line driving circuit 103 on the opposite side of the display region 61, the two data line driving circuits 103 may drive every other data line 3 in a comb-like shape. With such a configuration, the drive frequency of the shift register can be halved, and the circuit load can be reduced.

走査線駆動回路104でも、同様に、スタート信号DY、クロック信号CLY、及びその反転クロック信号CLYBに基づいてシフト信号(走査信号)を生成し、出力していく走査線シフトレジスタ231、及び走査線バッファ回路232が構成されている。本形態では、表示領域61を挟んで両側に走査線駆動回路104を構成し、走査線2を両側から駆動するので、走査線2の駆動上の負荷を軽減することができる。なお、走査線2の時定数を無視できるような場合は、走査線駆動回路104を表示領域61の片側のみに構成してもよい。   Similarly, the scan line driver circuit 104 generates a shift signal (scan signal) based on the start signal DY, the clock signal CLY, and the inverted clock signal CLYB, and outputs the shift signal, and the scan line. A buffer circuit 232 is configured. In this embodiment, since the scanning line driving circuit 104 is configured on both sides of the display area 61 and the scanning line 2 is driven from both sides, the driving load on the scanning line 2 can be reduced. If the time constant of the scanning line 2 can be ignored, the scanning line driving circuit 104 may be configured only on one side of the display area 61.

液晶装置用基板300では、表示領域61に対してデータ線駆動回路103が形成されている側とは反対側で周辺見切り用の遮光膜60(図3で右上がりの斜線を付した領域)に重なる領域には、データ線3に対する補助回路109も形成されている。この補助回路109は、TFTを利用したスイッチング回路171と、このスイッチング回路171を介してデータ線3に対して電気的に接続する例えば2本の信号配線172と、スイッチング回路171を制御する信号配線173とを有する。この補助回路109では、信号配線173に供給される制御信号NRGに基づいてスイッチング回路171を動作させれば、データ線3と信号配線172との接続状態を制御できる。従って、画像信号の1水平帰線期間の間に制御信号NRGにより補助回路109を駆動し、データ線3に一定レベルの電位を信号NRS1、NRS2として予め印加するプリチャージ機能により、実際の変調画像信号VID1〜VID6をデータサンプリング回路101を介してデータ線3に書き込む負荷を軽減することができる。なお、補助回路109としては、点欠陥や線欠陥を検出するための検査用回路を構成したり、上述のプリチャージ機能と検査回路を兼用させることも可能である。   In the substrate 300 for the liquid crystal device, a peripheral parting light shielding film 60 (a region with a diagonal line rising to the right in FIG. 3) on the opposite side of the display region 61 from the side where the data line driving circuit 103 is formed. An auxiliary circuit 109 for the data line 3 is also formed in the overlapping region. The auxiliary circuit 109 includes a switching circuit 171 that uses TFTs, two signal wirings 172 that are electrically connected to the data line 3 via the switching circuit 171, and a signal wiring that controls the switching circuit 171. 173. In the auxiliary circuit 109, the connection state between the data line 3 and the signal wiring 172 can be controlled by operating the switching circuit 171 based on the control signal NRG supplied to the signal wiring 173. Accordingly, the auxiliary circuit 109 is driven by the control signal NRG during one horizontal blanking period of the image signal, and an actual modulated image is obtained by a precharge function that preliminarily applies a certain level of potential to the data line 3 as the signals NRS1 and NRS2. The load for writing the signals VID1 to VID6 to the data line 3 via the data sampling circuit 101 can be reduced. As the auxiliary circuit 109, an inspection circuit for detecting a point defect or a line defect can be configured, or the above-described precharge function and the inspection circuit can be combined.

図5は図4(B)のA−A’断面図である。   FIG. 5 is a cross-sectional view taken along line A-A ′ of FIG.

画素スイッチング用TFT102は、図4(B)及び図5からわかるように、走査線2(ゲート電極)と、走査線2からの電界によりチャネルが形成されるチャネル領域1cと、走査線2とチャネル領域1cとの間に形成されたゲート絶縁膜12と、データ線3(ソース電極)に第2層間絶縁膜13のコンタクトホール5を介して電気的に接続される高濃度ソース領域1aと画素電極14に第2層間絶縁膜13及び第3層間絶縁膜15に形成されたコンタクトホール4を介して電気的に接続された高濃度ドレイン領域1bとを備えている。さらに、画素スイッチング用TFT102は、チャネル領域1cと高濃度の不純物イオンを打ち込んだソース領域1aとの接合部、及びチャネル領域1cと高濃度の不純物イオンを打ち込んだドレイン領域1bとの接合部の各々に低濃度の不純物イオンを打ち込んだ低濃度ソース・ドレイン領域1d、1eが形成されたLDD(Lightly Doped Drain)構造で構成されている。   As can be seen from FIGS. 4B and 5, the pixel switching TFT 102 includes a scanning line 2 (gate electrode), a channel region 1 c where a channel is formed by an electric field from the scanning line 2, and the scanning line 2 and the channel. A gate insulating film 12 formed between the region 1c, a high concentration source region 1a electrically connected to the data line 3 (source electrode) through a contact hole 5 of the second interlayer insulating film 13, and a pixel electrode 14 is provided with a high-concentration drain region 1b electrically connected via a contact hole 4 formed in the second interlayer insulating film 13 and the third interlayer insulating film 15. Further, the pixel switching TFT 102 includes a junction between the channel region 1c and the source region 1a implanted with high-concentration impurity ions, and a junction between the channel region 1c and the drain region 1b implanted with high-concentration impurity ions. It has an LDD (Lightly Doped Drain) structure in which low-concentration source / drain regions 1d and 1e into which low-concentration impurity ions are implanted are formed.

本形態において、TFT102はデータ線3の下方を利用して構成され、走査線2のうち少なくともゲート電極、すなわち画素スイッチング用TFT102のチャネル領域1c及び低濃度ソース・ドレイン領域1d、1eはデータ線3に覆われた状態にある。これにより、対向基板31側からの入射光が画素スイッチング用TFT102のチャネル領域1c及び低濃度ソース・ドレイン領域1d、1eに照射されることがないため、光によるTFTのリーク電流を低減できる。以下に述べる実施の形態や改良例の基本的な構成は、上述の構成と同様である。   In this embodiment, the TFT 102 is configured using the lower side of the data line 3, and at least the gate electrode of the scanning line 2, that is, the channel region 1 c and the low concentration source / drain regions 1 d and 1 e of the pixel switching TFT 102 are the data line 3. It is in a state covered with. Thereby, incident light from the counter substrate 31 side is not irradiated to the channel region 1c and the low-concentration source / drain regions 1d and 1e of the pixel switching TFT 102, so that the leakage current of the TFT due to light can be reduced. The basic configuration of the embodiment and improvement examples described below is the same as the above-described configuration.

[実施の形態1]
図6は、本形態の液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。図7は、本形態の液晶装置用基板に形成された第1の遮光膜の配線部分(配線)、及び該配線と定電位配線との接続構造を示す説明図である。図8(A)、(B)はそれぞれ、図6において第1の遮光膜の配線と定電位配線との接続部分をB−B’線に沿って切断した断面図、及び遮光膜の配線と定電位配線との接続部分の拡大平面図である。
[Embodiment 1]
FIG. 6 is an enlarged plan view showing the periphery of two pixels formed at the end of the display area in the liquid crystal device substrate used in the liquid crystal device of this embodiment. FIG. 7 is an explanatory diagram showing a wiring portion (wiring) of the first light-shielding film formed on the liquid crystal device substrate of this embodiment and a connection structure between the wiring and the constant potential wiring. FIGS. 8A and 8B are cross-sectional views taken along the line BB ′ in FIG. 6 and a connection portion between the first light shielding film wiring and the constant potential wiring, and the light shielding film wiring, respectively. It is an enlarged plan view of a connection portion with a constant potential wiring.

図5に示すように、本形態の液晶装置100の液晶装置用基板300では、画素スイッチング用TFT102の下層側には第1層間絶縁膜11が形成され、この層間絶縁膜11と基板10との層間を利用して、以下に説明する遮光構造が構成されている。   As shown in FIG. 5, in the liquid crystal device substrate 300 of the liquid crystal device 100 of this embodiment, a first interlayer insulating film 11 is formed on the lower layer side of the pixel switching TFT 102, and the interlayer insulating film 11 and the substrate 10 are separated from each other. The light shielding structure described below is configured using the layers.

本形態において、第1層間絶縁膜11と基板10との層間には、画素スイッチング用TFT102のチャネル領域1c、低濃度ソース・ドレイン領域1d、1e、及び低濃度ソース・ドレイン領域1d、1eと高濃度ソース・ドレイン領域1a、1bとの接合部に少なくとも重なるように、タングステン、チタン、クロム、タンタル、モリブデン等の金属膜あるいはこれらの金属を含む金属シリサイド等の金属合金膜等からなる不透明で導電性を有する遮光膜7が形成されている。本形態では、画素スイッチング用TFT102の高濃度ドレイン領域1bの下層側には第1の遮光膜7が形成されていない箇所があるため、この第1の遮光膜7の有無によって、TFT102の形成領域に段差が生じる。このような段差はTFT102の特性を不安定なものにするおそれがある。そこで、本形態では、段差の位置を高濃度ドレイン領域1bと低濃度ドレイン領域1eとの接合部から1ミクロン以上、高濃度ドレイン領域1bの側にずらすことにより、段差がTFT102の特性に及ぼす影響を最小限に止めてある。   In this embodiment, the channel region 1c, the low concentration source / drain regions 1d, 1e, and the low concentration source / drain regions 1d, 1e of the pixel switching TFT 102 are high between the first interlayer insulating film 11 and the substrate 10. Opaque and conductive made of a metal film such as tungsten, titanium, chromium, tantalum or molybdenum or a metal alloy film such as metal silicide containing these metals so as to at least overlap with the junction with the concentration source / drain regions 1a and 1b. A light-shielding film 7 having a property is formed. In this embodiment, since there is a portion where the first light shielding film 7 is not formed on the lower layer side of the high concentration drain region 1b of the pixel switching TFT 102, the region where the TFT 102 is formed depends on the presence or absence of the first light shielding film 7. There is a step in Such a step may make the characteristics of the TFT 102 unstable. Therefore, in this embodiment, the step has an effect on the characteristics of the TFT 102 by shifting the position of the step from the junction between the high-concentration drain region 1b and the low-concentration drain region 1e by 1 micron or more toward the high-concentration drain region 1b. Is kept to a minimum.

図6からわかるように、第1の遮光膜7は、チャネル領域1cなどにその下層側で重なるチャネル遮光部分と、このチャネル遮光部分に定電圧を印加するために、走査線2の下層側でチャネル遮光部分から走査線2に沿って延設された配線部分((配線)とを備えている。本形態では、製造プロセスのフォトリソグラフィ工程におけるマスクアライメント時に、マスクアライメントずれにより走査線2と第1の遮光膜7の配線との間で形成位置がずれても、入射光(液晶108を透過してきた光)が第1の遮光膜7の配線によって遮られたり、遮光膜7の表面に直接光が照射されないように、第1の遮光膜7の配線の幅は走査線2の幅よりもやや狭い寸法に設定してある。なお、図6には、対向基板31に形成したブラックマトリクス6と各画素105との位置関係を示してあり、点線で示すブラックマトリクス6の内側領域で表示が行なわれる。
第1の遮光膜7の配線は、図6及び図7に示すように、各々、各走査線2に沿って表示領域61の外側まで引き出され、周辺見切り用の遮光膜60の下層側まで延設されている。この周辺見切り用の遮光膜60の下層側には表示領域61の辺に沿うように、走査線駆動回路104に低電位側の定電圧電源VSSYを供給する定電位配線8が配置されており、この定電位配線8に対して第1の遮光膜7の配線の片側の端部が接続されている。従って、第1の遮光膜7は、走査線駆動回路104の低電位側の定電圧電源VSSYを供給する定電位配線8に接続されているため、第1の遮光膜はこの定電位配線8の電位に固定された状態にあり、フローティング状態にない。
As can be seen from FIG. 6, the first light-shielding film 7 includes a channel light-shielding portion that overlaps the channel region 1c and the like on its lower layer side, and a lower side of the scanning line 2 in order to apply a constant voltage to this channel light-shielding portion. A wiring portion ((wiring)) extending from the channel light-shielding portion along the scanning line 2 is provided.In this embodiment, the mask line and the scanning line 2 are shifted by the mask alignment deviation during the mask alignment in the photolithography process of the manufacturing process. Even if the formation position is deviated from the wiring of the first light shielding film 7, incident light (light transmitted through the liquid crystal 108) is blocked by the wiring of the first light shielding film 7 or directly on the surface of the light shielding film 7. The width of the wiring of the first light shielding film 7 is set to be slightly narrower than the width of the scanning line 2 so as not to be irradiated with light, which is shown in FIG. And each picture The positional relationship with the element 105 is shown, and display is performed in the inner region of the black matrix 6 indicated by a dotted line.
As shown in FIGS. 6 and 7, the wiring of the first light shielding film 7 is led out to the outside of the display region 61 along each scanning line 2 and extends to the lower layer side of the light shielding film 60 for parting the periphery. It is installed. A constant potential wiring 8 for supplying a constant voltage power supply VSSY on the low potential side to the scanning line drive circuit 104 is disposed along the side of the display region 61 on the lower layer side of the light shielding film 60 for parting the periphery. One end of the first light shielding film 7 is connected to the constant potential wiring 8. Therefore, since the first light shielding film 7 is connected to the constant potential wiring 8 that supplies the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104, the first light shielding film is the constant potential wiring 8. It is in a fixed state and not in a floating state.

第1の遮光膜7の配線部分と定電位配線8との接続を行なうにあたって、本形態では、図8(A)に示すように、第1の遮光膜7の配線は第1層間絶縁膜11と基板10との層間にある。また、定電位配線8はデータ線3と同時形成された導電膜であるため、第2層間絶縁膜13と第3層間絶縁膜15との層間に配置されている。そこで、本形態では、図6、図7、図8(A)、(B)に示すように、第1の遮光膜7の配線の端部は、第1層間絶縁膜11及び第2層間絶縁膜13に形成されたコンタクトホール9を介して定電位配線8に接続されている。   In connecting the wiring portion of the first light shielding film 7 and the constant potential wiring 8, in this embodiment, as shown in FIG. 8A, the wiring of the first light shielding film 7 is the first interlayer insulating film 11. And between the substrate 10 and the substrate 10. Since the constant potential wiring 8 is a conductive film formed simultaneously with the data line 3, it is disposed between the second interlayer insulating film 13 and the third interlayer insulating film 15. Therefore, in this embodiment, as shown in FIGS. 6, 7, 8 </ b> A, and 8 </ b> B, the end portion of the wiring of the first light shielding film 7 includes the first interlayer insulating film 11 and the second interlayer insulating film. It is connected to the constant potential wiring 8 through a contact hole 9 formed in the film 13.

このような接続構造は、第1の遮光膜7の配線と定電位配線8とを接続するためのコンタクトホール9の形成と、画素スイッチング用TFT102のソース領域にソース電極(データ線3)を接続するためのコンタクトホール5(図5参照。)の形成とを同時に行なった場合に相当し、コンタクトホール9は一度のエッチング工程で開孔される。但し、コンタクトホール5の開孔とコンタクトホール9の開孔とを同時に行うには、画素スイッチング用TFT102の高濃度ソース領域1aのコンタクトホール5部分のポリシリコン膜がエッチングされないように、第2層間絶縁膜13に対して第1層間絶縁膜11が十分に薄いことが好ましい。   In such a connection structure, the contact hole 9 for connecting the wiring of the first light shielding film 7 and the constant potential wiring 8 is formed, and the source electrode (data line 3) is connected to the source region of the pixel switching TFT 102. This corresponds to the case where the contact hole 5 (see FIG. 5) is simultaneously formed, and the contact hole 9 is opened by a single etching process. However, in order to simultaneously perform the opening of the contact hole 5 and the opening of the contact hole 9, the second interlayer is formed so that the polysilicon film in the contact hole 5 portion of the high concentration source region 1a of the pixel switching TFT 102 is not etched. It is preferable that the first interlayer insulating film 11 is sufficiently thin with respect to the insulating film 13.

このように、本形態の液晶装置100では、少なくとも画素スイッチング用TFT102のチャネル領域1c、低濃度ソース・ドレイン領域1d、1e、及び低濃度ソース・ドレイン領域1d、1eと高濃度ソース・ドレイン領域1a、1bとの接合部に対して、その下層側で第1層間絶縁膜11を介して重なる第1の遮光膜7(チャネル遮光部分)が形成されているので、液晶装置用基板300の裏面側からの反射光があっても、この光は画素スイッチング用TFT102のチャネル領域1cなどに届かない。それ故、本形態の液晶装置100では、TFT102には、液晶装置用基板300の裏面側からの反射光に起因するリーク電流が発生しない。しかも、第1の遮光膜7は、走査線駆動回路104の低電位側の定電圧電源VSSYの電位に固定されているので、TFT102の半導体層1と第1の遮光膜7との間に寄生する容量の影響を受けてTFT特性が変動したり劣化するということがない。   Thus, in the liquid crystal device 100 of this embodiment, at least the channel region 1c, the low concentration source / drain regions 1d, 1e, the low concentration source / drain regions 1d, 1e and the high concentration source / drain region 1a of the pixel switching TFT 102. Since the first light-shielding film 7 (channel light-shielding portion) is formed on the lower layer side of the junction with 1b via the first interlayer insulating film 11, the back side of the liquid crystal device substrate 300 is formed. Even if there is reflected light from the pixel, this light does not reach the channel region 1c of the pixel switching TFT 102 or the like. Therefore, in the liquid crystal device 100 of this embodiment, the TFT 102 does not generate a leakage current due to the reflected light from the back side of the liquid crystal device substrate 300. In addition, since the first light shielding film 7 is fixed to the potential of the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104, there is a parasitic between the semiconductor layer 1 of the TFT 102 and the first light shielding film 7. TFT characteristics do not fluctuate or deteriorate under the influence of the capacitance to be applied.

なお、第1の遮光膜7の表面には反射防止処理を施しておき、入射光(液晶108を透過してきた光)が第1の遮光膜7の表面で反射し画素スイッチング用TFT102に向けて照射されてしまうことを防止することが好ましい。   The surface of the first light-shielding film 7 is subjected to antireflection treatment, and incident light (light transmitted through the liquid crystal 108) is reflected by the surface of the first light-shielding film 7 toward the pixel switching TFT 102. It is preferable to prevent the irradiation.

また、本形態では、図4(B)を参照して説明したように、画素スイッチング用TFT102はデータ線3の下方部分を利用して構成され、チャネル領域1c、低濃度ソース・ドレイン領域1d、1e、及び低濃度ソース・ドレイン領域1d、1eと高濃度ソース・ドレイン領域1a、1bとの接合部には少なくともデータ線3が被さった状態にある。従って、データ線3は、画素スイッチング用TFT102に対する第2の遮光膜として機能し、チャネル領域1c、低濃度ソース・ドレイン領域1d、1e、及び低濃度ソース・ドレイン領域1d、1eと高濃度ソース・ドレイン領域1a、1bとの接合部は、少なくとも第1の遮光膜7とデータ線3(第2の遮光膜)とによって上下からサンドイッチされた構造になっている。さらに、図2を参照して説明したブラックマトリクス6は、データ線3(第2の遮光膜)に重なるように形成され、チャネル領域1c、低濃度ソース・ドレイン領域1d、1e、及び低濃度ソース・ドレイン領域1d、1eと高濃度ソース・ドレイン領域1a、1bとの接合部とそれらの下方に配置された第1の遮光膜7に被さった状態にある。従って、ブラックマトリクス6は、画素スイッチング用TFT102に対する第3の遮光膜として機能し、第2の遮光膜としてのデータ線3に対する冗長的な機能を発揮する。それ故、本形態の液晶装置用基板300において、TFT102には、対向基板31の側からの入射光に起因するリーク電流も発生しない。   In this embodiment, as described with reference to FIG. 4B, the pixel switching TFT 102 is configured using the lower portion of the data line 3, and includes a channel region 1c, a low concentration source / drain region 1d, 1e and the low concentration source / drain regions 1d, 1e and the high concentration source / drain regions 1a, 1b are at least covered with the data line 3. Therefore, the data line 3 functions as a second light shielding film for the pixel switching TFT 102, and the channel region 1 c, the low concentration source / drain regions 1 d, 1 e, and the low concentration source / drain regions 1 d, 1 e and the high concentration source • The junction between the drain regions 1a and 1b has a structure sandwiched from above and below by at least the first light shielding film 7 and the data line 3 (second light shielding film). Further, the black matrix 6 described with reference to FIG. 2 is formed so as to overlap the data line 3 (second light shielding film), and the channel region 1c, the low concentration source / drain regions 1d and 1e, and the low concentration source. It is in a state of covering the junction between the drain regions 1d and 1e and the high concentration source / drain regions 1a and 1b and the first light-shielding film 7 disposed below them. Accordingly, the black matrix 6 functions as a third light shielding film for the pixel switching TFT 102 and exhibits a redundant function for the data line 3 as the second light shielding film. Therefore, in the liquid crystal device substrate 300 of this embodiment, the TFT 102 does not generate a leak current due to incident light from the counter substrate 31 side.

なお、本形態では、画素スイッチング用TFT102をLDD構造の場合を例に説明したが、低濃度ソース・ドレイン領域1d、1eに相当する領域に不純物イオンが導入されていないオフセット構造に本発明を適用してもよい。このようなLDD構造あるいはオフセット構造のTFTでは、耐圧が向上し、かつ、オフ時におけるリーク電流を低減することができるという利点がある。また、ゲート電極(走査線2の一部)をマスクにして高濃度不純物イオンを打ち込んでソース・ドレイン領域を形成したセルフアライン構造のTFTに本発明を適用してもよいことは勿論である。   In this embodiment, the case where the pixel switching TFT 102 has an LDD structure has been described as an example. However, the present invention is applied to an offset structure in which impurity ions are not introduced into regions corresponding to the low concentration source / drain regions 1d and 1e. May be. Such a TFT having an LDD structure or an offset structure has an advantage that a breakdown voltage is improved and a leakage current at the time of OFF can be reduced. Of course, the present invention may be applied to a self-aligned TFT in which source / drain regions are formed by implanting high-concentration impurity ions using a gate electrode (a part of the scanning line 2) as a mask.

以下に述べる第1の遮光膜と定電位配線との接続部分の変形例は、第1実施の形態と同様な構成を有し、これらの変形例においては第1の遮光膜と定電位配線との接続部分について説明をし、その他の構成は省略する。   Modifications of the connection portion between the first light shielding film and the constant potential wiring described below have the same configuration as that of the first embodiment. In these modifications, the first light shielding film and the constant potential wiring Will be described, and other configurations will be omitted.

(第1の遮光膜と定電位配線との接続部分の変形例1)
図9(A)、(B)に示すように、第1層間絶縁膜11と基板10との層間にある第1の遮光膜7の配線と、第2層間絶縁膜13と第3層間絶縁膜15との層間にある定電位配線8との接続には、第1層間絶縁膜11及び第2層間絶縁膜13のそれぞれに孔開けしたコンタクトホール17、9を用いてもよい。このような接続構造を採用する場合には、第1層間絶縁膜11にコンタクトホール17を形成する工程と、第2層間絶縁膜13にコンタクトホール9を形成する工程とを別々に行なうことになる。従って、第1層間絶縁膜11がゲート絶縁膜12に対して数千オングストローム単位で厚い場合でも、画素スイッチング用TFT102の高濃度ソース領域1aに対してコンタクトホール5(図5参照。)を形成する際に同時に形成するのはあくまで略同じ深さのコンタクトホール9、あるいはコンタクトホール17であるので、この開孔時にTFT102の高濃度ソース領域1aがエッチングされてしまうということがない。
(Modification 1 of the connection portion between the first light-shielding film and the constant potential wiring)
As shown in FIGS. 9A and 9B, the wiring of the first light-shielding film 7 between the first interlayer insulating film 11 and the substrate 10, the second interlayer insulating film 13, and the third interlayer insulating film Contact holes 17 and 9 formed in the first interlayer insulating film 11 and the second interlayer insulating film 13, respectively, may be used for connection to the constant potential wiring 8 located between the layers 15 and 15. When such a connection structure is adopted, the step of forming the contact hole 17 in the first interlayer insulating film 11 and the step of forming the contact hole 9 in the second interlayer insulating film 13 are performed separately. . Therefore, even when the first interlayer insulating film 11 is thicker than the gate insulating film 12 by several thousand angstroms, the contact hole 5 (see FIG. 5) is formed in the high concentration source region 1a of the pixel switching TFT 102. At this time, since the contact hole 9 or the contact hole 17 having substantially the same depth is formed at the same time, the high concentration source region 1a of the TFT 102 is not etched at the time of opening.

(第1の遮光膜と定電位配線との接続部分の変形例2)
図10(A)、(B)に示すように、第1層間絶縁膜11と基板10との層間にある第1の遮光膜7の配線部分と、第2層間絶縁膜13と第3層間絶縁膜15との層間にある定電位配線8との接続は、第1層間絶縁膜11に形成したコンタクトホール17、このコンタクトホール17を介して第1の遮光膜7の配線に接続する中継電極16、及びこの中継電極16に対応する位置に形成された第2層間絶縁膜13のコンタクトホール9を利用してもよい。この場合に、中継電極16は走査線2や容量配線18と同時形成されることになる。
(Modification 2 of the connection portion between the first light-shielding film and the constant potential wiring)
As shown in FIGS. 10A and 10B, the wiring portion of the first light-shielding film 7 between the first interlayer insulating film 11 and the substrate 10, the second interlayer insulating film 13 and the third interlayer insulation are provided. The connection to the constant potential wiring 8 between the film 15 and the film 15 includes a contact hole 17 formed in the first interlayer insulating film 11 and a relay electrode 16 connected to the wiring of the first light shielding film 7 through the contact hole 17. The contact hole 9 of the second interlayer insulating film 13 formed at a position corresponding to the relay electrode 16 may be used. In this case, the relay electrode 16 is formed simultaneously with the scanning line 2 and the capacitor wiring 18.

(第1の遮光膜と定電位配線との接続部分の変形例3)
図11(A)、(B)に示すように、第1層間絶縁膜11と基板10との層間にある第1の遮光膜7の配線と、第2層間絶縁膜13と第3層間絶縁膜15との層間にある定電位配線8との接続は、第1層間絶縁膜11に形成したコンタクトホール17、このコンタクトホール17を介して第1の遮光膜7の配線部分に接続する広めの中継電極16、及びこの中継電極16に対応する領域のうち、コンタクトホール17とずれた位置で第2層間絶縁膜13に形成されたコンタクトホール9を利用してもよい。この場合にも、中継電極16は走査線2や容量配線18と同時形成されることになる。
(Modification 3 of the connection portion between the first light-shielding film and the constant potential wiring)
As shown in FIGS. 11A and 11B, the wiring of the first light-shielding film 7 between the first interlayer insulating film 11 and the substrate 10, the second interlayer insulating film 13, and the third interlayer insulating film 15 is connected to the constant potential wiring 8 in the interlayer between the contact hole 17 formed in the first interlayer insulating film 11 and a wider relay connected to the wiring portion of the first light shielding film 7 through the contact hole 17. The contact hole 9 formed in the second interlayer insulating film 13 at a position shifted from the contact hole 17 in the electrode 16 and the region corresponding to the relay electrode 16 may be used. Also in this case, the relay electrode 16 is formed simultaneously with the scanning line 2 and the capacitor wiring 18.

[実施の形態1の改良例1]
図7に示す形態では、定電位配線8に対して第1の遮光膜7の配線の片側の端部が接続している構成であったが、図12に示すように、第1の遮光膜7の配線の両端部を各走査線2に沿って表示領域61の外側まで引き出すとともに、これらの両側の端部の各々を定電位配線8に接続してもよい。この場合にも、第1の遮光膜7と定電位配線8とは異なる層間に形成されているので、図8、図9、図10、または図11に示すコンタクトホール9などを用いた接続構造によって、第1の遮光膜7の配線と定電位配線8とを接続する。その他の構成は、図6を参照して説明したとおりであるため、説明を省略する。
[Modification 1 of Embodiment 1]
In the embodiment shown in FIG. 7, the one end of the wiring of the first light shielding film 7 is connected to the constant potential wiring 8, but as shown in FIG. 12, the first light shielding film Both ends of the wiring 7 may be drawn out to the outside of the display area 61 along each scanning line 2, and each of the ends on both sides may be connected to the constant potential wiring 8. Also in this case, since the first light shielding film 7 and the constant potential wiring 8 are formed between different layers, the connection structure using the contact hole 9 shown in FIG. 8, FIG. 9, FIG. 10, or FIG. Thus, the wiring of the first light shielding film 7 and the constant potential wiring 8 are connected. Other configurations are the same as described with reference to FIG.

本形態でも、画素スイッチング用TFT102のチャネル領域1cなどの下層側は第1の遮光膜7のチャネル遮光部分で覆われているので、液晶装置用基板300の裏面側からの反射光があっても、この光は画素スイッチング用TFT102のチャネル領域1cなどに届かない。それ故、本形態の液晶装置100では、TFT102には、液晶装置用基板300の裏面側からの反射光に起因するリーク電流が発生しない。しかも、第1の遮光膜7は、走査線駆動回路104の低電位側の定電圧電源VSSYを供給する定電位配線8に接続されているため、第1の遮光膜7はこの定電位配線8の電位に固定されている。従って、TFT102の半導体層1と第1の遮光膜7との間に寄生する容量の影響を受けてTFT特性が変動したり劣化するということがない。   Also in this embodiment, the lower layer side such as the channel region 1c of the pixel switching TFT 102 is covered with the channel light shielding portion of the first light shielding film 7, so that even if there is reflected light from the back surface side of the liquid crystal device substrate 300, This light does not reach the channel region 1c of the pixel switching TFT 102 or the like. Therefore, in the liquid crystal device 100 of this embodiment, the TFT 102 does not generate a leakage current due to the reflected light from the back side of the liquid crystal device substrate 300. In addition, since the first light shielding film 7 is connected to the constant potential wiring 8 that supplies the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104, the first light shielding film 7 is connected to the constant potential wiring 8. The potential is fixed. Therefore, TFT characteristics do not fluctuate or deteriorate under the influence of the parasitic capacitance between the semiconductor layer 1 of the TFT 102 and the first light shielding film 7.

さらに、本形態では、第1の遮光膜7の配線は両側の端部の各々が定電位配線8に接続しているので、配線の途中位置に断線があっても、第1の遮光膜7の全体に定電位が供給される。それ故、第1の遮光膜7には配線に対する冗長配線が構成されていることになるので、信頼性が高い。   Furthermore, in this embodiment, since the wiring of the first light shielding film 7 is connected to the constant potential wiring 8 at both ends, the first light shielding film 7 is provided even if there is a break in the middle of the wiring. Is supplied with a constant potential. Therefore, since the first light shielding film 7 is configured with redundant wiring for wiring, the reliability is high.

[実施の形態1の改良例2]
図12に示す形態では、2本の定電位配線8のいずれにおいても、その一方端からのみ定電位が印加されている構成であったが、図13に示すように、2本の定電位配線8のいずれにおいても、その両端から定電位が印加されるように構成すると、更に好ましい。このように構成すると、第1の遮光膜7に定電位を印加する定電位配線8に対しても冗長配線を構成したことになる。その他の構成は、実施の形態1、及びその改良例1と同様なので、それらの説明を省略する。
[Improvement 2 of Embodiment 1]
In the form shown in FIG. 12, the constant potential is applied only from one end of each of the two constant potential wirings 8. However, as shown in FIG. In any of the cases 8, it is more preferable that a constant potential is applied from both ends thereof. With this configuration, the redundant wiring is configured also for the constant potential wiring 8 that applies a constant potential to the first light shielding film 7. Since other configurations are the same as those of the first embodiment and the improvement example 1, the description thereof is omitted.

[実施の形態1の改良例3]
本例では、基本的な構成が実施の形態1、及びその改良例1、2と同様であるので、共通する部分については説明を省略する。本例では、図14に示すように、第1の遮光膜7の配線部分は走査線2及びデータ線3の双方に沿って格子状に形成されている。従って、第1の遮光膜7は更に低抵抗化され、且つ冗長性が高まる。また、第1の遮光膜7は対向基板31のブラックマトリクス6(図2参照。)と重なっている。このため、第1の遮光膜7は対向基板31のブラックマトリクス6に対する冗長的な機能を発揮するとともに、対向基板31からブラックマトリクス6を省略することを可能にしている。
[Modification 3 of Embodiment 1]
In this example, the basic configuration is the same as that of the first embodiment and its improved examples 1 and 2, and therefore description of common parts is omitted. In this example, as shown in FIG. 14, the wiring portion of the first light shielding film 7 is formed in a lattice shape along both the scanning line 2 and the data line 3. Therefore, the first light-shielding film 7 is further reduced in resistance and increased in redundancy. The first light-shielding film 7 overlaps the black matrix 6 (see FIG. 2) of the counter substrate 31. For this reason, the first light-shielding film 7 exhibits a redundant function with respect to the black matrix 6 of the counter substrate 31 and enables the black matrix 6 to be omitted from the counter substrate 31.

このように構成した場合も、第1の遮光膜7の配線部分のうち、走査線2に沿って延設されている部分の両側の端部を表示領域61の外側まで延長し、周辺見切り用の遮光膜60と重なる領域で、図8、図9、図10、または図11に示すコンタクトホール9などを用いた接続構造によって、第1の遮光膜7の配線部分と定電位配線8とを接続すればよい。   Even in such a configuration, both ends of the wiring portion of the first light-shielding film 7 that extends along the scanning line 2 are extended to the outside of the display region 61, and the peripheral parting is performed. The wiring portion of the first light-shielding film 7 and the constant potential wiring 8 are connected to each other in a region overlapping with the light-shielding film 60 by a connection structure using the contact hole 9 shown in FIG. 8, FIG. 9, FIG. Just connect.

また、図7、図12、図13、図14に示す実施の形態1において、コンタクトホール9などを用いた接続構造(図8、図9、図10、または図11に示す。)によって定電位配線8と接続される第1の遮光膜7の配線部分は、各走査線2下方に各々独立して形成されている。これらの第1の遮光膜7の配線部分を延設して、周辺見切り用の遮光膜60と重なる領域下で全ての第1の遮光膜7から延設された配線部分を該第1の遮光膜7と同一膜で同一工程で形成される金属膜あるいはこれらの金属を含む金属シリサイド等の金属合金膜からなる導電性の膜で電気的に接続するようにすれば、配線が断線したときに冗長的な機能を発揮するとともに、第1の遮光膜7を低抵抗化できるので有利である。   Further, in the first embodiment shown in FIGS. 7, 12, 13, and 14, the constant potential is obtained by the connection structure using the contact hole 9 or the like (shown in FIG. 8, FIG. 9, FIG. 10, or FIG. 11). The wiring portion of the first light shielding film 7 connected to the wiring 8 is formed independently below each scanning line 2. The wiring portions of these first light shielding films 7 are extended, and the wiring portions extending from all the first light shielding films 7 under the region overlapping with the light shielding film 60 for parting the periphery are used as the first light shielding films. When the wiring is disconnected by electrically connecting with a conductive film made of a metal film formed in the same process as the film 7 or a metal alloy film such as a metal silicide containing these metals, This is advantageous because it provides a redundant function and the resistance of the first light-shielding film 7 can be reduced.

[実施の形態2]
図15は、本形態の液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。図16は、本形態の液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。本形態の液晶装置用基板300の基本的な構成は、図1ないし5を参照して説明したとおりであり、ここでは液晶装置用基板300に構成した遮光構造、及びこの遮光構造を構成する遮光膜と定電位配線との接続構造を中心に説明する。また、本形態の液晶装置の液晶装置用基板は、基本的な構成が実施の形態1に係る液晶装置の液晶装置用基板と同様なので、共通する機能を有する部分には同一の符号を付してそれらの詳細な説明を省略する。
[Embodiment 2]
FIG. 15 is an enlarged plan view showing the periphery of two pixels formed at the end of the display area in the liquid crystal device substrate used in the liquid crystal device of this embodiment. FIG. 16 is an explanatory diagram showing a wiring portion of the first light-shielding film formed on the liquid crystal device substrate of this embodiment and a connection structure between the wiring portion and the constant potential wiring. The basic configuration of the liquid crystal device substrate 300 according to the present embodiment is as described with reference to FIGS. 1 to 5. Here, the light shielding structure formed on the liquid crystal device substrate 300 and the light shielding that constitutes the light shielding structure. The description will focus on the connection structure between the film and the constant potential wiring. Further, since the basic structure of the liquid crystal device substrate of the liquid crystal device of the present embodiment is the same as that of the liquid crystal device substrate of the liquid crystal device according to Embodiment 1, parts having common functions are denoted by the same reference numerals. Detailed description thereof will be omitted.

本形態でも、基本的な構成は、図5を参照して説明したように、第1層間絶縁膜11と基板10との層間には、画素スイッチング用TFT102のチャネル領域1c、低濃度ソース・ドレイン領域1d、1e、及び低濃度ソース・ドレイン領域1d、1eと高濃度ソース・ドレイン領域1a、1bとの接合部に少なくとも重なるように、タングステン、チタン、クロム、タンタル、モリブデン等の金属膜あるいはこれらの金属を含む金属シリサイド等の金属合金膜等からなる不透明で導電性を有する遮光膜7が形成されている。   Also in this embodiment, as described with reference to FIG. 5, the basic configuration is that between the first interlayer insulating film 11 and the substrate 10, the channel region 1 c of the pixel switching TFT 102, the low concentration source / drain Metal films of tungsten, titanium, chromium, tantalum, molybdenum, or the like so as to overlap at least the junctions between the regions 1d and 1e and the low-concentration source / drain regions 1d and 1e and the high-concentration source / drain regions 1a and 1b An opaque conductive light shielding film 7 made of a metal alloy film such as a metal silicide containing the above metal is formed.

この第1の遮光膜7は、図15及び図16に示すように、チャネル領域1cなどにその下層側で重なるチャネル遮光部分と、このチャネル遮光部分に定電圧を印加するために、走査線2の下層側でチャネル遮光部分から走査線2に沿って延設された配線部分とを備えている。   As shown in FIGS. 15 and 16, the first light-shielding film 7 includes a channel light-shielding portion that overlaps the channel region 1c on the lower layer side, and a scanning line 2 for applying a constant voltage to the channel light-shielding portion. And a wiring portion extending along the scanning line 2 from the channel light shielding portion on the lower layer side.

本形態において、第1の遮光膜7の配線部分は、各走査線2に沿って表示領域61から周辺見切り用の遮光膜60よりさらに外側に延びる支線と、これらの支線の各片側の端部同士を結ぶ1本の幹線とから構成されている。この幹線は、表示領域61と走査線駆動回路104との間に位置する周辺見切り用の遮光膜60と重なる位置にある。ここで、第1の遮光膜7の幹線(配線部分)の一方の端部は、走査線駆動回路104に低電位側の定電圧電源VSSYを供給する定電位配線8に重なっており、この重なり部分において、第1の遮光膜7の配線部分(幹線)と定電位配線8とが接続している。従って、第1の遮光膜7は走査線駆動回路104の低電位側の定電圧電源VSSYを供給する定電位配線8に接続されているため、第1の遮光膜7はこの定電位配線8の電位に固定された状態にあり、フローティング状態にない。   In the present embodiment, the wiring portion of the first light shielding film 7 includes branch lines extending further outward from the light shielding film 60 for parting off from the display area 61 along each scanning line 2, and end portions on one side of these branch lines. It consists of a single trunk line that connects each other. The trunk line is located at a position overlapping the peripheral parting light shielding film 60 located between the display region 61 and the scanning line driving circuit 104. Here, one end of the trunk line (wiring portion) of the first light shielding film 7 overlaps with the constant potential wiring 8 that supplies the scanning line driving circuit 104 with the constant voltage power supply VSSY on the low potential side. In the portion, the wiring portion (trunk line) of the first light shielding film 7 and the constant potential wiring 8 are connected. Accordingly, since the first light shielding film 7 is connected to the constant potential wiring 8 that supplies the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104, the first light shielding film 7 is connected to the constant potential wiring 8. It is in a fixed state and not in a floating state.

なお、図5からわかるように、第1の遮光膜7の配線(幹線)も、第1層間絶縁膜11と基板10との層間にあり、定電位配線8は第2層間絶縁膜13と第3層間絶縁膜15との層間にあるので、第1の遮光膜7の配線(幹線)と定電位配線8とは、図8、図9、図10、または図11に示すコンタクトホール9などを用いた接続構造によって接続する。その他の構成は実施の形態1と概ね同様であるので、説明を省略する。   As can be seen from FIG. 5, the wiring (trunk line) of the first light shielding film 7 is also located between the first interlayer insulating film 11 and the substrate 10, and the constant potential wiring 8 is connected to the second interlayer insulating film 13 and the second interlayer insulating film 13. Since it is between the three-layer insulating film 15, the wiring (trunk line) of the first light shielding film 7 and the constant-potential wiring 8 include the contact hole 9 shown in FIG. 8, FIG. 9, FIG. 10, or FIG. Connect according to the connection structure used. Since other configurations are substantially the same as those of the first embodiment, description thereof is omitted.

このように構成した液晶装置100では、実施の形態1と同様、画素スイッチング用TFT102のチャネル領域1cなどに重なるように第1の遮光膜7が形成されているので、液晶装置用基板300の裏面側からの反射光があっても、この光は少なくとも画素スイッチング用TFT102のチャネル領域1cなどに届かない。それ故、画素スイッチング用TFT102には、液晶装置用基板300の裏面側からの反射光に起因するリーク電流が発生しない。また、第1の遮光膜7は、走査線駆動回路104の低電位側の定電圧電源VSSYを供給する定電位配線8に接続されているため、第1の遮光膜7はこの定電位配線8の電位に固定されている。従って、TFT102の半導体層1と第1の遮光膜7との間に寄生する容量の影響を受けてTFT特性が変動したり劣化するということがないなど、実施の形態1と同様な効果を奏する。   In the liquid crystal device 100 configured as described above, the first light-shielding film 7 is formed so as to overlap the channel region 1c of the pixel switching TFT 102 and the like, as in the first embodiment. Even if there is reflected light from the side, this light does not reach at least the channel region 1 c of the pixel switching TFT 102. Therefore, the pixel switching TFT 102 does not generate a leak current due to the reflected light from the back side of the liquid crystal device substrate 300. In addition, since the first light shielding film 7 is connected to the constant potential wiring 8 that supplies the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104, the first light shielding film 7 is connected to the constant potential wiring 8. The potential is fixed. Therefore, the same effects as those of the first embodiment are obtained, such as TFT characteristics are not fluctuated or deteriorated due to the parasitic capacitance between the semiconductor layer 1 of the TFT 102 and the first light shielding film 7. .

さらに、本形態では、第1の遮光膜7の配線は、各走査線2に沿って延びる支線と、これらの各支線の端部で接続される幹線とを有し、第1の遮光膜7の配線は、この幹線を介して定電位配線8に接続されている。従って、第1の遮光膜7と定電位配線8との接続を各支線毎に行なう必要がなく、幹線と定電位配線8との間で行なえばよい。このため、幹線を配線の通っていないような任意の位置に引き回し、そこで第1の遮光膜7と定電位配線8とを接続することができる。また、第1の遮光膜7と定電位配線8との接続を行うためのコンタクトホール9を形成する際にウェットエッチングを行なうと、エッチング液の滲み込みによって層間絶縁膜などにクラックが発生しやすいが、本形態では、幹線を任意の位置に引き回し、前記のクラックが発生するおそれがある場所を安全な位置に限定できるという利点がある。さらに、第1の遮光膜7と定電位配線8との接続を幹線と定電位配線8との間で行なうことにより、前記のクラックが発生するおそれがある場所を1か所に止めているので、信頼性が高いという利点もある。   Further, in the present embodiment, the wiring of the first light shielding film 7 has branch lines extending along the scanning lines 2 and trunk lines connected at the ends of these branch lines. This wiring is connected to the constant potential wiring 8 through this trunk line. Therefore, it is not necessary to connect the first light-shielding film 7 and the constant potential wiring 8 for each branch line, and it may be performed between the main line and the constant potential wiring 8. For this reason, the main line can be routed to an arbitrary position where the wiring does not pass, and the first light shielding film 7 and the constant potential wiring 8 can be connected there. In addition, if wet etching is performed when the contact hole 9 for connecting the first light shielding film 7 and the constant potential wiring 8 is formed, cracks are likely to occur in the interlayer insulating film due to the penetration of the etching solution. However, in this embodiment, there is an advantage that the trunk line is routed to an arbitrary position, and the place where the crack may occur can be limited to a safe position. Furthermore, since the first light shielding film 7 and the constant potential wiring 8 are connected between the main line and the constant potential wiring 8, the place where the crack may occur is stopped at one place. There is also an advantage of high reliability.

なお、本形態は、第1の遮光膜7と定電位配線8との接続を行うためのコンタクトホール9を形成する際にドライエッチングを行う構成に適用してもよい。   This embodiment may be applied to a configuration in which dry etching is performed when the contact hole 9 for connecting the first light shielding film 7 and the constant potential wiring 8 is formed.

[実施の形態2の改良例1]
図16に示す形態では、第1の遮光膜7の配線は、支線の片側の端部が幹線に接続している構成であったが、図17に示すように、支線の両側の端部を各走査線2に沿って表示領域61の外側まで引き出すとともに、これらの両側の端部を幹線に接続してもよい。この場合にも、第1の遮光膜7と定電位配線8とは異なる層に形成されているので、図8、図9、図10、または図11に示すコンタクトホール9などを用いた接続構造によって、第1の遮光膜7の配線の幹線と定電位配線8とは2箇所で接続される。その他の構成は、図15を参照して説明したとおりであるため、説明を省略する。
[Improved Example 1 of Embodiment 2]
In the form shown in FIG. 16, the wiring of the first light-shielding film 7 has a configuration in which one end of the branch line is connected to the main line, but as shown in FIG. While pulling out to the outside of the display area 61 along each scanning line 2, the ends on both sides may be connected to the main line. Also in this case, since the first light shielding film 7 and the constant potential wiring 8 are formed in different layers, the connection structure using the contact hole 9 shown in FIG. 8, FIG. 9, FIG. 10, or FIG. Thus, the main line of the wiring of the first light shielding film 7 and the constant potential wiring 8 are connected at two places. Other configurations are the same as described with reference to FIG.

このように構成した場合にも、少なくとも画素スイッチング用TFT102のチャネル領域1cの下層側は第1の遮光膜7で覆われているので、液晶装置用基板300の裏面側からの反射光があっても、この光は少なくとも画素スイッチング用TFT102のチャネル領域1cなどに届かない。それ故、本形態の液晶装置100では、TFT102には、液晶装置用基板300の裏面側からの反射光に起因するリーク電流が発生しない。しかも、第1の遮光膜7は、走査線駆動回路104の低電位側の定電圧電源VSSYを供給する定電位配線8に接続されているので、第1の遮光膜7はこの定電位配線8の電位に固定されている。従って、TFT102の半導体層1と第1の遮光膜7との間に寄生する容量の影響を受けてTFT特性が変動したり劣化するということがない。   Even in such a configuration, since at least the lower layer side of the channel region 1c of the pixel switching TFT 102 is covered with the first light shielding film 7, there is reflected light from the back side of the liquid crystal device substrate 300. However, this light does not reach at least the channel region 1c of the pixel switching TFT 102 or the like. Therefore, in the liquid crystal device 100 of this embodiment, the TFT 102 does not generate a leakage current due to the reflected light from the back side of the liquid crystal device substrate 300. In addition, since the first light shielding film 7 is connected to the constant potential wiring 8 that supplies the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104, the first light shielding film 7 is connected to the constant potential wiring 8. The potential is fixed. Therefore, TFT characteristics do not fluctuate or deteriorate under the influence of the parasitic capacitance between the semiconductor layer 1 of the TFT 102 and the first light shielding film 7.

また、本形態では、2本の幹線だけが定電位配線8と接続し、第1の遮光膜7と定電位配線8との接続を各支線毎に行なう必要がない。このため、走査線駆動回路104に隣接する位置など、配線の通っていないような任意の位置に幹線を引き回し、そこで第1の遮光膜7と定電位配線8とを2ヵ所で接続すればよいなど、実施の形態2と同様な効果を奏する。   Further, in this embodiment, only two trunk lines are connected to the constant potential wiring 8, and it is not necessary to connect the first light shielding film 7 and the constant potential wiring 8 for each branch line. For this reason, the trunk line is routed to an arbitrary position where the wiring does not pass, such as a position adjacent to the scanning line driving circuit 104, and the first light shielding film 7 and the constant potential wiring 8 are connected at two positions there. The same effects as those of the second embodiment are obtained.

さらに、第1の遮光膜7の配線において、各支線は両側の端部の各々が2本の幹線にそれぞれ接続しているので、各支線はその途中位置で断線があっても、幹線から定電位が供給される。それ故、第1の遮光膜7の配線部分には、各支線に対する冗長配線が構成されていることになるので、信頼性が高い。   Further, in the wiring of the first light-shielding film 7, each branch line is connected to two trunk lines at both ends, so that each branch line is fixed from the trunk line even if there is a break in the middle. A potential is supplied. Therefore, the wiring portion of the first light-shielding film 7 has a redundant wiring for each branch line, so that the reliability is high.

[実施の形態2の改良例2]
図17に示す形態では、2本の幹線のいずれにおいても、その一方端にのみ定電位配線8が接続されている構成であったが、図18に示すように、2本の幹線のいずれにおいても、その両側の端部に定電位配線8が接続されるように構成すると、更に好ましい。このように構成すると、第1の遮光膜7において各支線に定電位を印加する幹線に対しても冗長配線を構成したことになる。その他の構成は、実施の形態2、及びその改良例2と同様なので、それらの説明を省略する。
[Example 2 of improvement of Embodiment 2]
In the form shown in FIG. 17, the constant potential wiring 8 is connected to only one end of each of the two trunk lines. However, as shown in FIG. 18, in any of the two trunk lines, However, it is more preferable that the constant potential wiring 8 is connected to the both ends. With this configuration, redundant wiring is configured for the trunk line that applies a constant potential to each branch line in the first light shielding film 7. Since other configurations are the same as those of the second embodiment and its improved example 2, the description thereof is omitted.

[実施の形態2の改良例3]
本例では、基本的な構成が実施の形態2、及びその改良例1、2と同様であるので、共通する部分については説明を省略する。本例では、図19に示すように、第1の遮光膜7の配線部分は、支線が走査線2及びデータ線3の双方に沿って格子状に形成されている。従って、第1の遮光膜7は更に低抵抗化され、且つ冗長性が高まる。また、第1の遮光膜7では対向基板31のブラックマトリクス6(図2及び図15参照。)と重なっている。このため、第1の遮光膜7は対向基板31のブラックマトリクス6に対する冗長的な機能を発揮するとともに、対向基板31からブラックマトリクス6を省略することを可能にしている。
[Modification 3 of Embodiment 2]
In this example, the basic configuration is the same as that of the second embodiment and its improved examples 1 and 2, and therefore description of common parts is omitted. In this example, as shown in FIG. 19, in the wiring portion of the first light shielding film 7, the branch lines are formed in a lattice shape along both the scanning lines 2 and the data lines 3. Therefore, the first light-shielding film 7 is further reduced in resistance and increased in redundancy. Further, the first light shielding film 7 overlaps the black matrix 6 (see FIGS. 2 and 15) of the counter substrate 31. For this reason, the first light-shielding film 7 exhibits a redundant function with respect to the black matrix 6 of the counter substrate 31 and enables the black matrix 6 to be omitted from the counter substrate 31.

このように構成した場合も、第1の遮光膜7の配線部分の支線うち、走査線2に沿って延設されている部分の両側の端部を表示領域61の外側まで延長し、周辺見切り用の遮光膜60と重なる領域で支線の両側の端部同士を各幹線で接続すればよい。また、実施の形態2において、定電位配線を周辺見切り用の遮光膜60まで配線し、該周辺見切り用の遮光膜60のコーナー領域において、第1の遮光膜7と接続しても良いことは言うまでもない。更に、実施の形態1及び2において、定電位線8に定電位信号(例えばVSSY)を供給するための外部ICと電気的に接続される実装端子は1個でも良いし、2個以上設けて液晶装置用基板内でお互いに短絡するようにして、配線抵抗を下げたり、冗長構造にしても良い。   Even in such a configuration, out of the branch lines of the wiring portion of the first light shielding film 7, the end portions on both sides of the portion extending along the scanning line 2 are extended to the outside of the display region 61, and the peripheral parting is performed. What is necessary is just to connect the edge part of the both sides of a branch line with each trunk line in the area | region which overlaps with the light shielding film 60 for use. In the second embodiment, the constant potential wiring may be connected to the light shielding film 60 for parting around the periphery, and connected to the first light shielding film 7 in the corner region of the light shielding film 60 for parting around the periphery. Needless to say. Furthermore, in the first and second embodiments, the number of mounting terminals electrically connected to an external IC for supplying a constant potential signal (for example, VSSY) to the constant potential line 8 may be one, or two or more. The wiring resistance may be lowered or a redundant structure may be formed by short-circuiting each other in the liquid crystal device substrate.

[実施の形態3]
図20は、本形態の液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。図21は、図20のJ−J′線における断面図である。本形態の液晶装置用基板300の基本的な構成は、図1ないし図5を参照して説明したとおりであり、ここでは液晶装置用基板300の遮光構造を構成する遮光膜と容量配線18との接続構造を中心に説明する。また、本形態の液晶装置の液晶装置用基板は、基本的な構成が実施の形態1、2に係る液晶装置の液晶装置用基板と同様なので、共通する機能を有する部分には同一の符号を付してそれらの詳細な説明を省略する。
[Embodiment 3]
FIG. 20 is an enlarged plan view showing the periphery of two pixels formed at the end of the display area in the liquid crystal device substrate used in the liquid crystal device of this embodiment. 21 is a cross-sectional view taken along line JJ ′ of FIG. The basic configuration of the liquid crystal device substrate 300 of this embodiment is as described with reference to FIGS. 1 to 5. Here, the light shielding film and the capacitor wiring 18 that constitute the light shielding structure of the liquid crystal device substrate 300 are provided. The connection structure will be mainly described. Further, since the basic structure of the liquid crystal device substrate of the liquid crystal device of the present embodiment is the same as that of the liquid crystal device substrate of the liquid crystal device according to the first and second embodiments, the same reference numerals are given to portions having common functions. A detailed description thereof will be omitted.

本形態でも、図20に示すように、第1の遮光膜7は、チャネル領域1cなどに重なるチャネル遮光部分と、このチャネル遮光部分に定電圧を印加するためにチャネル遮光部分から走査線2に沿って延設された配線とから構成されている。   Also in this embodiment, as shown in FIG. 20, the first light shielding film 7 includes a channel light shielding portion that overlaps the channel region 1c and the like, and the channel light shielding portion to the scanning line 2 in order to apply a constant voltage to the channel light shielding portion. It is comprised from the wiring extended along.

第1の遮光膜7の配線部分は、各々、各走査線2に沿って表示領域61から周辺見切り用の遮光膜60に重なる位置まで延びる支線と、これらの各支線の端部同士が接続する幹線とから構成されている。この第1の遮光膜7の幹線は、走査線駆動回路104の低電位側の定電圧電源VSSYを供給する定電位配線8に重なっており、これらの重なり部分において、第1の遮光膜7の配線部分(幹線)と定電位配線8とは、図8、図9、図10、または図11に示すコンタクトホール9などを介して接続している。   The wiring portions of the first light shielding film 7 are connected to branch lines extending from the display region 61 to the position overlapping the light shielding film 60 for parting along the respective scanning lines 2, and ends of these branch lines are connected to each other. It consists of a trunk line. The main line of the first light shielding film 7 overlaps with the constant potential wiring 8 that supplies the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104. The wiring portion (main line) and the constant potential wiring 8 are connected via the contact hole 9 shown in FIG. 8, FIG. 9, FIG. 10, or FIG.

また、各画素105には走査線2に並列に容量配線18が形成され、かつ、これらの走査線2及び容量配線18に重なるように第1の遮光膜7が形成されている。そこで、本形態では、容量配線18を走査線駆動回路104まで延設せず、図21に示すように、容量配線18を第1層間絶縁膜11のコンタクトホール12fを介して第1の遮光膜7の幹線に接続してある。   In each pixel 105, the capacitor wiring 18 is formed in parallel with the scanning line 2, and the first light shielding film 7 is formed so as to overlap the scanning line 2 and the capacitor wiring 18. Therefore, in this embodiment, the capacitor wiring 18 is not extended to the scanning line driving circuit 104, and the capacitor wiring 18 is connected to the first light shielding film via the contact hole 12f of the first interlayer insulating film 11, as shown in FIG. It is connected to 7 trunk lines.

このように構成した場合でも、第1の遮光膜7には定電位配線8を介して走査線駆動回路104の低電位側の定電圧電源VSSYが供給されていることから、容量配線18にも第1の遮光膜7の幹線を介して定電圧電源VSSYが供給されることになる。それ故、走査線駆動回路104において容量配線18毎に定電位を供給する必要がないので、その分、走査線駆動回路104において配線密度やコンタクトホールの数が低下する。それ故、走査線駆動回路104には大規模な回路を導入できるなどの利点がある。また、容量配線に外部から定電位を供給するための実装端子及び専用配線を設ける必要がないという利点もある。   Even in such a configuration, since the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104 is supplied to the first light shielding film 7 through the constant potential wiring 8, the capacitor wiring 18 is also supplied. The constant voltage power supply VSSY is supplied through the trunk line of the first light shielding film 7. Therefore, there is no need to supply a constant potential for each capacitor wiring 18 in the scanning line driving circuit 104, and accordingly, the wiring density and the number of contact holes in the scanning line driving circuit 104 are reduced. Therefore, the scanning line driver circuit 104 has an advantage that a large-scale circuit can be introduced. There is also an advantage that it is not necessary to provide a mounting terminal and a dedicated wiring for supplying a constant potential to the capacitor wiring from the outside.

なお、図21には、第1の遮光膜7の幹線と定電位配線8とを接続するにあたって、図8(A)を参照して説明したように、第1層間絶縁膜11及び第2層間絶縁膜13に形成したコンタクトホール9を利用した形態を示してある。但し、第1の遮光膜7の幹線と定電位配線8との接続にあたっては、図9、図10、図11を参照して説明した接続構造を用いてもよい。   In FIG. 21, in connecting the main line of the first light-shielding film 7 and the constant potential wiring 8, as described with reference to FIG. 8A, the first interlayer insulating film 11 and the second interlayer are connected. A form using the contact hole 9 formed in the insulating film 13 is shown. However, the connection structure described with reference to FIGS. 9, 10, and 11 may be used for connection between the main line of the first light shielding film 7 and the constant potential wiring 8.

[実施の形態4]
図22は、本形態の液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。図23は、図22のK−K′線における断面図である。本形態の液晶装置用基板300の基本的な構成は、図1ないし図5を参照して説明したとおりであり、ここでは液晶装置用基板300の遮光構造を構成する遮光膜を容量配線として用いるための構成を中心に説明する。また、本形態の液晶装置の液晶装置用基板は、基本的な構成が実施の形態2の改良例3に係る液晶装置の液晶装置用基板と同様なので、共通する機能を有する部分には同一の符号を付してそれらの詳細な説明を省略する。
[Embodiment 4]
FIG. 22 is an enlarged plan view showing the periphery of two pixels formed at the end of the display area in the liquid crystal device substrate used in the liquid crystal device of this embodiment. 23 is a cross-sectional view taken along the line KK ′ of FIG. The basic configuration of the liquid crystal device substrate 300 of this embodiment is as described with reference to FIGS. 1 to 5. Here, the light shielding film constituting the light shielding structure of the liquid crystal device substrate 300 is used as a capacitor wiring. An explanation will be made focusing on the configuration for this purpose. Further, since the basic structure of the liquid crystal device substrate of the liquid crystal device of the present embodiment is the same as that of the liquid crystal device substrate of the liquid crystal device according to the improved example 3 of the second embodiment, the same parts are used in common parts. Reference numerals are assigned and detailed descriptions thereof are omitted.

本形態でも、図22に示すように、第1の遮光膜7は、チャネル領域1cなどに重なるチャネル遮光部分と、このチャネル遮光部分に定電圧を印加するためにチャネル遮光部分から走査線2及びデータ線3に沿って格子状に形成された配線部分とから構成されている。第1の遮光膜7の配線部分は、各走査線2に沿って表示領域61から周辺見切り用の遮光膜60に重なる領域まで延びる支線と、これらの各支線の端部が接続する幹線とから構成されている。この第1の遮光膜7の幹線は、対向電極電位LCCOMなどの定電位を供給する定電位配線8に重なっており、これらの重なり部分において、第1の遮光膜7の配線部分(幹線)と定電位配線8とは、図8、図9、図10、または図11に示すコンタクトホール9などを介して接続している。   Also in this embodiment, as shown in FIG. 22, the first light-shielding film 7 includes a channel light-shielding portion that overlaps the channel region 1c and the like, and the scanning line 2 and the channel light-shielding portion to apply a constant voltage to the channel light-shielding portion. And wiring portions formed in a grid pattern along the data lines 3. The wiring portion of the first light shielding film 7 includes a branch line extending from the display region 61 to the region overlapping with the peripheral light shielding film 60 along each scanning line 2, and a trunk line to which ends of these branch lines are connected. It is configured. The trunk line of the first light shielding film 7 overlaps with a constant potential wiring 8 that supplies a constant potential such as the counter electrode potential LCCOM. In these overlapping portions, the wiring part (trunk line) of the first light shielding film 7 is overlapped. The constant potential wiring 8 is connected through the contact hole 9 shown in FIG. 8, FIG. 9, FIG. 10, or FIG.

ここで、第1の遮光膜7は、図4(A)、(B)を参照して説明した容量配線18と略重なるように構成されているため、本形態では、図4(A)、(B)を参照して説明した容量配線18を形成せず、その代わりに、図23に示すように、第1の遮光膜7が第1層間絶縁膜11を介してTFT102の高濃度のドレイン領域1bに重なっているのを利用して蓄積容量CAPを構成する。すなわち、第1の遮光膜7には定電位配線8を介して走査線駆動回路104の低電位側の定電圧電源VSSYが供給されていることから、第1の遮光膜7は、TFT102のドレイン領域(高濃度領域1b)との間に第1層間絶縁膜11を誘電体膜とする蓄積容量CAPを構成することになる。   Here, since the first light-shielding film 7 is configured to substantially overlap the capacitor wiring 18 described with reference to FIGS. 4A and 4B, in this embodiment, FIG. The capacitor wiring 18 described with reference to (B) is not formed. Instead, as shown in FIG. 23, the first light-shielding film 7 is a high-concentration drain of the TFT 102 via the first interlayer insulating film 11. The storage capacitor CAP is configured using the overlap with the region 1b. That is, since the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104 is supplied to the first light shielding film 7 through the constant potential wiring 8, the first light shielding film 7 is the drain of the TFT 102. A storage capacitor CAP using the first interlayer insulating film 11 as a dielectric film is formed between the region (the high concentration region 1b).

[液晶装置用基板300の製造方法の例1]
液晶装置100の製造方法のうち、液晶装置用基板300の製造工程を、図24ないし図27を参照して説明する。これらの図は、本形態の液晶装置用基板の製造方法を示す工程断面図であり、いずれの図においても、その左側部分には図4(B)のA−A′線に相当する断面(画素TFT部の断面)、右側部分には図6のB−B′線に相当する位置における断面(第1の遮光膜7と定電位配線8との接続部分の断面)を示してある。なお、ここでは、第1の遮光膜7と定電位配線8との接続部分を、図9に示すように構成する例を説明する。
[Example 1 of Manufacturing Method of Substrate 300 for Liquid Crystal Device]
Of the manufacturing method of the liquid crystal device 100, the manufacturing process of the liquid crystal device substrate 300 will be described with reference to FIGS. These drawings are process cross-sectional views showing a method for manufacturing a substrate for a liquid crystal device according to this embodiment, and in any of the drawings, the left-hand part is a cross-section corresponding to the line AA ′ in FIG. A cross section at the position corresponding to the line BB ′ in FIG. 6 (cross section of the connection portion between the first light-shielding film 7 and the constant potential wiring 8) is shown on the right side of the pixel TFT section. Here, an example in which the connection portion between the first light shielding film 7 and the constant potential wiring 8 is configured as shown in FIG. 9 will be described.

まず、図24(A)に示すように、ガラス基板、たとえば無アリカリガラスや石英などからなる透明な絶縁基板10の表面全体にスパッタ法等によりタングステン、チタン、クロム、タンタル、モリブデン等の金属膜あるいはこれらの金属を含む金属シリサイド等の金属合金膜等からなる不透明で導電性を有する遮光膜70を約500オングストローム〜約3000オングストローム、好ましくは約1000オングストローム〜約2000オングストロームの厚さに形成した後、フォトリソグラフィ技術を用いて、図24(B)に示すようにパターニングし、第1の遮光膜7を形成する。この第1の遮光膜7は、少なくとも後に形成される画素スイッチング用のTFT102のチャネル領域1c、低濃度ソース・ドレイン領域1d、1e、及び低濃度ソース・ドレイン領域1d、1eと高濃度ソース・ドレイン領域1a、1bとの接合部を絶縁基板10の裏面から見て覆うように形成する(図5参照。)。このように形成した第1の遮光膜7のうち、画素スイッチング用TFT102のチャネル領域に対応して形成された部分がチャネル遮光部分であり、定電位配線8と接続するように形成された部分が配線部分である。   First, as shown in FIG. 24A, a metal film of tungsten, titanium, chromium, tantalum, molybdenum, or the like is formed on the entire surface of a glass substrate, for example, a transparent insulating substrate 10 made of non-crisp glass, quartz, or the like by sputtering or the like. Alternatively, after forming an opaque conductive light shielding film 70 made of a metal alloy film such as a metal silicide containing these metals to a thickness of about 500 angstroms to about 3000 angstroms, preferably about 1000 angstroms to about 2000 angstroms. Then, using the photolithography technique, patterning is performed as shown in FIG. 24B to form the first light shielding film 7. The first light shielding film 7 includes at least a channel region 1c, low-concentration source / drain regions 1d and 1e, and low-concentration source / drain regions 1d and 1e and a high-concentration source / drain of a pixel switching TFT 102 to be formed later. It forms so that the junction part with area | region 1a, 1b may be covered seeing from the back surface of the insulated substrate 10 (refer FIG. 5). Of the first light shielding film 7 formed in this way, a portion formed corresponding to the channel region of the pixel switching TFT 102 is a channel light shielding portion, and a portion formed so as to be connected to the constant potential wiring 8 Wiring part.

次に、図24(C)に示すように、第1の遮光膜7の表面に、約500オングストローム〜約15000オングストローム、好ましくは約8000オングストローの第1層間絶縁膜11を形成する。この第1層間絶縁膜11は、第1の遮光膜7と後に形成される半導体層1とを絶縁するものであり、例えば常圧CVD法や減圧CVD法あるいはTEOSガス等を用いて酸化シリコン膜や窒化シリコン膜等の絶縁膜として形成される。なお、第1層間絶縁膜11を絶縁基板10の全面に成膜することにより、下地膜としての効果が得られる。すなわち、絶縁基板10表面の研磨時における荒れや、不十分な洗浄による汚れ等から画素スイッチング用TFT102の特性劣化を防止することができる。   Next, as shown in FIG. 24C, a first interlayer insulating film 11 having a thickness of about 500 angstroms to about 15000 angstroms, preferably about 8000 angstroms, is formed on the surface of the first light shielding film 7. The first interlayer insulating film 11 insulates the first light-shielding film 7 from the semiconductor layer 1 to be formed later. For example, a silicon oxide film using an atmospheric pressure CVD method, a reduced pressure CVD method, a TEOS gas, or the like. Or an insulating film such as a silicon nitride film. In addition, by forming the first interlayer insulating film 11 on the entire surface of the insulating substrate 10, an effect as a base film can be obtained. That is, it is possible to prevent deterioration of the characteristics of the pixel switching TFT 102 due to roughness during polishing of the surface of the insulating substrate 10, dirt due to insufficient cleaning, and the like.

次に、図24(D)に示すように、第1層間絶縁膜11の表面全体に、厚さが約500オングストローム〜約2000オングストローム、好ましくは約1000オングストロームのポリシリコン膜1aを形成する。方法としては、基板10を約450℃〜約550℃、好ましくは500℃程度に加熱しながら、モノシランガスあるいはジシランガスを約400cc/min〜約600cc/minの流量で供給し、圧力約20Pa〜約40Paにて、アモルファスシリコン膜を形成する。この後、窒素雰囲気中にて、約600℃〜約700℃にて約1時間〜約10時間、好ましくは約4時間〜約6時間のアニール処理を施し、固相成長させ、ポリシリコン膜を形成する。また、ポリシリコン膜1aは、減圧CVD法等により直接成膜しても良いし、減圧CVD法等により堆積したポリシリコン膜にシリコンイオンを打ち込んで一旦非晶質化し、アニール等で再結晶化させてポリシリコン膜を形成しても良い。   Next, as shown in FIG. 24D, a polysilicon film 1a having a thickness of about 500 angstroms to about 2000 angstroms, preferably about 1000 angstroms, is formed on the entire surface of the first interlayer insulating film 11. As a method, a monosilane gas or a disilane gas is supplied at a flow rate of about 400 cc / min to about 600 cc / min while heating the substrate 10 to about 450 ° C. to about 550 ° C., preferably about 500 ° C., and a pressure of about 20 Pa to about 40 Pa. Then, an amorphous silicon film is formed. Thereafter, annealing treatment is performed in a nitrogen atmosphere at about 600 ° C. to about 700 ° C. for about 1 hour to about 10 hours, preferably about 4 hours to about 6 hours, and solid phase growth is performed. Form. The polysilicon film 1a may be directly formed by a low pressure CVD method or the like, or silicon ions are implanted into a polysilicon film deposited by a low pressure CVD method or the like to make it amorphous and then recrystallized by annealing or the like. Then, a polysilicon film may be formed.

次に、フォトリソグラフィ技術を用いて、図24(E)に示すようにパターニングし、画素スイッチング用TFT部102に島状の半導体層1(能動層)を形成する。これに対して、定電位配線8との接続部分ではポリシリコン層1aを完全に除去する。   Next, patterning is performed using a photolithography technique as shown in FIG. 24E to form the island-shaped semiconductor layer 1 (active layer) in the pixel switching TFT portion 102. On the other hand, the polysilicon layer 1a is completely removed at the connection portion with the constant potential wiring 8.

次に、図24(F)に示すように、半導体層1を約900℃〜約1300℃の温度で熱酸化することにより、半導体層1の表面に厚さが約500オングストローム〜約1500オングストロームのシリコン酸化膜からなるゲート絶縁膜12を形成する。この工程により、半導体層1の膜厚は最終的に約300オングストローム〜約1500オングストローム、好ましくは約350オングストローム〜約450オングストロームの厚さになり、ゲート絶縁膜12は約200オングストローム〜約1500オングストロームの厚さとなる。なお、8インチ程度の大型基板を使用する場合、熱による基板のそりを防止するためには、熱酸化時間を短くして熱酸化膜を薄くし、この熱酸化膜上に高温酸化シリコン膜(HTO膜)や窒化シリコン膜をCVD法等で堆積して2層以上の多層ゲート絶縁膜構造を形成しても良い。   Next, as shown in FIG. 24F, the semiconductor layer 1 is thermally oxidized at a temperature of about 900 ° C. to about 1300 ° C., so that the thickness of the surface of the semiconductor layer 1 is about 500 Å to about 1500 Å. A gate insulating film 12 made of a silicon oxide film is formed. By this step, the thickness of the semiconductor layer 1 is finally about 300 angstroms to about 1500 angstroms, preferably about 350 angstroms to about 450 angstroms, and the gate insulating film 12 is about 200 angstroms to about 1500 angstroms. It becomes thickness. When a large substrate of about 8 inches is used, in order to prevent warping of the substrate due to heat, the thermal oxidation time is shortened to make the thermal oxide film thin, and a high temperature silicon oxide film (on the thermal oxide film ( An HTO film) or a silicon nitride film may be deposited by a CVD method or the like to form a multilayer gate insulating film structure having two or more layers.

次に、図25(A)に示すように、走査線2(ゲート電極)を形成するためのポリシリコン膜201を基板10全面に形成した後、リンを熱拡散し、ポリシリコン膜201を導電化する。または、リンをポリシリコン膜201の成膜と同時に導入したドープトシリコン膜を用いてもよい。   Next, as shown in FIG. 25A, after a polysilicon film 201 for forming the scanning line 2 (gate electrode) is formed on the entire surface of the substrate 10, phosphorus is thermally diffused to make the polysilicon film 201 conductive. Turn into. Alternatively, a doped silicon film in which phosphorus is introduced simultaneously with the formation of the polysilicon film 201 may be used.

次に、ポリシリコン膜201をフォトリソグラフィ技術を用いて、図25(B)に示すようにパターニングし、画素スイッチング用TFT102部の側にゲート電極(走査線2の一部)を形成する。これに対して、定電位配線8との接続部分ではポリシリコン膜201を完全に除去する。なお、走査線2(ゲート電極)の材料としては、金属膜や金属シリサイド膜等でも良いし、金属膜や金属シリサイド膜とポリシリコン膜とを組み合わせて多層にゲート電極を構成しても良い。   Next, the polysilicon film 201 is patterned using a photolithography technique as shown in FIG. 25B, and a gate electrode (a part of the scanning line 2) is formed on the pixel switching TFT 102 side. On the other hand, the polysilicon film 201 is completely removed at the connection portion with the constant potential wiring 8. Note that the material of the scanning line 2 (gate electrode) may be a metal film, a metal silicide film, or the like, or a metal film, a metal silicide film, and a polysilicon film may be combined to form a gate electrode in multiple layers.

特に、金属膜や金属シリサイド膜は遮光性を持つため、走査線2を遮光膜として配線することで、ブラックマトリクスとして代用することが可能となり、対向基板31上のブラックマトリクス6を省略することができる。これにより、対向基板31と液晶装置用基板300との貼り合わせずれによる画素開口率の低下を防ぐことができる。   In particular, since the metal film and the metal silicide film have light shielding properties, it is possible to substitute the black matrix 6 on the counter substrate 31 by wiring the scanning line 2 as a light shielding film, and the black matrix 6 on the counter substrate 31 can be omitted. it can. Thereby, it is possible to prevent the pixel aperture ratio from being lowered due to the bonding deviation between the counter substrate 31 and the liquid crystal device substrate 300.

次に、図25(C)に示すように、画素スイッチング用TFT102部及び周辺駆動回路のNチャネルTFT部の側には、ゲート電極をマスクとして、約0.1×1013/cm2 〜約10×1013/cm2 のドーズ量で低濃度の不純物イオン(リン等)19の打ち込みを行い、画素スイッチング用TFT102部の側には、ゲート電極に対して自己整合的に低濃度ソース・ドレイン領域1d、1eを形成する。ここで、ゲート電極の下方に位置しているため、不純物イオン100が導入されなかった部分は半導体層1のままのチャネル領域1cとなる。このようにしてイオン打ち込みを行った際には、ゲート電極として形成されていたポリシリコン層にも不純物イオンが導入されるので、それはさらに導電化することになる。 Next, as shown in FIG. 25C, on the pixel switching TFT 102 portion and the N channel TFT portion side of the peripheral driving circuit, about 0.1 × 10 13 / cm 2 to about 0.1 × 10 13 / cm 2 to about Low-concentration impurity ions (phosphorus etc.) 19 are implanted at a dose of 10 × 10 13 / cm 2 , and the low-concentration source / drain is self-aligned with the gate electrode on the pixel switching TFT 102 side. Regions 1d and 1e are formed. Here, since it is located below the gate electrode, the portion where the impurity ions 100 are not introduced becomes the channel region 1 c that remains in the semiconductor layer 1. When ion implantation is performed in this manner, impurity ions are also introduced into the polysilicon layer that has been formed as the gate electrode, which further makes it conductive.

次に、図25(D)に示すように、画素スイッチング用TFT102部及び周辺駆動回路のNチャネルTFT部の側には、ゲート電極より幅の広いレジストマスク21を形成して高濃度の不純物イオン(リン等)20を約0.1×1015/cm2 〜約10×1015/cm2 のドーズ量で打ち込み、高濃度のソース領域1a及びドレイン領域1bを形成する。 Next, as shown in FIG. 25D, a resist mask 21 having a width wider than that of the gate electrode is formed on the pixel switching TFT 102 portion and the N channel TFT portion side of the peripheral driver circuit to form high concentration impurity ions. (Phosphorus etc.) 20 is implanted at a dose of about 0.1 × 10 15 / cm 2 to about 10 × 10 15 / cm 2 to form a high concentration source region 1a and drain region 1b.

これらの不純物導入工程に代えて、低濃度の不純物イオンの打ち込みを行わずにゲート電極より幅の広いレジストマスクを形成した状態で高濃度の不純物イオン(リン等)を打ち込み、オフセット構造のソース領域及びドレイン領域を形成してもよい。また、ゲート電極をマスクとして高濃度の不純物イオン(リン等)を打ち込んで、セルフアライン構造のソース領域及びドレイン領域を形成してもよいことは勿論である。   In place of these impurity introduction steps, high concentration impurity ions (phosphorus, etc.) are implanted in a state where a resist mask wider than the gate electrode is formed without implanting low concentration impurity ions, and a source region having an offset structure In addition, a drain region may be formed. Needless to say, the source region and the drain region having a self-aligned structure may be formed by implanting high-concentration impurity ions (such as phosphorus) using the gate electrode as a mask.

また、図示を省略するが、周辺駆動回路のPチャネルTFT部を形成するために、画素スイッチング用TFT102部及びNチャネルTFT部をレジストで被覆保護して、ゲート電極をマスクとして、約0.1×1015/cm2 〜約10×1015/cm2 のドーズ量でボロン等の不純物イオンを打ち込むことにより、自己整合的にPチャネルのソース・ドレイン領域を形成する。なお、画素TFT部及び周辺駆動回路のNチャネルTFT部の形成時と同様に、ゲート電極をマスクとして、約0.1×1013/cm2 〜約10×1013/cm2 のドーズ量で低濃度の不純物イオン(ボロン等)を導入して、ポリシリコン膜に低濃度ソース・ドレイン領域を形成した後、ゲート電極よりの幅の広いマスクを形成して高濃度の不純物イオン(ボロン等)を約0.1×1015/cm2〜約10×1015/cm2 のドーズ量で打ち込み、LDD構造のソース領域及びドレイン領域を形成してもよい。また、低濃度の不純物イオンの打ち込みを行わずに、ゲート電極より幅の広いマスクを形成した状態で高濃度の不純物イオン(ボロン等)を打ち込み、オフセット構造のソース領域及びドレイン領域を形成してもよい。これらのイオン打ち込み工程によって、CMOS化が可能になり、周辺駆動回路の同一基板内への内蔵化が可能となる。 Although not shown, in order to form the P-channel TFT portion of the peripheral drive circuit, the pixel switching TFT portion 102 and the N-channel TFT portion are covered and protected with a resist, and the gate electrode is used as a mask to provide about 0.1 by implanting impurity ions such as boron at a dose of × 10 15 / cm 2 ~ about 10 × 10 15 / cm 2, a self-aligning manner to form source and drain regions of the P-channel. Similar to the formation of the pixel TFT portion and the N-channel TFT portion of the peripheral driver circuit, the gate electrode is used as a mask and the dose amount is about 0.1 × 10 13 / cm 2 to about 10 × 10 13 / cm 2. After introducing low-concentration impurity ions (boron, etc.) to form low-concentration source / drain regions in the polysilicon film, a mask wider than the gate electrode is formed to form high-concentration impurity ions (boron, etc.) May be implanted at a dose of about 0.1 × 10 15 / cm 2 to about 10 × 10 15 / cm 2 to form the source and drain regions of the LDD structure. Further, without implanting low-concentration impurity ions, high-concentration impurity ions (boron or the like) are implanted in a state where a mask wider than the gate electrode is formed, thereby forming an offset structure source region and drain region. Also good. By these ion implantation processes, CMOS can be realized, and the peripheral drive circuit can be built in the same substrate.

次に、図25(E)に示すように、ゲート電極の表面側に常圧CVD法や減圧CVD法等などによりたとえば800℃程度の温度条件下で厚さが約5000オ ングストローム〜約15000オングストロームのNSG膜(ボロンやリンを含まないシリケートガラス膜)や窒化シリコン膜等などからなる第2層間絶縁膜13を形成する。そして、ソース・ドレイン領域に導入した不純物イオンを活性化するために例えば1000℃程度のアニールを施す。   Next, as shown in FIG. 25E, a thickness of about 5000 angstroms to about 15000 is formed on the surface side of the gate electrode by a normal pressure CVD method, a low pressure CVD method or the like under a temperature condition of about 800.degree. A second interlayer insulating film 13 made of an angstrom NSG film (silicate glass film not containing boron or phosphorus), a silicon nitride film, or the like is formed. Then, for example, annealing at about 1000 ° C. is performed to activate the impurity ions introduced into the source / drain regions.

次に、定電位配線8との接続部分では、第1の遮光膜7の配線部分に相当する領域にコンタクトホール9を形成する。この際には、反応性イオンエッチング、反応性イオンビームエッチング等のドライエッチングにより異方性のコンタクトホール9を形成した方が開孔径をほぼマスクの寸法通りに形成できるため高精細化に有利である。また、ドライエッチングとウェットエッチングを組み合わせて行い、コンタクトホール9をテーパー状に形成すると、配線接続時の断線防止に効果がある。   Next, a contact hole 9 is formed in a region corresponding to the wiring portion of the first light-shielding film 7 at the connection portion with the constant potential wiring 8. In this case, the anisotropic contact hole 9 formed by dry etching such as reactive ion etching or reactive ion beam etching is advantageous for high definition because the opening diameter can be formed almost as the size of the mask. is there. Further, if dry etching and wet etching are performed in combination to form the contact hole 9 in a tapered shape, it is effective in preventing disconnection when wiring is connected.

次に、図26(A)に示すように、フォトリソグラフィ技術を用いて、画素スイッチング用TFT102部の側では第2層間絶縁膜13のうち、ソース領域1aに対応する部分にコンタクトホール5を形成する。また、定電位配線8との接続部分では、第2層間絶縁膜13に対して、コンタクトホール9に接続するコンタクトホール17を形成する。   Next, as shown in FIG. 26A, contact holes 5 are formed in the portion corresponding to the source region 1a in the second interlayer insulating film 13 on the side of the pixel switching TFT 102 using photolithography. To do. Further, a contact hole 17 connected to the contact hole 9 is formed in the second interlayer insulating film 13 at the connection portion with the constant potential wiring 8.

次に、図26(B)に示すように、層間絶縁膜13の表面側に、データ線3(ソース電極)を構成するためのアルミニウム膜301をスパッタ法などで形成する。アルミニウムなどの金属膜の他に、金属シリサイド膜や金属合金膜を用いてもよい。   Next, as shown in FIG. 26B, an aluminum film 301 for forming the data line 3 (source electrode) is formed on the surface side of the interlayer insulating film 13 by sputtering or the like. In addition to a metal film such as aluminum, a metal silicide film or a metal alloy film may be used.

次に、図26(C)に示すように、フォトリソグラフィ技術を用いて、アルミニウム膜301をパターニングし、画素スイッチング用TFT102部では、データ線3の一部としてソース電極を形成する。一方、定電位配線8との接続部分では定電位配線8を形成する。   Next, as shown in FIG. 26C, the aluminum film 301 is patterned using a photolithography technique, and a source electrode is formed as a part of the data line 3 in the pixel switching TFT 102. On the other hand, the constant potential wiring 8 is formed at the connection portion with the constant potential wiring 8.

次に、図26(D)に示すように、ソース電極及び定電位配線8の表面側に、常圧CVD法や常圧オゾン−TEOS法等によりなどによりたとえば400℃程 度の温度条件下で厚さが約500オングストローム〜約15000オングストロームのBPSG膜(ボロンやリンを含むシリケートガラス膜)と、約100オングストローム〜約3000オングストロームのNSG膜の少なくとも2層を含む第3層間絶縁膜15を形成する。また、有機膜等をスピンコートにより塗布することで、段差形状のない平坦化膜を形成しても良い。   Next, as shown in FIG. 26D, on the surface side of the source electrode and the constant potential wiring 8 by a normal pressure CVD method, a normal pressure ozone-TEOS method, or the like under a temperature condition of about 400 ° C., for example. A third interlayer insulating film 15 including at least two layers of a BPSG film (silicate glass film containing boron or phosphorus) having a thickness of about 500 angstroms to about 15000 angstroms and an NSG film having a thickness of about 100 angstroms to about 3000 angstroms is formed. . Further, a planarizing film having no step shape may be formed by applying an organic film or the like by spin coating.

次に、図26(E)に示すように、画素スイッチング用TFT102部の側では、フォトリソグラフィ技術及びドライエッチング法などを用いて、第2及び第3層間絶縁膜13、15のうち、高濃度ドレイン領域1bに対応する部分にコンタクトホール4を形成する。この際にも、反応性イオンエッチング、反応性イオンビームエッチング等のドライエッチングにより異方性のコンタクトホールを形成した方が、高精細化に有利である。また、ドライエッチングとウェットエッチングを組み合わせて行い、コンタクトホール4をテーパー状に形成すると、配線接続時の断線防止に効果がある。   Next, as shown in FIG. 26E, on the pixel switching TFT 102 side, a high concentration of the second and third interlayer insulating films 13 and 15 is used by using a photolithography technique and a dry etching method. A contact hole 4 is formed in a portion corresponding to the drain region 1b. Also in this case, it is advantageous for high definition to form anisotropic contact holes by dry etching such as reactive ion etching and reactive ion beam etching. Further, if dry etching and wet etching are performed in combination to form the contact hole 4 in a tapered shape, there is an effect in preventing disconnection during wiring connection.

次に、図27(A)に示すように、第3層間絶縁膜15の表面側に、ドレイン電極を構成するための厚さが約400オングストローム〜約2000オングストロームのITO膜140をスパッタ法などで形成した後、図27(B)に示すように、フォトリソグラフィ技術を用いて、ITO膜140をパターニングし、画素スイッチング用TFT102部には画素電極14を形成する。また、定電位配線8との接続部分ではITO膜140を完全に除去する。なお、画素電極14の表面には、ポリイミド等の配向膜が形成され、ラビング処理される。画素電極14としては、ITO膜に限らず、SnOX 膜やZnOX 膜などの高融点の金属酸化物などからなる透明電極材料を使用することも可能であり、これらの材料であれば、コンタクトホール内でのステップカバレージも実用に耐えるものである。また、反射型の液晶装置を構成する場合には、画素電極14として、アルミニウム等の反射率の高い膜を形成する。   Next, as shown in FIG. 27A, an ITO film 140 having a thickness of about 400 angstroms to about 2000 angstroms for forming the drain electrode is formed on the surface side of the third interlayer insulating film 15 by sputtering or the like. After the formation, as shown in FIG. 27B, the ITO film 140 is patterned by using a photolithography technique, and the pixel electrode 14 is formed in the pixel switching TFT 102. Further, the ITO film 140 is completely removed at the connection portion with the constant potential wiring 8. An alignment film such as polyimide is formed on the surface of the pixel electrode 14 and is subjected to a rubbing process. The pixel electrode 14 is not limited to the ITO film, and a transparent electrode material made of a high melting point metal oxide such as a SnOx film or a ZnOx film can be used. Step coverage in Japan is also practical. In the case of configuring a reflective liquid crystal device, a film having a high reflectance such as aluminum is formed as the pixel electrode 14.

なお、図25(E)及び図26(A)に示す工程において、定電位配線8との接続部分でコンタクトホール9、17を別々に形成せずに、コンタクトホール5を形成する際にコンタクトホール9を同時形成すれば、定電位配線8と第1の遮光膜7との接続部分を、図8に示すように構成することができる。   In the step shown in FIGS. 25E and 26A, when forming the contact hole 5 without forming the contact holes 9 and 17 separately at the connection portion with the constant potential wiring 8, the contact hole is formed. If 9 is formed simultaneously, the connecting portion between the constant potential wiring 8 and the first light shielding film 7 can be configured as shown in FIG.

[液晶装置用基板300の製造方法の例2]
液晶装置100の製造方法のうち、液晶装置用基板300の別の製造工程を、図28ないし図30を参照して説明する。これらの図も、液晶装置用基板の製造方法を示す工程断面図であり、いずれの図においても、その左側部分には図4(B)のA−A′線に相当する位置における断面(画素TFT部の断面)、右側部分には図6のB−B′線に相当する位置における断面(第1の遮光膜7と定電位配線8との接続部分の断面)を示してある。なお、ここでは、第1の遮光膜7と定電位配線8との接続部分を、図10または図11に示すように構成する例を説明する。また、この製造方法では、先に説明した製造方法と図24(A)に示す工程から図24(F)に示す工程までは共通なので、図24(F)に示す工程以降の工程について説明する。
[Example 2 of manufacturing method of substrate 300 for liquid crystal device]
In the manufacturing method of the liquid crystal device 100, another manufacturing process of the liquid crystal device substrate 300 will be described with reference to FIGS. These figures are also process cross-sectional views showing a method for manufacturing a substrate for a liquid crystal device, and in any of the figures, a cross-section (pixel) at a position corresponding to the line AA ′ in FIG. The cross section of the TFT portion) and the right portion show a cross section (cross section of the connection portion between the first light-shielding film 7 and the constant potential wiring 8) at a position corresponding to the line BB 'in FIG. Here, an example in which the connection portion between the first light shielding film 7 and the constant potential wiring 8 is configured as shown in FIG. 10 or FIG. 11 will be described. Further, since this manufacturing method is common to the manufacturing method described above from the step shown in FIG. 24A to the step shown in FIG. 24F, the steps after the step shown in FIG. 24F will be described. .

本形態では、図24(F)に示すように、熱酸化法などにより半導体層1の表面に厚さが約500オングストローム〜約1500オングストロームのシリコン酸化膜からなるゲート絶縁膜12を形成した後、図28(A)に示すように、定電位配線8との接続部分では、第1層間絶縁膜11にコンタクトホール17を形成する。次に、ゲート電極などを形成するためのポリシリコン膜201を基板10全面に形成した後、リンを熱拡散し、ポリシリコン膜201を導電化する。または、リンをポリシリコン膜201の成膜と同時に導入したドープトシリコン膜を用いてもよい。   In this embodiment, as shown in FIG. 24F, after forming a gate insulating film 12 made of a silicon oxide film having a thickness of about 500 angstroms to about 1500 angstroms on the surface of the semiconductor layer 1 by a thermal oxidation method or the like, As shown in FIG. 28A, a contact hole 17 is formed in the first interlayer insulating film 11 at the connection portion with the constant potential wiring 8. Next, after a polysilicon film 201 for forming a gate electrode or the like is formed on the entire surface of the substrate 10, phosphorus is thermally diffused to make the polysilicon film 201 conductive. Alternatively, a doped silicon film in which phosphorus is introduced simultaneously with the formation of the polysilicon film 201 may be used.

次に、ポリシリコン膜201をフォトリソグラフィ技術を用いて、図28(B)に示すようにパターニングし、画素TFT部の側にゲート電極(走査線2の一部)を形成する。これに対して、定電位配線8との接続部分では中継電極16を形成する。   Next, the polysilicon film 201 is patterned using photolithography as shown in FIG. 28B, and a gate electrode (a part of the scanning line 2) is formed on the pixel TFT portion side. On the other hand, the relay electrode 16 is formed at the connection portion with the constant potential wiring 8.

次に、図28(C)に示すように、画素スイッチング用TFT102部及び周辺駆動回路のNチャネルTFT部の側には、ゲート電極をマスクとして低濃度の不純物イオン(リン等)19の打ち込みを行い、画素スイッチング用TFT102部の側には、ゲート電極に対して自己整合的に低濃度ソース・ドレイン領域1d、1eを形成する。ここで、ゲート電極の真下に位置しているため、不純物イオン100が導入されなかった部分は半導体層1のままのチャネル領域1cとなる。このようにしてイオン打ち込みを行った際には、ゲート電極として形成されていたポリシリコン、及び中継電極16として形成されていたポリシリコン膜にも不純物イオンが導入されるので、それらはさらに導電化することになる。   Next, as shown in FIG. 28C, low-concentration impurity ions (such as phosphorus) 19 are implanted into the pixel switching TFT 102 and the N channel TFT portion of the peripheral driver circuit using the gate electrode as a mask. Then, low concentration source / drain regions 1d and 1e are formed on the pixel switching TFT 102 side in a self-aligned manner with respect to the gate electrode. Here, since it is located immediately below the gate electrode, the portion where the impurity ions 100 are not introduced becomes the channel region 1 c that remains in the semiconductor layer 1. When ion implantation is performed in this manner, impurity ions are also introduced into the polysilicon formed as the gate electrode and the polysilicon film formed as the relay electrode 16, so that they are further made conductive. Will do.

次に、図28(D)に示すように、画素スイッチング用TFT102部及び周辺駆動回路のNチャネルTFT部の側には、ゲート電極より幅の広いレジストマスク21を形成して高濃度の不純物イオン(リン等)20を打ち込み、高濃度のソース領域1a及びドレイン領域1bを形成する。   Next, as shown in FIG. 28D, a resist mask 21 having a width wider than that of the gate electrode is formed on the pixel switching TFT 102 portion and the N channel TFT portion side of the peripheral driver circuit to form high concentration impurity ions. (Phosphorus etc.) 20 is implanted to form a high concentration source region 1a and drain region 1b.

次に、図28(E)に示すように、ゲート電極及び中継電極16の表面側にCVD法などによりたとえば800℃程度の温度条件下で厚さが約5000オング ストローム〜約15000オングストロームのNSG膜(ボロンやリンを含まないシリケートガラス膜)などからなる第2層間絶縁膜13を形成する。   Next, as shown in FIG. 28E, an NSG film having a thickness of about 5000 angstroms to about 15000 angstroms on the surface side of the gate electrode and the relay electrode 16 under a temperature condition of, for example, about 800 ° C. by CVD or the like. A second interlayer insulating film 13 made of (silicate glass film not containing boron or phosphorus) or the like is formed.

次に、図29(A)に示すように、フォトリソグラフィ技術を用いて、画素TFT部の側では第2層間絶縁膜13のうち、ソース領域1aに対応する部分にコンタクトホール5を形成する。また、定電位配線8との接続部分では、第2層間絶縁膜13に対して、中継電極16に対応する位置にコンタクトホール9を形成する。   Next, as shown in FIG. 29A, a contact hole 5 is formed in a portion corresponding to the source region 1a in the second interlayer insulating film 13 on the pixel TFT portion side by using a photolithography technique. Further, a contact hole 9 is formed at a position corresponding to the relay electrode 16 with respect to the second interlayer insulating film 13 at a connection portion with the constant potential wiring 8.

次に、図29(B)に示すように、第2層間絶縁膜13の表面側に、データ線3(ソース電極)を構成するためのアルミニウム膜301をスパッタ法などで形成する。アルミニウムなどの金属膜の他に、金属シリサイド膜や金属合金膜を用いてもよい。   Next, as shown in FIG. 29B, an aluminum film 301 for forming the data line 3 (source electrode) is formed on the surface side of the second interlayer insulating film 13 by sputtering or the like. In addition to a metal film such as aluminum, a metal silicide film or a metal alloy film may be used.

次に、図29(C)に示すように、フォトリソグラフィ技術を用いて、アルミニウム膜301をパターニングし、画素スイッチング用TFT102部では、データ線3の一部としてソース電極を形成する。一方、定電位配線8との接続部分では定電位配線8を形成する。   Next, as shown in FIG. 29C, the aluminum film 301 is patterned using a photolithography technique, and a source electrode is formed as a part of the data line 3 in the pixel switching TFT 102 portion. On the other hand, the constant potential wiring 8 is formed at the connection portion with the constant potential wiring 8.

次に、図29(D)に示すように、ソース電極及び定電位配線8の表面側に、CVD法などによりたとえば400℃程度の温度条件下で厚さが約500オング ストローム〜約15000オングストロームのBPSG膜(ボロンやリンを含むシリケートガラス膜)と、約100オングストローム〜約3000オングストロームのNSG膜の少なくとも2層を含む第3層間絶縁膜15を形成する。   Next, as shown in FIG. 29D, on the surface side of the source electrode and the constant potential wiring 8, a thickness of about 500 angstroms to about 15000 angstroms under a temperature condition of about 400 ° C. by a CVD method or the like. A third interlayer insulating film 15 including at least two layers of a BPSG film (a silicate glass film containing boron or phosphorus) and an NSG film of about 100 angstroms to about 3000 angstroms is formed.

次に、図29(E)に示すように、画素TFT部の側では、フォトリソグラフィ技術及びドライエッチング法などを用いて、第2及び第3層間絶縁膜13、15のうちドレイン領域1bに対応する部分にコンタクトホール4を形成する。   Next, as shown in FIG. 29E, the pixel TFT portion side corresponds to the drain region 1b of the second and third interlayer insulating films 13 and 15 by using a photolithography technique, a dry etching method, or the like. A contact hole 4 is formed in the portion to be formed.

次に、図30(A)に示すように、第3層間絶縁膜15の表面側に、ドレイン電極を構成するための厚さが約400オングストローム〜約2000オングストロームのITO膜140をスパッタ法などで形成した後、図30(B)に示すように、フォトリソグラフィ技術を用いて、ITO膜140をパターニングし、画素TFT部には画素電極14を形成する。また、定電位配線8との接続部分ではITO膜140を完全に除去する。   Next, as shown in FIG. 30A, an ITO film 140 having a thickness of about 400 angstroms to about 2000 angstroms for forming the drain electrode is formed on the surface side of the third interlayer insulating film 15 by sputtering or the like. After the formation, as shown in FIG. 30B, the ITO film 140 is patterned by using a photolithography technique, and the pixel electrode 14 is formed in the pixel TFT portion. Further, the ITO film 140 is completely removed at the connection portion with the constant potential wiring 8.

なお、図28(B)及び図29(A)に示す工程において、中継電極16をパターニング形成する位置、及びコンタクトホール17を形成する位置を変えれば、定電位配線8と第1の遮光膜7との接続構造を図10及び図11のいずれの形態にも構成することができる。   In the steps shown in FIGS. 28B and 29A, if the position where the relay electrode 16 is formed by patterning and the position where the contact hole 17 is formed are changed, the constant potential wiring 8 and the first light shielding film 7 are changed. The connection structure can be configured in any form of FIG. 10 and FIG.

〔周辺駆動回路の構成〕
本発明では、第1層間絶縁膜11と基板10との間に第1の遮光膜7を形成することから、多層配線を用いた周辺駆動回路(走査線駆動回路104及びデータ線駆動回路103)においてさらに配線層を1層分、増やしたことになる。そこで、このような第1の遮光膜7と同時形成した導電膜を周辺駆動回路において配線として用いる例を以下に説明する。
[Configuration of peripheral drive circuit]
In the present invention, since the first light-shielding film 7 is formed between the first interlayer insulating film 11 and the substrate 10, the peripheral driving circuit (scanning line driving circuit 104 and data line driving circuit 103) using multilayer wiring is used. Thus, the wiring layer is further increased by one layer. An example in which the conductive film formed simultaneously with the first light shielding film 7 is used as a wiring in the peripheral drive circuit will be described below.

(周辺駆動回路の構成例1)
図31は、本発明を適用して好適なアクティブマトリクス型の液晶装置100の周辺駆動回路(走査線駆動回路104及びデータ線駆動回路103)を構成するシフトレジスタ回路の等価回路の一例を示す等価回路図である。転送信号をラッチする回路は、トランスミッションゲート回路で構成しても良いし、クロックドインバータ回路等で構成しても良い。
(Configuration example 1 of peripheral drive circuit)
FIG. 31 is an equivalent diagram showing an example of an equivalent circuit of a shift register circuit constituting a peripheral driver circuit (scan line driver circuit 104 and data line driver circuit 103) of the active matrix liquid crystal device 100 suitable for application of the present invention. It is a circuit diagram. The circuit that latches the transfer signal may be composed of a transmission gate circuit or a clocked inverter circuit.

図32は、図31におけるシフトレジスタ回路のS部分を、液晶装置用基板300上に集積して形成する際のレイアウト平面図の一例を示している。図32(A)は従来のパターンレイアウトであり、図32(B)は本発明を適用したパターンレイアウトである。また、図33(A)及び図33(B)はそれぞれ、図32(A)におけるC−C’部分の断面図、及び図32(B)におけるD−D’部分の断面図である。   FIG. 32 shows an example of a layout plan view when the S portion of the shift register circuit in FIG. 31 is integrated and formed on the liquid crystal device substrate 300. FIG. 32A shows a conventional pattern layout, and FIG. 32B shows a pattern layout to which the present invention is applied. 33A and 33B are a cross-sectional view of a C-C ′ portion in FIG. 32A and a cross-sectional view of a D-D ′ portion in FIG. 32B, respectively.

図32(A)、図33(A)において、50、51、46はそれぞれ、P型領域、N型領域、及び駆動回路用のPチャネル型TFTである。これらの図に示す従来例では、本段のシフトレジスタ回路と次段のシフトレジスタ回路との接続部N4に配線を通すには、トランスミッションゲート回路を制御するクロック信号線CL(前記走査線と同一工程、同一層で形成)の表面に形成した第2層間絶縁膜13の上で、データ線3と同一工程で形成した同一層間のアルミニウム等の金属膜等からなる配線40を用いていた。その結果、従来例では、トランスミッションゲート回路のソース・ドレイン電極41、42が配線40と同一層で形成される。このため、トランスミッションゲート回路間の距離L1は配線40とトランスミッションゲート回路のソース・ドレイン電極41、42とのフォトリソグラフィ工程及びエッチング工程時の寸法精度により決まるので、トランスミッションゲート回路間の距離L1は、配線40が通る分だけこれ以上微細化できずに高集積化の妨げとなっていた。   In FIGS. 32A and 33A, reference numerals 50, 51, and 46 denote a P-type TFT for a P-type region, an N-type region, and a driver circuit, respectively. In the conventional examples shown in these drawings, the clock signal line CL for controlling the transmission gate circuit (same as the scanning line) is used to pass the wiring through the connection portion N4 between the shift register circuit at the main stage and the shift register circuit at the next stage. On the second interlayer insulating film 13 formed on the surface of the process and the same layer), the wiring 40 made of a metal film such as aluminum between the same layers formed in the same process as the data line 3 was used. As a result, in the conventional example, the source / drain electrodes 41 and 42 of the transmission gate circuit are formed in the same layer as the wiring 40. Therefore, the distance L1 between the transmission gate circuits is determined by the dimensional accuracy during the photolithography process and the etching process between the wiring 40 and the source / drain electrodes 41 and 42 of the transmission gate circuit. As the wiring 40 passes, it cannot be further miniaturized and hinders high integration.

しかるに、本形態では、前記の各実施形態で説明したように、基板10と第1層間絶縁膜11との間には第1の遮光膜7が形成されているので、この第1の遮光膜7を周辺駆動回路部分にも構成し、図32(B)、図33(B)に示すように、第1の遮光膜7を周辺駆動回路の配線材料として用いることで、微細化を実現する。すなわち、図32(B)、図33(B)に示すように、本段のシフトレジスタ回路と次段のシフトレジスタ回路との接続部N4の配線材料として、第1層間絶縁膜11と基板10との間に形成した第1の遮光膜7を用いることにより、トランスミッションゲート回路のソース及びドレイン電極41、42と同一層間には配線がなくなる。従って、トランスミッションゲート回路間の距離L2は、隣り合うトランスミッションゲート回路のソース・ドレイン電極41、42間の間隔のみを考慮すれば良い。したがって、本形態では、トランスミッションゲート回路間の距離L2の距離は、従来のトランスミッションゲート回路間の距離L1よりも常に狭くできる。   However, in the present embodiment, as described in the above embodiments, the first light shielding film 7 is formed between the substrate 10 and the first interlayer insulating film 11, and therefore, the first light shielding film. 7 is also formed in the peripheral drive circuit portion, and as shown in FIGS. 32B and 33B, the first light shielding film 7 is used as the wiring material of the peripheral drive circuit, thereby realizing miniaturization. . That is, as shown in FIGS. 32B and 33B, the first interlayer insulating film 11 and the substrate 10 are used as the wiring material of the connection portion N4 between the main shift register circuit and the next shift register circuit. By using the first light-shielding film 7 formed between the two, there is no wiring between the same layers as the source and drain electrodes 41 and 42 of the transmission gate circuit. Accordingly, the distance L2 between the transmission gate circuits need only consider the distance between the source / drain electrodes 41 and 42 of the adjacent transmission gate circuits. Therefore, in this embodiment, the distance L2 between the transmission gate circuits can be always smaller than the distance L1 between the conventional transmission gate circuits.

(周辺駆動回路の構成例2)
本例では、従来と同一の工程数により、周辺駆動回路(走査線駆動回路及びデータ線駆動回路)用のTFTの特性向上を図ることができることを説明する。図34は、周辺駆動回路で用いている等価回路の一例で、(A)、(B)、(C)はそれぞれ、クロックドインバータ回路、トランスミッションゲート回路、及びインバータ回路をそれぞれ示している。
(Configuration example 2 of peripheral drive circuit)
In this example, it will be described that the characteristics of TFTs for peripheral drive circuits (scanning line drive circuit and data line drive circuit) can be improved by the same number of steps as in the prior art. FIG. 34 is an example of an equivalent circuit used in the peripheral drive circuit, and (A), (B), and (C) respectively show a clocked inverter circuit, a transmission gate circuit, and an inverter circuit.

図34において、前記各々の等価回路は、Pチャネル型TFT及びNチャネル型TFTから成るCMOS型TFTにより構成されており、画素スイッチング用のTFTの形成工程を兼用して形成することができる。CLはクロック信号、CLBは前記クロック信号の反転信号、VDDは周辺駆動回路の高電位側の定電圧電源、VSSは周辺駆動回路の低電位側の定電圧電源をそれぞれ示している。また、46、47はそれぞれ駆動回路用のPチャネル型TFT、及び駆動回路用のNチャネル型TFTである。IN側から入力された信号はOUT側に出力される。また、前記CL信号及びCLB信号は、回路構成において、図31に示すように信号が入れ替わることは言うまでもない。図35(A)は、図34(C)のインバータ回路の液晶装置用基板上でのレイアウトを示す平面図であり、図35(B)は図35(A)のE−E’間の断面図を示している。   In FIG. 34, each of the equivalent circuits is composed of a CMOS type TFT composed of a P-channel type TFT and an N-channel type TFT, and can be formed in combination with a process for forming a pixel switching TFT. CL is a clock signal, CLB is an inverted signal of the clock signal, VDD is a constant voltage power supply on the high potential side of the peripheral drive circuit, and VSS is a constant voltage power supply on the low potential side of the peripheral drive circuit. Reference numerals 46 and 47 denote a P-channel TFT for a driving circuit and an N-channel TFT for a driving circuit, respectively. A signal input from the IN side is output to the OUT side. Needless to say, the CL signal and the CLB signal are switched in the circuit configuration as shown in FIG. 35A is a plan view showing the layout of the inverter circuit of FIG. 34C on the substrate for a liquid crystal device, and FIG. 35B is a cross section taken along line EE ′ of FIG. The figure is shown.

本形態では、前記の各実施形態で説明したように、基板10と第1層間絶縁膜11との間には第1の遮光膜7が形成されているので、この第1の遮光膜7を周辺駆動回路部分にも構成する。すなわち、図35(A)、(B)に示すように、前記インバータ回路を構成するPチャネル型TFT46及びNチャネル型TFT47の各々のソース電極44に対して、第1層間絶縁膜11のコンタクトホール5を経由して第1の遮光膜7を接続する。この第1の遮光膜7はPチャネル型TFT46及びNチャネル型TFT47のゲート電極43下部のチャネル領域52、53を第1層間絶縁膜11を介して完全に覆うように形成されている。従って、Pチャネル型TFT46のソース電極48(周辺駆動回路の高電位側の定電圧電源VDD)及びNチャネル型TFT47のソース電極49(周辺駆動回路の低電位側の定電圧電源VSS)から印加される電圧で、第1の遮光膜7が擬似的な第2のゲート電極としての機能を果たす。このため、Nチャネル型TFT47では、そのチャネル領域53において空乏層のゲート絶縁膜12に接する部分の電位が従来より大きく上昇し、電子に対するポテンシャルエネルギーが低下する。
その結果、空乏層のゲート絶縁膜12に接する部分に電子が集まり反転層ができやすくなるため、半導体層の抵抗が下がり、TFT特性が向上する。Pチャネル型TFT46のチャネル領域52では、前記電子を正孔に置き換えた現象が生じる。
In this embodiment, as described in the above embodiments, the first light-shielding film 7 is formed between the substrate 10 and the first interlayer insulating film 11. The peripheral drive circuit portion is also configured. That is, as shown in FIGS. 35A and 35B, the contact hole of the first interlayer insulating film 11 with respect to the source electrode 44 of each of the P-channel TFT 46 and the N-channel TFT 47 constituting the inverter circuit. The first light shielding film 7 is connected via 5. The first light shielding film 7 is formed so as to completely cover the channel regions 52 and 53 below the gate electrode 43 of the P-channel TFT 46 and the N-channel TFT 47 with the first interlayer insulating film 11 interposed therebetween. Therefore, the voltage is applied from the source electrode 48 of the P-channel TFT 46 (constant voltage power supply VDD on the high potential side of the peripheral drive circuit) and the source electrode 49 of the N-channel TFT 47 (constant voltage power supply VSS on the low potential side of the peripheral drive circuit). The first light-shielding film 7 serves as a pseudo second gate electrode at a voltage of For this reason, in the N-channel TFT 47, the potential of the portion of the channel region 53 in contact with the gate insulating film 12 of the depletion layer is increased more than before, and the potential energy for electrons is decreased.
As a result, electrons gather at the portion of the depletion layer in contact with the gate insulating film 12 to easily form an inversion layer, so that the resistance of the semiconductor layer is lowered and the TFT characteristics are improved. In the channel region 52 of the P-channel TFT 46, a phenomenon occurs in which the electrons are replaced with holes.

なお、図35(B)では、周辺駆動回路のPチャネル型TFT46及びNチャネル型TFT47はゲートセルフアライン構造で表してあるが、前記製造プロセスで説明したように、TFTの耐圧を向上し、信頼性を高めるために、該周辺駆動回路のPチャネル型TFT46及びNチャネル型TFT47をLDD構造やオフセットゲート構造で形成しても良い。   In FIG. 35B, the P-channel TFT 46 and the N-channel TFT 47 of the peripheral driver circuit are represented by a gate self-alignment structure. However, as described in the manufacturing process, the breakdown voltage of the TFT is improved and the reliability is improved. In order to improve performance, the P-channel TFT 46 and the N-channel TFT 47 of the peripheral driver circuit may be formed with an LDD structure or an offset gate structure.

(周辺駆動回路の構成例3)
また、図36(A)は図34(C)のインバータ回路の液晶装置用基板300上におけるレイアウトの平面図であり、図36(B)は図36(A)のF−F’間の断面図を示している。また、図36(C)は、図36(A)におけるG−G’間の断面図を示している。
(Configuration example 3 of peripheral drive circuit)
FIG. 36A is a plan view of the layout of the inverter circuit of FIG. 34C on the liquid crystal device substrate 300, and FIG. 36B is a cross-sectional view taken along the line FF ′ of FIG. The figure is shown. FIG. 36C is a cross-sectional view taken along the line GG ′ in FIG.

本形態では、前記の各実施形態で説明したように、基板10と第1層間絶縁膜11との間には第1の遮光膜7が形成されているので、この第1の遮光膜7を周辺駆動回路部分にも構成する。すなわち、図36(A)、(B)、(C)に示すように、インバータ回路を構成するPチャネル型TFT46及びNチャネル型TFT47の各々のゲート電極43に重なるように形成した第1の遮光膜7をゲート電極43に接続する。また、第1の遮光膜7をゲート電極43と同一かあるいは幅を狭くして、チャネル領域52、53の上下をゲート絶縁膜12及び第1層間絶縁膜11を介してゲート電極43及び第1の遮光膜7で挟むようにしてダブルゲート構造のTFTを構成する。また、インバータ回路の入力側の配線44は、データ線3と同一層で形成されており、第1層間絶縁膜11のコンタクトホール5を経由してゲート電極43と接続され、第1層間絶縁膜11のコンタクトホール5を経由して第1の遮光膜7と接続される。前記コンタクトホール5の開孔は同一工程により行う。したがって、このダブルゲート構造のTFTは第1の遮光膜7が第2のゲート電極の働きをするため、バックチャネル効果により、TFT特性の更なる向上を図ることができる。   In this embodiment, as described in the above embodiments, the first light-shielding film 7 is formed between the substrate 10 and the first interlayer insulating film 11. The peripheral drive circuit portion is also configured. That is, as shown in FIGS. 36A, 36B, and 36C, the first light shielding formed so as to overlap the gate electrodes 43 of the P-channel TFT 46 and the N-channel TFT 47 constituting the inverter circuit. The film 7 is connected to the gate electrode 43. Further, the first light-shielding film 7 is the same as or narrower than the gate electrode 43, and the gate regions 43 and the first electrode are formed above and below the channel regions 52 and 53 via the gate insulating film 12 and the first interlayer insulating film 11. A TFT having a double gate structure is formed so as to be sandwiched between the light shielding films 7. Further, the wiring 44 on the input side of the inverter circuit is formed in the same layer as the data line 3 and is connected to the gate electrode 43 through the contact hole 5 of the first interlayer insulating film 11 and is connected to the first interlayer insulating film. 11 is connected to the first light shielding film 7 via the contact hole 5. The contact hole 5 is opened by the same process. Therefore, in the TFT having the double gate structure, since the first light shielding film 7 functions as the second gate electrode, the TFT characteristics can be further improved by the back channel effect.

(TFT特性)
周辺駆動回路の構成例2、3で説明した構造のNチャネル型TFTの特性を図37に示す。図37において、三角のマーク及びそれを結ぶ実線(a)はチャネル領域下部に他の層がない従来のNチャネル型TFT、丸のマーク及びそれを結ぶ実線(b)は周辺駆動回路の構成例2で説明した構造のNチャネル型TFT、四角のマーク及びそれを結ぶ実線(c)は周辺駆動回路の構成例3で説明した構造のNチャネル型TFTのTFT特性をそれぞれ示す。TFTのサイズは3水準共同じサイズ(チャネル長5μm、チャネル幅20μm)でソース・ドレイン間 に電圧15Vを印加して測定したものである。膜厚条件は、第1の遮光膜7は1000オングストローム、第1層間絶縁膜11は1000オングストローム、半導体層1は500オングストローム、ゲート絶縁膜12は900オングストロームに設定した。測定結果として、TFTのゲート電極に15V印加した際に、周辺駆動回路の構成例2で説明した構造のNチャネル型TFT(丸のマーク及びそれを結ぶ実線(b)で示す特性)は、従来のTFT(三角のマーク及びそれを結ぶ実線(a)で示す特性)より約1.5倍のオン電流が得られることを確認できた。また、TFTのゲート電極に15V印加した際に、周辺駆動回路の構成例3で説明した構造のNチャネル型TFT(四角のマーク及びそれを結ぶ実線(b)で示す特性)は、従来のTFT(三角のマーク及びそれを結ぶ実線(a)で示す特性)の3.0倍以上のオン電流が得られることを確認できた。従って、周辺駆動回路の構成例2、3で説明した構造のNチャネル型TFTを用いることで、表示画素の増大に伴う周辺駆動回路の高速化及び微細化が可能となり、また、データ線3への画像信号の書込が改善するため、高品位な画像表示が実現できる液晶装置を提供することができる。
(TFT characteristics)
FIG. 37 shows characteristics of the N-channel TFT having the structure described in the configuration examples 2 and 3 of the peripheral driver circuit. In FIG. 37, a triangular mark and a solid line (a) connecting it are conventional N-channel TFTs having no other layers below the channel region, and a round mark and a solid line (b) connecting it are examples of the configuration of the peripheral drive circuit. The N-channel TFT having the structure described in 2, the square mark, and the solid line (c) connecting the square marks respectively indicate the TFT characteristics of the N-channel TFT having the structure described in the configuration example 3 of the peripheral drive circuit. The TFT size is the same for all three levels (channel length: 5 μm, channel width: 20 μm) and measured by applying a voltage of 15 V between the source and drain. The film thickness conditions were set to 1000 angstroms for the first light-shielding film 7, 1000 angstroms for the first interlayer insulating film 11, 500 angstroms for the semiconductor layer 1, and 900 angstroms for the gate insulating film 12. As a measurement result, when 15 V is applied to the gate electrode of the TFT, the N-channel TFT (characteristic indicated by a round mark and a solid line (b) connecting it) having the structure described in the configuration example 2 of the peripheral drive circuit is a conventional one. It was confirmed that about 1.5 times the on-current was obtained from the TFT of (the characteristic indicated by the triangular mark and the solid line (a) connecting it). Further, when 15V is applied to the gate electrode of the TFT, the N-channel TFT (characteristic indicated by the square mark and the solid line (b) connecting it) having the structure described in the configuration example 3 of the peripheral drive circuit is a conventional TFT. It was confirmed that an on-current of 3.0 times or more (a characteristic indicated by a triangular mark and a solid line (a) connecting the triangular mark) was obtained. Therefore, by using the N-channel TFT having the structure described in the configuration examples 2 and 3 of the peripheral drive circuit, it is possible to increase the speed and miniaturization of the peripheral drive circuit as the number of display pixels increases, and to the data line 3. Since the writing of the image signal is improved, a liquid crystal device capable of realizing a high-quality image display can be provided.

〔投写型液晶装置への応用例〕
図38は、前記の各実施形態に係る液晶装置100をライトバルブとして応用した投写型表示装置の一例として該アクティブマトリクス型液晶装置を3枚使用したプリズム色合成方式のプロジェクターに用いた光学系の説明図である。
[Examples of application to projection liquid crystal devices]
FIG. 38 shows an optical system used in a prism color composition projector using three active matrix liquid crystal devices as an example of a projection display device in which the liquid crystal device 100 according to each of the embodiments is applied as a light valve. It is explanatory drawing.

図38において、370はハロゲンランプ等の光源、371は放物ミラー、372は熱線カットフィルター、373、375、376はそれぞれ青色反射、緑色反射、赤色反射のダイクロイックミラー、374、377は反射ミラー、378、379、380は前記アクティブマトリクス型液晶装置からなる青色、緑色、赤色変調ライトバルブ、383はダイクロイックプリズムである。   In FIG. 38, 370 is a light source such as a halogen lamp, 371 is a parabolic mirror, 372 is a heat ray cut filter, 373, 375 and 376 are blue, green and red reflecting dichroic mirrors, 374 and 377 are reflecting mirrors, respectively. Reference numerals 378, 379, and 380 denote blue, green, and red modulation light valves made of the active matrix liquid crystal device, and reference numeral 383 denotes a dichroic prism.

このプロジェクターにおいては、光源370から発した白色光は放物ミラー371により集光され、熱線カットフィルター372を通過して赤外光領域の熱線が遮断されて、可視光のみがダイクロイックミラー系に入射される。そして先ず、青色反射ダイクロイックミラー373により、青色光(概ね500nm以下の波長)が反射され、その他の光(黄色光)は透過する。反射した青色光は、反射ミラー374により方向を変え、青色変調ライトバルブ378に入射する。一方、青色反射ダイクロイックミラー373を透過した光は緑色反射ダイクロイックミラー375に入射し、緑色光(概ね500〜600nmの波長)が反射され、その他の光である赤色光(概ね600nm以上の波長)は透過する。緑色変調ライトバルブ375で反射した緑色光は、緑色変調ライトバルブ379に入射する。また、ダイクロイックミラー375を透過した赤色光は、反射ミラー376、377により方向を変え、赤色変調ライトバルブ380に入射する。   In this projector, the white light emitted from the light source 370 is collected by the parabolic mirror 371, passes through the heat ray cut filter 372, blocks the heat rays in the infrared region, and only visible light enters the dichroic mirror system. Is done. First, blue light (wavelength of approximately 500 nm or less) is reflected by the blue reflecting dichroic mirror 373 and other light (yellow light) is transmitted. The reflected blue light changes its direction by the reflecting mirror 374 and enters the blue modulation light valve 378. On the other hand, the light transmitted through the blue reflecting dichroic mirror 373 is incident on the green reflecting dichroic mirror 375, the green light (having a wavelength of approximately 500 to 600 nm) is reflected, and the other light, red light (having a wavelength of approximately 600 nm or more). To Penetrate. The green light reflected by the green modulation light valve 375 enters the green modulation light valve 379. Further, the red light transmitted through the dichroic mirror 375 is changed in direction by the reflection mirrors 376 and 377 and is incident on the red modulation light valve 380.

各色のライトバルブ378、379、380は、画像信号処理回路から供給される青、緑、赤の原色信号でそれぞれ駆動され、各ライトバルブに入射した光は変調され、ダイクロイックプリズム383で合成される。このダイクロイックプリズム383は、赤色反射面381と青色反射面382とが互いに直交するように構成されている。そして、ダイクロイックプリズム383で合成されたカラー画像は、投写レンズ384によってスクリーン上に拡大投射される。更に、液晶装置用基板の裏面からの反射光(戻り光)はほとんど無視できるので、従来のように反射防止処理を施した偏光板やフィルムを液晶装置の出射側面に貼り付ける必要がないので、コストの削減が実現できる。   The light valves 378, 379, and 380 of the respective colors are driven by blue, green, and red primary color signals supplied from the image signal processing circuit, and light incident on the light valves is modulated and synthesized by the dichroic prism 383. . The dichroic prism 383 is configured such that the red reflecting surface 381 and the blue reflecting surface 382 are orthogonal to each other. The color image synthesized by the dichroic prism 383 is enlarged and projected on the screen by the projection lens 384. Furthermore, since the reflected light (return light) from the back surface of the substrate for the liquid crystal device is almost negligible, there is no need to attach a polarizing plate or film that has been subjected to antireflection treatment to the exit side of the liquid crystal device as in the past, Cost reduction can be realized.

本発明を適用した液晶装置100は、強い光が照射されても画素電極14を制御する画素スイッチング用TFT102でのリーク電流が抑制できているため、高コントラスト等の高品位画像表示を得ることができる。また、ダイクロイックプリズム383の代わりにミラーを使用して色合成をするプロジェクターや、本発明を適用した液晶装置100の対向基板にR(赤)、G(緑)、B(青)のカラーフィルター層を形成したものを使用して、1枚の液晶装置100を用いてカラー画面が拡大投影できるプロジェクターに用いても効果がある。   The liquid crystal device 100 to which the present invention is applied can suppress a leakage current in the pixel switching TFT 102 that controls the pixel electrode 14 even when strong light is irradiated, and thus can obtain a high-definition image display such as high contrast. it can. Further, R (red), G (green), and B (blue) color filter layers are provided on a counter substrate of the liquid crystal device 100 to which the present invention is applied or a projector that uses a mirror in place of the dichroic prism 383. It is also effective to use a projector in which a color screen is enlarged and projected using a single liquid crystal device 100.

ところで、図38に示されるように、色合成にダイクロイックプリズム383を用いる場合に、本発明は特に利点を有する。たとえば、ダイクロイックミラー374にて反射された光は、ライトバルブ378を透過して、ダイクロイックプリズム383で合成される。この場合、ライトバルブ378に入射された光は90度変調して投写レンズ384に入射される。しかしながら、ライトバルブ378に入射された光はわずかに漏れて、反対側のライトバルブ380に入射される可能性がある。従って、ライトバルブ380を例にとると、ダイクロイックミラー377により反射された光が、矢印Aで示すように、入射方向側から入射されるだけでなく、ライトバルブ378を透過した光の一部がダイクロイックプリズム382を透過してライトバルブ380に入射される可能性がある。また、ダイクロイックミラー377により反射された光がライトバルブ380を通過してダイクロイックプリズム383に入射される際に、ダイクロイックプリズム383でわずかに反射(正反射)してライトバルブ380に再入射される可能性もある。このように、ライトバルブ380は入射側方向からの光の入射とその反対側方向からの入射が大きいが、このような場合に対しても、本発明は前記各実施形態で説明したように、画素スイッチング用TFT102に対しては、入射側からも入射側の反対側からも光が入射されないようにデータ線2(第2の遮光膜)、対向基板31のブラックマトリクス6(第3の遮光膜)、及び第1の遮光膜7が形成されているので、入射側からの光についてはデータ線2(第2の遮光膜)、及び対向基板31のブラックマトリクス6(第3の遮光膜)で遮られ、反対側からの光は第1の遮光膜7で遮られる。従って、画素スイッチング用のTFT102にリーク電流が発生しない。   Incidentally, as shown in FIG. 38, when the dichroic prism 383 is used for color synthesis, the present invention has a particular advantage. For example, light reflected by the dichroic mirror 374 passes through the light valve 378 and is combined by the dichroic prism 383. In this case, the light incident on the light valve 378 is modulated by 90 degrees and incident on the projection lens 384. However, the light incident on the light valve 378 may leak slightly and enter the light valve 380 on the opposite side. Therefore, taking the light valve 380 as an example, the light reflected by the dichroic mirror 377 is not only incident from the incident direction side as indicated by the arrow A, but also a part of the light transmitted through the light valve 378 There is a possibility that the light passes through the dichroic prism 382 and enters the light valve 380. Further, when the light reflected by the dichroic mirror 377 passes through the light valve 380 and is incident on the dichroic prism 383, it can be slightly reflected (regular reflection) by the dichroic prism 383 and re-entered on the light valve 380. There is also sex. As described above, the light valve 380 has a large incidence of light from the incident side direction and an incident from the opposite side direction. Even in such a case, the present invention, as described in the above embodiments, For the pixel switching TFT 102, the data line 2 (second light shielding film) and the black matrix 6 (third light shielding film) of the counter substrate 31 are arranged so that light does not enter from the incident side or the opposite side of the incident side. ) And the first light-shielding film 7, the light from the incident side is transmitted by the data line 2 (second light-shielding film) and the black matrix 6 (third light-shielding film) of the counter substrate 31. The light from the opposite side is blocked by the first light blocking film 7. Accordingly, no leak current occurs in the pixel switching TFT 102.

〔液晶装置の変形例〕
上述したいずれの形態に係る液晶装置100においても、図39に示すように、対向基板31の側に例えばマトリクス状にマイクロレンズ33を接着剤34で画素単位で間隔を開けずに接着した後、それを薄板ガラス35で覆うことにより、入射光を液晶装置用基板300の画素電極14上に集光させることができる。
[Modified example of liquid crystal device]
In the liquid crystal device 100 according to any of the above-described forms, as shown in FIG. 39, after the microlenses 33 are bonded to the counter substrate 31 side, for example, in a matrix shape with an adhesive 34 without any gap between pixels, By covering it with the thin glass 35, incident light can be condensed on the pixel electrode 14 of the liquid crystal device substrate 300.

このため、コントラストと明るさを大幅に改善することができる。しかも入射光を集光させるため、画素スイッチング用TFT102のチャネル領域1cなどへの斜め方向からの光の入射を防止することが可能となる。また、前記マイクロレンズ33を用いる場合は、対向基板31側のブラックマトリクス6を省略することもできる。本発明の液晶装置によれば、画素スイッチング用TFT102のチャネル領域1c下方に少なくとも第1の遮光膜7が設けられているから、液晶装置用基板300の裏面からの反射光(戻り光)により、チャネル領域1cが照射されることがないため、光が起因して生じるリーク電流を抑制できる。従ってマイクロレンズ33を用いて集光しても何等問題はない。   For this reason, contrast and brightness can be greatly improved. In addition, since the incident light is condensed, it is possible to prevent light from entering the channel region 1c of the pixel switching TFT 102 from an oblique direction. When the micro lens 33 is used, the black matrix 6 on the counter substrate 31 side can be omitted. According to the liquid crystal device of the present invention, since at least the first light shielding film 7 is provided below the channel region 1c of the pixel switching TFT 102, the reflected light (return light) from the back surface of the substrate 300 for the liquid crystal device is used. Since the channel region 1c is not irradiated, leakage current caused by light can be suppressed. Therefore, there is no problem even if light is collected using the microlens 33.

また、上述したいずれの形態でも、第1の遮光膜7は走査線駆動回路104の低電位側の定電圧電源VSSYに接続したが、高電位側の定電圧電源VDDYに接続してもよい。また、第1の遮光膜7はデータ線駆動回路103の低電位側の定電圧電源VSSXに接続しても、高電位側の定電圧電源VDDXに接続してもよいことは言うまでもない。さらに、液晶装置用基板300から対向基板31の対向電極32に上下導通材31を介して対向電極電位LCCOMを供給する給電線や各駆動回路103、104に接地電位を供給する給電線に第1の遮光膜7を接続してもよい。   In any of the forms described above, the first light-shielding film 7 is connected to the constant voltage power supply VSSY on the low potential side of the scanning line driving circuit 104, but may be connected to the constant voltage power supply VDDY on the high potential side. Needless to say, the first light-shielding film 7 may be connected to the constant voltage power supply VSSX on the low potential side of the data line driving circuit 103 or to the constant voltage power supply VDDX on the high potential side. Further, the first power supply line that supplies the counter electrode potential LCCOM from the liquid crystal device substrate 300 to the counter electrode 32 of the counter substrate 31 via the vertical conduction member 31 and the power supply line that supplies the ground potential to each of the drive circuits 103 and 104. The light shielding film 7 may be connected.

さらに、実施の形態1、2などでは、第1の遮光膜7の配線部分を走査線2に沿って延設したが、データ線3に沿って表示領域61の外側に延設してもよい。   Further, in the first and second embodiments, the wiring portion of the first light shielding film 7 extends along the scanning line 2, but it may extend along the data line 3 to the outside of the display area 61. .

本発明を適用した液晶装置の平面図である。It is a top view of the liquid crystal device to which this invention is applied. 図1のH−H′線における断面図である。It is sectional drawing in the HH 'line | wire of FIG. 本発明を適用した液晶装置の液晶装置用基板のブロック図である。It is a block diagram of the board | substrate for liquid crystal devices of the liquid crystal device to which this invention is applied. (A)、(B)はそれぞれ、液晶装置用基板においてマトリクス状に構成されている画素を取り出して示す等価回路図、及び平面図である。(A) and (B) are an equivalent circuit diagram and a plan view, respectively, showing pixels arranged in a matrix in a liquid crystal device substrate. 図4(B)のA−A′線における断面図である。It is sectional drawing in the AA 'line of FIG. 4 (B). 本発明の実施の形態1に係る液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。FIG. 4 is an enlarged plan view showing the periphery of two pixels formed at the outermost part of the display region in the liquid crystal device substrate used in the liquid crystal device according to Embodiment 1 of the present invention. 図6に示す液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。FIG. 7 is an explanatory diagram showing a wiring portion of a first light shielding film formed on the liquid crystal device substrate shown in FIG. 6 and a connection structure between the wiring portion and a constant potential wiring. (A)、(B)はそれぞれ、図6において第1の遮光膜の配線部分と定電位配線との接続部分をB−B’線に沿って切断した断面図、及び遮光膜の配線部分と 定電位配線との接続部分の拡大平面図である。FIGS. 6A and 6B are a cross-sectional view taken along the line BB ′ in FIG. 6 where the wiring portion of the first light shielding film and the constant potential wiring are cut, and the wiring portion of the light shielding film, respectively. It is an enlarged plan view of a connection portion with a constant potential wiring. (A)、(B)はそれぞれ、第1の遮光膜の配線部分と定電位配線との接続部分の変形例1を図6のB−B’線に沿って切断したときに相当する断面図、及び 遮光膜の配線部分と定電位配線との接続部分の拡大平面図である。FIGS. 6A and 6B are cross-sectional views corresponding to a case where Modification 1 of the connection portion between the wiring portion of the first light-shielding film and the constant potential wiring is cut along the line BB ′ in FIG. 6. FIG. 4 is an enlarged plan view of a connection portion between a wiring portion of a light shielding film and a constant potential wiring. (A)、(B)はそれぞれ、第1の遮光膜の配線部分と定電位配線との接続部分の変形例2を図6のB−B’線に沿って切断したときに相当する断面図、及び 遮光膜の配線部分と定電位配線との接続部分の拡大平面図である。FIGS. 6A and 6B are cross-sectional views corresponding to a case where the second modification of the connection portion between the wiring portion of the first light-shielding film and the constant potential wiring is cut along the line BB ′ in FIG. 6. FIG. 4 is an enlarged plan view of a connection portion between a wiring portion of a light shielding film and a constant potential wiring. (A)、(B)はそれぞれ、第1の遮光膜の配線部分と定電位配線との接続部分の変形例3を図6のB−B’線に沿って切断したときに相当する断面図、及び 遮光膜の配線部分と定電位配線との接続部分の拡大平面図である。FIGS. 6A and 6B are cross-sectional views corresponding to a case where modification 3 of the connection portion between the wiring portion of the first light-shielding film and the constant potential wiring is cut along the line BB ′ in FIG. 6. FIG. 4 is an enlarged plan view of a connection portion between a wiring portion of a light shielding film and a constant potential wiring. 本発明の実施の形態1の改良例1に係る液晶装置に用いた液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。Description showing a wiring portion of a first light-shielding film formed on a substrate for a liquid crystal device used in a liquid crystal device according to Modification 1 of Embodiment 1 of the present invention, and a connection structure between the wiring portion and a constant potential wiring FIG. 本発明の実施の形態1の改良例2に係る液晶装置に用いた液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。Description showing a wiring portion of a first light-shielding film formed on a substrate for a liquid crystal device used in a liquid crystal device according to Modification 2 of Embodiment 1 of the present invention, and a connection structure between the wiring portion and a constant potential wiring FIG. 本発明の実施の形態1の改良例3に係る液晶装置に用いた液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。Description showing the wiring portion of the first light-shielding film formed on the liquid crystal device substrate used in the liquid crystal device according to Modification 3 of Embodiment 1 of the present invention, and the connection structure between the wiring portion and the constant potential wiring FIG. 本発明の実施の形態2に係る液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。FIG. 6 is an enlarged plan view showing the periphery of two pixels formed at the outermost portion of a display region in a liquid crystal device substrate used in a liquid crystal device according to Embodiment 2 of the present invention. 図15に示す液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。FIG. 16 is an explanatory diagram showing a wiring portion of a first light shielding film formed on the liquid crystal device substrate shown in FIG. 15 and a connection structure between the wiring portion and a constant potential wiring. 本発明の実施の形態2の改良例1に係る液晶装置に用いた液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。Description showing the wiring portion of the first light-shielding film formed on the liquid crystal device substrate used in the liquid crystal device according to Modification 1 of Embodiment 2 of the present invention, and the connection structure between the wiring portion and the constant potential wiring FIG. 本発明の実施の形態2の改良例2に係る液晶装置に用いた液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。Description showing the wiring portion of the first light-shielding film formed on the liquid crystal device substrate used in the liquid crystal device according to Modification 2 of Embodiment 2 of the present invention, and the connection structure between the wiring portion and the constant potential wiring FIG. 本発明の実施の形態2の改良例3に係る液晶装置に用いた液晶装置用基板に形成された第1の遮光膜の配線部分、及び該配線部分と定電位配線との接続構造を示す説明図である。Description showing the wiring portion of the first light-shielding film formed on the substrate for the liquid crystal device used in the liquid crystal device according to Modification 3 of Embodiment 2 of the present invention, and the connection structure between the wiring portion and the constant potential wiring FIG. 本発明の実施の形態3に係る液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。FIG. 6 is an enlarged plan view showing the periphery of two pixels formed at the endmost part of a display area in a liquid crystal device substrate used in a liquid crystal device according to Embodiment 3 of the present invention. 図20のJ−J′線における断面図である。It is sectional drawing in the JJ 'line | wire of FIG. 本発明の実施の形態4に係る液晶装置に用いた液晶装置用基板において、表示領域の最端部に形成された2つの画素の周辺を拡大して示す平面図である。FIG. 6 is an enlarged plan view showing the periphery of two pixels formed at the endmost part of a display area in a liquid crystal device substrate used in a liquid crystal device according to Embodiment 4 of the present invention. 図22のK−K′線における断面図である。It is sectional drawing in the KK 'line | wire of FIG. 本発明を適用した液晶装置の液晶装置用基板の製造方法を示す工程断面図である。It is process sectional drawing which shows the manufacturing method of the board | substrate for liquid crystal devices of the liquid crystal device to which this invention is applied. 本発明を適用した液晶装置の液晶装置用基板の製造方法において、図24に示す工程以降に行なう各工程の工程断面図である。FIG. 25 is a process cross-sectional view of each step performed after the step shown in FIG. 24 in the method for manufacturing a liquid crystal device substrate of a liquid crystal device to which the present invention is applied. 本発明を適用した液晶装置の液晶装置用基板の製造方法において、図25に示す工程以降に行なう各工程の工程断面図である。FIG. 26 is a process cross-sectional view of each step performed after the step shown in FIG. 25 in the method for manufacturing a substrate for liquid crystal device of the liquid crystal device to which the present invention is applied. 本発明を適用した液晶装置の液晶装置用基板の製造方法において、図26に示す工程以降に行なう各工程の工程断面図である。FIG. 27 is a process cross-sectional view of each step performed after the step shown in FIG. 26 in the method for manufacturing a substrate for liquid crystal device of the liquid crystal device to which the present invention is applied. 本発明を適用した液晶装置の液晶装置用基板の別の製造方法において、図24に示す工程以降に行なう各工程の工程断面図である。FIG. 25 is a process cross-sectional view of each step performed after the step shown in FIG. 24 in another method for manufacturing a substrate for liquid crystal device of the liquid crystal device to which the present invention is applied. 本発明を適用した液晶装置の液晶装置用基板の製造方法において、図28に示す工程以降に行なう各工程の工程断面図である。FIG. 29 is a process cross-sectional view of each step performed after the step shown in FIG. 28 in the method for manufacturing a substrate for liquid crystal device of the liquid crystal device to which the present invention is applied. 本発明を適用した液晶装置の液晶装置用基板の製造方法において、図29に示す工程以降に行なう各工程の工程断面図である。FIG. 30 is a process cross-sectional view of each step performed after the step shown in FIG. 29 in the method for manufacturing a substrate for liquid crystal device of the liquid crystal device to which the present invention is applied. 本発明を適用して好適な液晶装置の周辺駆動回路を構成するシフトレジスタ回路の一例を示した等価回路図である。FIG. 5 is an equivalent circuit diagram showing an example of a shift register circuit that constitutes a peripheral drive circuit of a preferred liquid crystal device to which the present invention is applied. (A)は、本発明を適用して好適な液晶装置の周辺駆動回路を構成するシフトレジスタ回路のレイアウトの一例を示した平面図、(B)は、従来の液晶装置の周駆動回路を構成するシフトレジスタ回路のレイアウトを示した平面図である。(A) is a plan view showing an example of a layout of a shift register circuit constituting a peripheral drive circuit of a liquid crystal device suitable for application of the present invention, and (B) shows a peripheral drive circuit of a conventional liquid crystal device. It is the top view which showed the layout of the shift register circuit to perform. (A)は、本発明を適用して好適な液晶装置の周辺駆動回路を構成するシフトレジスタ回路のレイアウトの一例を示した断面図、(B)は、従来の液晶装置の周辺駆動回路を構成するシフトレジスタ回路のレイアウトを示した断面図である。FIG. 5A is a cross-sectional view showing an example of a layout of a shift register circuit constituting a peripheral drive circuit of a liquid crystal device suitable for application of the present invention, and FIG. 5B shows a peripheral drive circuit of a conventional liquid crystal device. It is sectional drawing which showed the layout of the shift register circuit to perform. 本発明を適用して好適な液晶装置の周辺駆動回路を構成する(A)クロックドインバータ、(B)インバータ、(C)トランスミッションゲートをそれぞれ示した等価回路図である。FIG. 3 is an equivalent circuit diagram showing (A) a clocked inverter, (B) an inverter, and (C) a transmission gate that constitute a peripheral drive circuit of a preferred liquid crystal device to which the present invention is applied. 本発明を適用して好適な液晶装置の周辺駆動回路を構成するインバータ回路のレイアウト例で、(a)平面図、(b)E−E’に沿った断面図である。FIG. 7A is a layout example of an inverter circuit constituting a peripheral drive circuit of a liquid crystal device suitable for application of the present invention, and is a cross-sectional view along (a) a plan view and (b) E-E ′. 本発明を適用して好適な液晶装置の周辺駆動回路を構成するインバータ回路のレイアウト例で、(a)平面図、(b)F−F’に沿った断面図、(c)GーG’に沿った断面図である。FIG. 5 is a layout example of an inverter circuit constituting a peripheral drive circuit of a liquid crystal device suitable for application of the present invention, (a) a plan view, (b) a sectional view along FF ′, and (c) GG ′. FIG. 従来のNチャネル型TFTの及び本発明を適用したNチャネル型TFTの電流−電圧特性図である。It is a current-voltage characteristic diagram of a conventional N-channel TFT and an N-channel TFT to which the present invention is applied. 本発明に係る液晶装置用基板を用いた液晶装置をライトバルブとして応用した投写型表示装置の一例としてのプロジェクターの概略構成図である。1 is a schematic configuration diagram of a projector as an example of a projection display device in which a liquid crystal device using a substrate for a liquid crystal device according to the present invention is applied as a light valve. 本発明に係る液晶装置用基板を用いた液晶装置で対向基板側にマイクロレンズを用いた構成例を示す断面図である。It is sectional drawing which shows the structural example which used the microlens for the opposing board | substrate side with the liquid crystal device using the board | substrate for liquid crystal devices which concerns on this invention.

符号の説明Explanation of symbols

1 半導体層
1a 高濃度ソース領域
1b 高濃度ドレイン領域
1c チャネル領域
1d 低濃度ソース領域
1e 低濃度ドレイン領域
2 走査線
3 データ線(第2の遮光膜)
4 データ線と半導体層のコンタクトホール
5 画素電極(ドレイン電極)と半導体層のコンタクトホール
6 ブラックマトリクス
7 第1の遮光膜
8 定電位配線
9 定電位配線と第1の遮光膜とのコンタクトホール
10 基板
11 第1層間絶縁膜
12 ゲート絶縁膜
13 第2層間絶縁膜
14 画素電極
15 第3層間絶縁膜
16 中継電極(導電膜)
17 導電膜と第1の遮光膜間のコンタクトホール
18 容量配線
19 低濃度リンイオン
20 高濃度リンイオン
21 レジスト
31 対向基板
32 対向電極
33 マイクロレンズ
34 接着剤
35 薄板ガラス
40 配線
41、42 TFTのソースあるいはドレイン電極
43 ゲート電極
44 インバータ回路のゲート信号入力配線
45 インバータ回路のドレイン電極(信号出力配線)
46 Pチャネル型TFT
47 Nチャネル型TFT
48 周辺駆動回路の正電荷配線(VDD)
49 周辺駆動回路の負電荷配線(VSS)
50 P型領域
51 N型領域
52 P型チャネル領域
53 N型チャネル領域
60 見切り用の遮光膜
100 液晶装置
101 データサンプリング回路
102 画素TFT
103 データ線駆動回路
104 走査線駆動回路
105 画素
106 上下導通端子
107 実装端子
108 液晶
109 補助回路
171 スイッチング回路
172、173 信号配線
200 シール材
201 ポリシリコン膜
300 液晶装置用基板
301 アルミニウム膜
370 ランプ
371 放物ミラー
372 熱線カットフィルター
373、375、376 ダイクロイックミラー
374、377 反射ミラー
378 ライトバルブ(青)
379 ライトバルブ(緑)
380 ライトバルブ(赤)
381 赤色反射面
382 青色反射面
383 ダイクロイックプリズム
384 投写レンズ
DESCRIPTION OF SYMBOLS 1 Semiconductor layer 1a High concentration source region 1b High concentration drain region 1c Channel region 1d Low concentration source region 1e Low concentration drain region 2 Scan line 3 Data line (second light shielding film)
4 Data line and semiconductor layer contact hole 5 Pixel electrode (drain electrode) and semiconductor layer contact hole 6 Black matrix 7 First light shielding film 8 Constant potential wiring 9 Contact hole 10 between constant potential wiring and first light shielding film Substrate 11 First interlayer insulating film 12 Gate insulating film 13 Second interlayer insulating film 14 Pixel electrode 15 Third interlayer insulating film 16 Relay electrode (conductive film)
17 Contact hole 18 between conductive film and first light shielding film Capacitance wiring 19 Low concentration phosphorus ion 20 High concentration phosphorus ion 21 Resist 31 Counter substrate 32 Counter electrode 33 Micro lens 34 Adhesive 35 Thin glass 40 Wiring 41, 42 Source of TFT or Drain electrode 43 Gate electrode 44 Inverter circuit gate signal input wiring 45 Inverter circuit drain electrode (signal output wiring)
46 P-channel TFT
47 N-channel TFT
48 Positive charge wiring (VDD) of peripheral drive circuit
49 Peripheral drive circuit negative charge wiring (VSS)
50 P-type region 51 N-type region 52 P-type channel region 53 N-type channel region 60 Light shielding film 100 for parting off Liquid crystal device 101 Data sampling circuit 102 Pixel TFT
103 Data line driving circuit 104 Scanning line driving circuit 105 Pixel 106 Vertical conduction terminal 107 Mounting terminal 108 Liquid crystal 109 Auxiliary circuit 171 Switching circuit 172, 173 Signal wiring 200 Seal material 201 Polysilicon film 300 Liquid crystal device substrate 301 Aluminum film 370 Lamp 371 Parabolic mirror 372 Heat ray cut filter 373, 375, 376 Dichroic mirror 374, 377 Reflection mirror 378 Light valve (blue)
379 Light valve (green)
380 Light valve (red)
381 Red reflecting surface 382 Blue reflecting surface 383 Dichroic prism 384 Projection lens

Claims (5)

複数のデータ線及び複数の走査線によって画素がマトリクス状に構成された表示領域と、該表示領域より外周側で前記データ線及び前記走査線の少なくとも一方に接続された周辺駆動回路と、前記データ線及び走査線に対応して設けられた複数の薄膜トランジスタとを具備する液晶装置用基板と、該液晶装置用基板と対向基板との間に挟まれた液晶と、前記液晶装置用基板と前記対向基板とを貼り合せるシール材とを有する液晶装置において、
前記対向基板に、前記表示領域の外側縁に沿って形成され、前記表示領域を規定する周辺見切り用の遮光膜と、
前記液晶装置用基板に、前記薄膜トランジスタのチャネル部分を遮光し、前記周辺見切り用の遮光膜の領域下まで延設される支線と、前記周辺見切り用の遮光膜の領域下で前記表示領域の辺に沿うように形成され前記支線と電気的に接続される幹線とを有する遮光性の容量配線と備えることを特徴とする液晶装置。
A display area in which pixels are configured in a matrix by a plurality of data lines and a plurality of scanning lines; a peripheral drive circuit connected to at least one of the data lines and the scanning lines on the outer peripheral side of the display area; and the data A liquid crystal device substrate comprising a plurality of thin film transistors provided corresponding to lines and scanning lines, a liquid crystal sandwiched between the liquid crystal device substrate and a counter substrate, and the liquid crystal device substrate and the counter In a liquid crystal device having a sealing material for bonding a substrate,
A light-shielding film for parting around the periphery of the counter substrate, which is formed along the outer edge of the display region and defines the display region;
The liquid crystal device substrate is shielded from the channel portion of the thin film transistor and extends to a lower part of the peripheral parting light shielding film, and a side of the display region under the peripheral parting light shielding film. A liquid crystal device comprising: a light-shielding capacitive wiring having a trunk line formed so as to extend along the branch line and electrically connected to the branch line.
前記支線は、前記走査線及び前記データ線に沿って延設されていることを特徴とする請求項1記載の液晶装置。   The liquid crystal device according to claim 1, wherein the branch line extends along the scanning line and the data line. 前記容量配線と前記薄膜トランジスタのドレイン領域とで蓄積容量を構成することを特徴とする請求項1または2に記載の液晶装置。   3. The liquid crystal device according to claim 1, wherein the capacitor wiring and the drain region of the thin film transistor constitute a storage capacitor. 前記周辺見切り用の遮光膜は、前記シール材の内側の領域で、かつ前記表示領域の外側縁に沿って形成されることを特徴とする請求項1乃至3のいずれか一項に記載の液晶装置。   4. The liquid crystal according to claim 1, wherein the peripheral parting light-shielding film is formed in an inner region of the sealant and along an outer edge of the display region. 5. apparatus. 請求項1ないし4のいずれかに記載の液晶装置を備える投写型表示装置であって、光源からの光を前記液晶装置で変調し、該変調した光を投写光学手段によって拡大投写することを特徴とする投写型表示装置。
5. A projection display device comprising the liquid crystal device according to claim 1, wherein light from a light source is modulated by the liquid crystal device, and the modulated light is enlarged and projected by projection optical means. Projection display device.
JP2004111240A 1997-02-27 2004-04-05 Liquid crystal device and projection display device Expired - Lifetime JP3674631B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004111240A JP3674631B2 (en) 1997-02-27 2004-04-05 Liquid crystal device and projection display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP4437897 1997-02-27
JP2004111240A JP3674631B2 (en) 1997-02-27 2004-04-05 Liquid crystal device and projection display device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP30125197A Division JP3716580B2 (en) 1997-02-27 1997-10-31 Liquid crystal device and manufacturing method thereof, and projection display device

Publications (2)

Publication Number Publication Date
JP2004258671A JP2004258671A (en) 2004-09-16
JP3674631B2 true JP3674631B2 (en) 2005-07-20

Family

ID=33133226

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004111240A Expired - Lifetime JP3674631B2 (en) 1997-02-27 2004-04-05 Liquid crystal device and projection display device

Country Status (1)

Country Link
JP (1) JP3674631B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2392963A4 (en) * 2009-01-27 2012-07-04 Sharp Kk Liquid crystal display device
JP7148008B2 (en) * 2021-11-26 2022-10-05 セイコーエプソン株式会社 electro-optical device, electronic equipment

Also Published As

Publication number Publication date
JP2004258671A (en) 2004-09-16

Similar Documents

Publication Publication Date Title
JP3716580B2 (en) Liquid crystal device and manufacturing method thereof, and projection display device
JP3376584B2 (en) Liquid crystal device substrate, liquid crystal device and projection display device
US6605827B2 (en) Electrooptical substrate device and manufacturing method for same, electrooptical apparatus, electronic apparatus and manufacturing method for a substrate device
KR100449795B1 (en) Substrate device and method of manufacturing same, electro-optical device and method of manufacturing same, and electronic device
JP3575402B2 (en) Electro-optical device manufacturing method, electro-optical device, and electronic apparatus
JP4144183B2 (en) Electro-optical device, manufacturing method thereof, and projection display device
JP2005260145A (en) Electro-optical device and manufacturing method thereof, and electronic apparatus
JP2002158360A (en) Electrooptic device and its manufacturing method
JP3551778B2 (en) Electro-optical device, substrate for electro-optical device, method of manufacturing electro-optical device, and electronic apparatus
JP4023522B2 (en) Electro-optical device and projector
KR20040055688A (en) Manufacturing method for electrooptical substrate, electrooptical apparatus, and manufacturing method for same
JP3719430B2 (en) Substrate for liquid crystal device, liquid crystal device, and projection display device
JP3570410B2 (en) Liquid crystal device substrate, liquid crystal device and projection display device
JP3674631B2 (en) Liquid crystal device and projection display device
JP2001265255A6 (en) Electro-optical device and manufacturing method thereof
JP2006253173A (en) Electrooptical device and manufacturing method thereof, and electronic equipment
JPH10189979A (en) Manufacture of thin-film transistor and thin-film transistor
JP4462128B2 (en) ELECTRO-OPTICAL DEVICE, MANUFACTURING METHOD THEREOF, AND ELECTRONIC DEVICE
JP3767204B2 (en) Electro-optic device
JP2004054281A (en) Electro-optic device and electronic device
JP4400239B2 (en) Electro-optical device and electronic apparatus
JP2004126554A (en) Opto-electronic panel and electronic equipment
JP2001330861A (en) Electrooptical device
JP3733970B2 (en) Electro-optical device and electronic apparatus
JP3733970B6 (en) Electro-optical device and electronic apparatus

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041005

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041203

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050405

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20050418

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090513

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100513

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110513

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120513

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130513

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140513

Year of fee payment: 9

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

EXPY Cancellation because of completion of term