JPH10124011A - 液晶表示装置及び液晶駆動方法 - Google Patents

液晶表示装置及び液晶駆動方法

Info

Publication number
JPH10124011A
JPH10124011A JP28076196A JP28076196A JPH10124011A JP H10124011 A JPH10124011 A JP H10124011A JP 28076196 A JP28076196 A JP 28076196A JP 28076196 A JP28076196 A JP 28076196A JP H10124011 A JPH10124011 A JP H10124011A
Authority
JP
Japan
Prior art keywords
scanning
signal
timing
lines
liquid crystal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Abandoned
Application number
JP28076196A
Other languages
English (en)
Inventor
Yuichi Konishi
雄一 小西
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP28076196A priority Critical patent/JPH10124011A/ja
Publication of JPH10124011A publication Critical patent/JPH10124011A/ja
Abandoned legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 本発明は、マトリクス型液晶表示パネルにお
いて走査線間引き処理を行う際の共通電極駆動信号VC
OMの極性反転をDC成分が偏らないように駆動制御す
るとともに、その共通電極駆動信号VCOMと極性反転
信号FRPの表示しない部分を除いて1/2H毎に極性
が反転するようにして、フリッカの発生を低減する液晶
表示装置及び液晶駆動方法を提供することである。 【解決手段】 駆動制御回路200の動作により、
(c)共通電極駆動信号VCOM″と(d)極性反転信
号FRP″では、図中の斜線で示す各部分が間引かれ
て、映像信号が4走査ラインに1走査ラインの割合で間
引かれて、1/4の走査ライン間隔で間引かれた映像が
表示される。(c)共通電極駆動信号VCOM″と
(d)極性反転信号FRP″に注目すると、斜線で示す
間引かれる部分に対して、その間引きが行われる前後の
極性が反転して、同一極性が続くことがなくなってフリ
ッカの発生を低減することができる。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、液晶表示装置及び
液晶駆動方法に係り、詳細には、クロストークの発生を
防止する走査間引き駆動制御機能を備える液晶表示装置
及び液晶駆動方法に関する。
【0002】
【従来の技術】従来の液晶テレビにおいて利用される液
晶駆動回路の駆動例としては、例えば、図7に示すよう
なTFT液晶パネル駆動回路から出力される各駆動制御
信号((a)はゲートクロック信号GPCK、(b)は
ゲートリセット信号GRES、(c)は共通電極駆動信
号VCOM、(d)は極性反転信号FRP)がある。こ
の各駆動制御信号により、TFT液晶パネルの走査電極
及び信号電極を入力映像信号に応じて交流駆動制御して
映像を表示している。
【0003】また、その液晶テレビにおいて、表示画面
のアスペクト比と異なるアスペクト比の映像を表示しよ
うとする場合、例えば、アスペクト比3:4の表示画面
の中央にアスペクト比9:16の映像を表示しようとす
る場合は、その映像信号を4走査ライン(水平走査線)
に1走査ラインの割合で間引いて(1/4間引き、3/
4表示)表示すれば、歪みなく表示することができる。
【0004】このような映像信号の1/4間引き処理を
実現する液晶駆動回路における駆動制御例としては、例
えば、図8に示すように、(a)のゲートクロック信号
GPCK´と(b)のゲートリセット信号GRES´を
4回に1回停止させることにより、同図(c)の共通電
極駆動信号VCOM´及び(d)の極性反転信号FRP
´の斜線で示す各部分を間引いて、映像信号を4走査ラ
イン(水平走査線)に1走査ラインの割合で間引いてい
る。
【0005】この図8に示す(a)のゲートクロック信
号GPCK´及び(b)のゲートリセット信号GRES
´を生成するゲート駆動制御回路30の回路構成を図9
に示す。
【0006】この図9に示すゲート駆動制御回路30
は、インバータINV1、INV2、フリップフロップ
回路FF1、FF2、AND回路A1及びラッチ回路R
1により構成されて、外部の図示しないコントローラか
ら入力される基本クロック信号CP2Bを分周してゲー
トクロック信号GPCK及びゲートリセット信号GRE
Sを停止させるタイミングを設定する停止タイミング設
定信号TSを生成して出力する分周回路31と、この分
周回路31から入力される停止タイミング設定信号TS
により外部の図示しないコントローラから入力されるゲ
ートクロック信号GPCKを、上記図8(a)に示した
ように4回に1回停止するゲートクロック信号GPCK
´を生成して出力するAND回路32と、分周回路31
により生成される停止タイミング設定信号TSを、外部
の図示しないコントローラからインバータ33を介して
反転入力される基本クロック信号CP2Bのタイミング
でラッチして出力するラッチ回路34と、このラッチ回
路34から入力される停止タイミング設定信号TSによ
り外部の図示しないコントローラから入力されるゲート
リセット信号GRESを、上記図8(b)に示したよう
に4回に1回停止するゲートリセット信号GRES´を
生成して出力するAND回路35と、から構成されてい
る。
【0007】また、上記図8に示した1/4走査間引き
処理では偶数本毎の走査間引き処理であったが、奇数報
毎の走査間引き処理も考えられる。例えば、図10に示
すように、(a)のゲートクロック信号GPCK´と
(b)のゲートリセット信号GRES´を5回に1回停
止させることにより、同図(c)の共通電極駆動信号V
COM´及び(d)の極性反転信号FRP´の斜線で示
す各部分を間引いて、映像信号を5走査ライン(水平走
査線)に1走査ラインの割合で間引いている。
【0008】この図10に示す(a)のゲートクロック
信号GPCK´及び(b)のゲートリセット信号GRE
S´を生成するゲート駆動制御回路40の回路構成を図
11に示す。
【0009】この図11に示すゲート駆動制御回路40
は、インバータINV1、INV2、フリップフロップ
回路FF1〜FF3及びラッチ回路R1により構成され
て、外部の図示しないコントローラから入力される基本
クロック信号CP2Bを分周してゲートクロック信号G
PCKを停止させるタイミングを設定する停止タイミン
グ設定信号TGを生成して出力する分周回路41と、こ
の分周回路41から入力される停止タイミング設定信号
TGと、外部の図示しないコントローラから入力される
ゲートクロック信号GPCKの論理積を取って、上記図
10(a)に示したように5回に1回停止するゲートク
ロック信号GPCK´を生成して出力するAND回路4
2と、分周回路41により生成される停止タイミング設
定信号TGを、外部の図示しないコントローラからイン
バータ43を介して反転入力される基本クロック信号C
P2Bのタイミングでラッチして、ゲートリセット信号
GRESを停止させるタイミングを設定する停止タイミ
ング設定信号TSを生成して出力するラッチ回路44
と、このラッチ回路44から入力される停止タイミング
設定信号TSと、外部の図示しないコントローラから入
力されるゲートリセット信号GRESとの論理積を取っ
て、上記図10(b)に示したように5回に1回停止す
るゲートリセット信号GRES´を生成して出力するA
ND回路45と、フリップフロップ回路FF4、ラッチ
回路R2、XOR回路OR1及びインバータINV3に
より構成され、分周回路41内のフリップフロップ回路
FF1〜FF3により生成される分周信号をさらに分周
し、この分周信号を外部の図示しないコントローラから
入力される極性反転信号FRPの極性反転タイミングで
ラッチして、このラッチ信号とその極性反転信号FRP
との論理積を取って、図10(d)に示したような極性
反転信号FRP′を出力するとともに、その極性反転信
号FRP′をインバータINV3により反転して図10
(c)に示したような共通電極駆動信号VCOM′を出
力するFRP′・VCOM′生成回路46と、から構成
されている。
【0010】
【発明が解決しようとする課題】しかしながら、このよ
うな従来の上記図8に示した1/4走査線偶数本毎の走
査間引き処理にあっては、その1/4の間引きタイミン
グで図8(c)に示す共通電極駆動信号VCOM′の斜
線で示す表示しない部分が印加されないと、その間引き
前の電位と間引き後の電位が同電位となって同極性が続
くようになるため、すなわち、1/2H毎の極性反転し
ない同極性電位が、4回に1回の割合で発生してフリッ
カが発生して表示画質を低下させるという問題があっ
た。
【0011】また、上記図10に示した1/5走査線奇
数本毎の走査線間引き処理にあっては、その1/5の間
引きタイミングで図10(c)に示す共通電極駆動信号
VCOM′の斜線で示す表示しない部分を除いて1/2
H毎に極性反転しているが、全走査期間に亘って共通電
極信号VCOM′の極性反転によるDC成分の傾向を見
ると、“+”と“−”に偏っており、やはりフリッカが
発生して、表示画質を低下させるという問題があった。
【0012】本発明の課題は、TFT液晶パネル等のマ
トリクス型液晶表示パネルにおいて走査線間引き処理を
行う際の共通電極駆動信号VCOMの極性反転状態をD
C成分が偏らないように駆動制御するとともに、走査線
間引き処理において共通電極駆動信号VCOMと極性反
転信号FRPの表示しない部分を除いて1/2H毎に極
性が反転するように駆動制御して、フリッカの発生を低
減する液晶表示装置及び液晶駆動方法を提供することで
ある。
【0013】
【課題を解決するための手段】請求項1記載の発明は、
複数の信号線と複数の走査線をマトリクス状に配設し、
これらの信号線と走査線の各交点に表示素子を接続した
液晶パネルと、映像入力信号に応じた走査タイミングで
前記複数の走査線を走査し、当該走査に際して所定走査
線数毎に1走査ラインの割合で映像入力信号を間引く走
査手段と、前記各信号線に入力される映像入力信号を、
前記走査手段の走査タイミングに応じて正と負に交互に
極性反転しながら前記各表示素子を交流駆動する映像駆
動手段と、を備えた液晶表示装置において、前記映像駆
動手段は、前記走査手段により走査ラインが間引かれる
間引きタイミングの前後のタイミングで、前記映像入力
信号が正と負に交互に極性反転するように極性反転タイ
ミングを設定して、前記各表示素子を交流駆動するよう
にしたことを特徴としている。
【0014】この請求項1記載の発明の液晶表示装置に
よれば、複数の信号線と複数の走査線をマトリクス状に
配設し、これらの信号線と走査線の各交点に表示素子を
接続した液晶パネルと、映像入力信号に応じた走査タイ
ミングで前記複数の走査線を走査し、当該走査に際して
所定走査線数毎に1走査ラインの割合で映像入力信号を
間引く走査手段と、前記各信号線に入力される映像入力
信号を、前記走査手段の走査タイミングに応じて正と負
に交互に極性反転しながら前記各表示素子を交流駆動す
る映像駆動手段と、を備えた液晶表示装置において、前
記映像駆動手段では、前記走査手段により走査ラインが
間引かれる間引きタイミングの前後のタイミングで、前
記映像入力信号が正と負に交互に極性反転するように極
性反転タイミングが設定されて、前記各表示素子の交流
駆動が行われる。
【0015】請求項3記載の発明は、複数の信号線と複
数の走査線をマトリクス状に配設し、これらの信号線と
走査線の各交点に表示素子を接続し、映像入力信号に応
じた走査タイミングで前記複数の走査線を走査し、当該
走査に際して所定走査線数毎に1走査ラインの割合で映
像入力信号を間引き、前記各信号線に入力される映像入
力信号を、前記走査手段の走査タイミングに応じて正と
負に交互に極性反転しながら前記各表示素子を交流駆動
する液晶駆動方法において、前記走査ラインが間引かれ
る間引きタイミングの前後のタイミングで、前記映像入
力信号が正と負に交互に極性反転するように極性反転タ
イミングを設定して、前記各表示素子を交流駆動するよ
うにしたことを特徴としている。
【0016】この請求項3記載の発明の液晶駆動方法に
よれば、複数の信号線と複数の走査線をマトリクス状に
配設し、これらの信号線と走査線の各交点に表示素子を
接続し、映像入力信号に応じた走査タイミングで前記複
数の走査線を走査し、当該走査に際して所定走査線数毎
に1走査ラインの割合で映像入力信号を間引き、前記各
信号線に入力される映像入力信号を、前記走査手段の走
査タイミングに応じて正と負に交互に極性反転しながら
前記各表示素子を交流駆動する液晶駆動方法において、
前記走査ラインが間引かれる間引きタイミングの前後の
タイミングで、前記映像入力信号が正と負に交互に極性
反転するように極性反転タイミングが設定されて、前記
各表示素子が交流駆動される。
【0017】したがって、その映像入力信号の間引きが
行われる前後で極性が反転するため、従来の映像入力信
号の間引きのタイミングで同一極性が続くことがなくな
って、フリッカの発生を低減することができる。その結
果、液晶表示装置に表示される映像の画質を向上するこ
とができる。
【0018】請求項2記載の発明は、複数の信号線と複
数の走査線をマトリクス状に配設し、これらの信号線と
走査線の各交点に表示素子を接続した液晶パネルと、映
像入力信号に応じた走査タイミングで前記複数の走査線
を走査し、当該走査に際して所定走査線数毎に1走査ラ
インの割合で映像入力信号を間引く走査手段と、前記各
信号線に入力される映像入力信号を、前記走査手段の走
査タイミングに応じて正と負に交互に極性反転しながら
前記各表示素子を交流駆動する映像駆動手段と、を備え
た液晶表示装置において、前記映像駆動手段は、前記走
査手段により走査ラインが間引かれる間引きタイミング
の前後のタイミングで、前記映像入力信号が正と負に交
互に極性反転するように極性反転タイミングを設定する
とともに、当該極性反転タイミングにおける正と負の発
生数が所定走査期間において同一となるようにして、前
記各表示素子を交流駆動するようにしたことを特徴とし
ている。
【0019】この請求項2記載の発明の液晶表示装置に
よれば、複数の信号線と複数の走査線をマトリクス状に
配設し、これらの信号線と走査線の各交点に表示素子を
接続した液晶パネルと、映像入力信号に応じた走査タイ
ミングで前記複数の走査線を走査し、当該走査に際して
所定走査線数毎に1走査ラインの割合で映像入力信号を
間引く走査手段と、前記各信号線に入力される映像入力
信号を、前記走査手段の走査タイミングに応じて正と負
に交互に極性反転しながら前記各表示素子を交流駆動す
る映像駆動手段と、を備えた液晶表示装置において、前
記映像駆動手段では、前記走査手段により走査ラインが
間引かれる間引きタイミングの前後のタイミングで、前
記映像入力信号が正と負に交互に極性反転するように極
性反転タイミングが設定されるとともに、当該極性反転
タイミングにおける正と負の発生数が所定走査期間にお
いて同一となるようにされて、前記各表示素子が交流駆
動される。
【0020】請求項4記載の発明は、複数の信号線と複
数の走査線をマトリクス状に配設し、これらの信号線と
走査線の各交点に表示素子を接続し、映像入力信号に応
じた走査タイミングで前記複数の走査線を走査し、当該
走査に際して所定走査線数毎に1走査ラインの割合で映
像入力信号を間引き、前記各信号線に入力される映像入
力信号を、前記走査手段の走査タイミングに応じて正と
負に交互に極性反転しながら前記各表示素子を交流駆動
する液晶駆動方法において、前記走査ラインが間引かれ
る間引きタイミングの前後のタイミングで、前記映像入
力信号が正と負に交互に極性反転するように極性反転タ
イミングを設定するとともに、当該極性反転タイミング
における正と負の発生数が所定走査期間において同一と
なるようにして、前記各表示素子を交流駆動するように
したことを特徴としている。
【0021】この請求項4記載の発明の液晶駆動方法に
よれば、複数の信号線と複数の走査線をマトリクス状に
配設し、これらの信号線と走査線の各交点に表示素子を
接続し、映像入力信号に応じた走査タイミングで前記複
数の走査線を走査し、当該走査に際して所定走査線数毎
に1走査ラインの割合で映像入力信号を間引き、前記各
信号線に入力される映像入力信号を、前記走査手段の走
査タイミングに応じて正と負に交互に極性反転しながら
前記各表示素子を交流駆動する液晶駆動方法において、
前記走査ラインが間引かれる間引きタイミングの前後の
タイミングで、前記映像入力信号が正と負に交互に極性
反転するように極性反転タイミングが設定されるととも
に、当該極性反転タイミングにおける正と負の発生数が
所定走査期間において同一となるようにされて、前記各
表示素子が交流駆動される。
【0022】したがって、その映像入力信号の間引きが
行われる前後で極性が反転するため、従来の映像入力信
号の間引きのタイミングで同一極性が続くことがなくな
るとともに、その各極性反転における“+”と“−”の
発生数が偏らないため、フリッカの発生を低減すること
ができる。その結果、液晶表示装置に表示される映像の
画質を向上することができる。
【0023】
【発明の実施の形態】以下、図を参照して本発明の実施
の形態を詳細に説明する。
【0024】(第1の実施の形態)図1〜図3は、本発
明を適用した液晶表示装置の第1の実施の形態を示す図
である。
【0025】まず、構成を説明する。
【0026】図1は、本第1の実施の形態の液晶表示装
置1の要部構成を示すブロック図である。この図1にお
いて、液晶表示装置1は、コントローラ2、TFT液晶
インターフェース3、ソースドライバ4、ゲートドライ
バ5及びTFTLCDパネル6により構成されている。
【0027】コントローラ2はソースドライバ4及びゲ
ートドライバ5を駆動制御するCPU( Central Proces
sing Unit ) 等から構成され、電源投入後に液晶表示開
始が指示されると、図外の図示しないクロック生成回路
から入力される基本クロック信号CP2Bに基づいてソ
ースドライバ4及びゲートドライバ5を制御する各種タ
イミング制御信号として、ゲートクロックGPCK″信
号、ゲートリセット信号GRES″、共通電極駆動信号
VCOM″及び極性反転信号FRP″等を生成してソー
スドライバ4及びゲートドライバ5に出力するととも
に、図外の図示しないインターフェースブロックから入
力される映像入力信号をTFT液晶インターフェース3
に出力する。
【0028】そして、コントローラ2は、ゲートドライ
バ5における1フレーム内の1フィールド毎の走査電極
の順次走査タイミングを制御するとともに、図外の図示
しないインターフェースブロックから入力される映像入
力信号を、TFT液晶インターフェース3により極性反
転させてソースドライバ4に入力して、ソースドライバ
4における1フレーム内の1フィールド毎の信号電極の
駆動電圧のサンプリングタイミングを制御する。
【0029】また、コントローラ2は、後述するゲート
クロックGPCK″信号、ゲートリセット信号GRE
S″、共通電極駆動信号VCOM″及び極性反転信号F
RP″を生成する図2に示す駆動制御回路200を内蔵
する。図2において、駆動制御回路200は、分周回路
201、AND回路202、インバータ203、ラッチ
回路204、AND回路205及びVCOM″・FR
P″生成回路206により構成されている。
【0030】分周回路201は、外部の図示しないクロ
ック生成回路から入力される基本クロック信号CP2B
を反転してフリップフロップFF1に出力するインバー
タINV1と、このインバータINV1から反転して入
力される基本クロック信号を分周して分周信号をラッチ
回路R1に出力するフリップフロップ回路FF1、FF
2及びAND回路A1と、このAND回路A1から入力
される分周信号を基本クロック信号CP2Bのクロック
タイミングでラッチして、ゲートクロック信号GPCK
を停止させるタイミングを設定する停止タイミング設定
信号TGを生成してインバータINV2に出力するラッ
チ回路R1と、このラッチ回路R1から入力される停止
タイミング設定信号TGを反転してAND回路202と
ラッチ回路204に出力するインバータINV2と、か
ら構成されている。
【0031】AND回路202は、分周回路201から
入力される停止タイミング設定信号TGと、外部の図示
しない駆動信号生成回路から入力されるゲートクロック
信号GPCKとの論理積を取って、4回に1回間引くタ
イミングのゲートクロック信号GPCK″を生成してゲ
ートドライバ5に出力する。
【0032】ラッチ回路204は、インバータ203に
より反転入力される基本クロック信号CP2Bのタイミ
ングで、分周回路201から入力される停止タイミング
設定信号TGをラッチして、ゲートリセット信号GRE
Sを停止させるタイミングを設定する停止タイミング設
定信号TSとしてAND回路205に出力する。
【0033】AND回路205は、ラッチ回路204か
ら入力される停止タイミング設定信号TSと、外部の図
示しない駆動信号生成回路から入力されるゲートリセッ
ト信号GRESとの論理積を取って、4回に1回間引く
タイミングのゲートリセット信号GRES″を生成して
ゲートドライバ5に出力する。
【0034】VCOM″・FRP″生成回路206は、
分周回路201から入力される停止タイミング設定信号
TGをさらに分周し、この分周信号をラッチ回路R2に
出力するフリップフロップ回路FF4と、このフリップ
フロップ回路FF4から入力される分周信号を、外部の
図示しない駆動信号生成回路から入力される共通電極駆
動信号VCOMのタイミングでラッチしてXOR回路R
O1に出力するラッチ回路R2と、このラッチ回路R2
から入力される分周信号と、外部の図示しない駆動信号
生成回路から入力される極性反転信号FRPとの排他的
論理和を取って、後述する図3(d)に示す形態の極性
反転信号FRP″を生成してインバータINV3とTF
T液晶インターフェース3に出力するXOR回路RO1
と、このXOR回路RO1から入力される極性反転信号
FRP″を反転して後述する図3(c)に示す形態の共
通電極駆動信号VCOM″をソースドライバ4に出力す
るインバータINV3と、から構成されている。
【0035】また、図1においてTFT液晶インターフ
ェース3は、コントローラ2から入力される映像入力信
号を、コントローラ2から入力される極性反転信号FR
P″により極性反転してソースドライバ4に出力する。
【0036】ソースドライバ4は、コントローラ2から
入力される信号電極駆動制御信号の制御タイミングによ
りTFTLCDパネル6内の所定数の信号電極を順次選
択駆動するとともに、コントローラ2から入力される共
通電極駆動信号VCOM″によりTFTLCDパネル6
内のTFTの共通電極を交流駆動し、TFT液晶インタ
ーフェース3から反転入力される映像入力信号を、順次
選択した信号電極に転送して各TFTに接続された液晶
表示素子に映像信号に応じた電荷を蓄積させて、映像を
表示する。
【0037】ゲートドライバ5は、コントローラ2から
入力されるゲートクロック信号GPCK″及びゲートリ
セット信号GRES″の制御タイミングによりTFTL
CDパネル6内の走査電極を順次走査して駆動する。
【0038】TFTLCDパネル6は、一対の透明ガラ
ス基板間に液晶が封入され、この一対の透明ガラス基板
の相対向する面に複数の走査線と信号線がマトリックス
状に形成されて、走査線と信号線との各交点にはTFT
(Thin Film Transistor)が接続され、その各TFTの
ドレイン電極(共通電極)には液晶からなる表示素子と
補助容量Csgが形成されおり、上記ソースドライバ4
及びゲートドライバ5による駆動制御により順次走査線
及び信号線が選択駆動されるとともに、ドレイン電極
(共通電極)が交流駆動されて、順次選択された交点の
液晶に映像入力信号に基づくが電荷が蓄積され、映像入
力信号に基づく文字やイメージが表示される。
【0039】次に、本第1の実施の形態の動作を説明す
る。
【0040】本第1の実施の形態の液晶表示装置1で
は、コントローラ2による駆動制御により1/4走査線
間引き処理を実行するものとする。
【0041】この1/4走査線間引き処理を実行する際
の上記コントローラ2に内蔵された駆動制御回路200
における動作について図3に示すタイミングチャートを
参照して説明する。
【0042】図3において、(a)はゲートクロック信
号GPCK″、(b)はゲートリセット信号GRE
S″、(c)は共通電極駆動信号VCOM″、(d)は
極性反転信号FRP″である。
【0043】図2の駆動制御回路200において、分周
回路201に外部の図示しないクロック生成回路から基
本クロック信号CP2Bが入力されると、インバータI
NV1により反転されてフリップフロップ回路FF1に
入力される。この反転入力された基本クロック信号CP
2Bは、フリップフロップ回路FFR1、FFR2及び
AND回路A1により分周されて分周信号としてラッチ
回路R1に出力される。
【0044】そして、ラッチ回路R1では、AND回路
A1から入力される分周信号が、クロック端子CKに入
力される基本クロック信号CP2Bのクロックタイミン
グでラッチされて、ゲートクロック信号GPCKを停止
させるタイミングを設定する停止タイミング設定信号T
GとしててインバータINV2に出力され、インバータ
INV2により反転されてAND回路202に出力され
る。
【0045】このAND回路202では、分周回路20
1から入力される停止タイミング設定信号TGと、外部
の図示しない駆動信号生成回路から入力されるゲートク
ロック信号GPCKとの論理積が取られて、図3(a)
に示す4回に1回間引くタイミングのゲートクロック信
号GPCK″が生成されてゲートドライバ5に出力され
る。
【0046】また、ラッチ回路204では、分周回路2
01から入力される停止タイミング設定信号TGが、ク
ロック端子CKにインバータ203により反転されて入
力される基本クロック信号CP2Bのクロックタイミン
グでラッチされて、ゲートリセット信号GRESを停止
させるタイミングを設定する停止タイミング設定信号T
SとしてAND回路205に出力される。
【0047】そして、AND回路205では、ラッチ回
路204から入力される停止タイミング設定信号TS
と、外部の図示しない駆動信号生成回路から入力される
ゲートクロック信号GPCKとの論理積が取られて、図
3(b)に示す4回に1回間引くタイミングのゲートリ
セット信号GRES″が生成されてゲートドライバ5に
出力される。
【0048】さらに、VCOM″・FRP″生成回路2
06では、フリップフロップ回路FF4に分周回路20
1から停止タイミング設定信号TGが入力されるされる
と、をさらに分周されて分周信号が生成されてラッチ回
路R2に出力される。このラッチ回路R2では、フリッ
プフロップ回路FF4から入力される分周信号が、外部
の図示しない駆動信号生成回路から入力される共通電極
駆動信号VCOMのタイミングでラッチされてXOR回
路RO1に出力される。XOR回路RO1では、このラ
ッチ回路R2から入力される分周信号と、外部の図示し
ない駆動信号生成回路から入力される極性反転信号FR
Pとの排他的論理和が取られて、図3(d)に示す極性
反転信号FRP″が生成されてインバータINV3とT
FT液晶インターフェース3に出力される。
【0049】インバータINV3では、このXOR回路
RO1から入力される極性反転信号FRP″が反転され
て図3(c)に示す共通電極駆動信号VCOM″として
ソースドライバ4に出力される。
【0050】以上の駆動制御回路200の動作により、
図3(c)の共通電極駆動信号VCOM″と同図(d)
の極性反転信号FRP″では、図中の斜線で示す各部分
が間引かれて、映像信号が4走査ライン(水平走査線)
に1走査ラインの割合で間引かれて、TFTLCDパネ
ル6には1/4の走査ライン間隔で間引かれた映像が表
示される。
【0051】ここで図3(c)の共通電極駆動信号VC
OM″及び同図(d)の極性反転信号FRP″に注目す
ると、斜線で示す間引かれる部分に対して、その間引き
が行われる前後の極性が反転しており、上記従来の図8
(c)、(d)に示した共通電極駆動信号VCOM′、
極性反転信号FRPように同一極性が続くことがなくな
って、フリッカの発生を低減することができる。
【0052】その結果、液晶表示装置1のTFTLCD
パネル6に表示される映像の画質を向上することができ
る。
【0053】なお、上記第1の実施の形態では、走査ラ
インの間引きタイミングを1/4走査間隔とした場合を
説明したが、その走査ラインの間引きタイミングが、1
/6走査間隔あるいは1/8走査間隔でも、上記図3
(c)の形態の共通電極駆動信号VCOM″及び同図
(d)の形態の極性反転信号FRP″を、その走査間引
き間隔に合わせて生成することにより、同様に同一極性
が続くことを回避することができる。
【0054】すなわち、走査線を偶数本間隔で間引く場
合に、本第1の実施の形態の上記図3(c)の形態の共
通電極駆動信号VCOM″及び同図(d)の形態の極性
反転信号FRP″を、その偶数本の走査間引き間隔に合
わせて生成することにより、同様に同一極性が続くこと
を回避することができる。
【0055】(第2の実施の形態)図4〜図6は、本発
明を適用した液晶表示装置の第2の実施の形態を示す図
である。
【0056】まず、構成を説明する。
【0057】図4は、本第2の実施の形態の液晶表示装
置20の要部構成を示すブロック図である。この図4に
おいて、液晶表示装置20は、コントローラ21、TF
T液晶インターフェース22、ソースドライバ23、ゲ
ートドライバ24及びTFTLCDパネル25により構
成されている。
【0058】コントローラ21はソースドライバ23及
びゲートドライバ24を駆動制御するCPU( Central
Processing Unit ) 等から構成され、電源投入後に液晶
表示開始が指示されると、図外の図示しないクロック生
成回路から入力される基本クロック信号CP2Bに基づ
いてソースドライバ23及びゲートドライバ24を制御
する各種タイミング制御信号として、ゲートクロックG
PCK″信号、ゲートリセット信号GRES″、共通電
極駆動信号VCOM″及び極性反転信号FRP″等を生
成してソースドライバ23及びゲートドライバ24に出
力するとともに、図外の図示しないインターフェースブ
ロックから入力される映像入力信号をTFT液晶インタ
ーフェース22に出力する。
【0059】そして、コントローラ21は、ゲートドラ
イバ24における1フレーム内の1フィールド毎の走査
電極の順次走査タイミングを制御するとともに、図外の
図示しないインターフェースブロックから入力される映
像入力信号を、TFT液晶インターフェース22により
極性反転させてソースドライバ23に入力して、ソース
ドライバ23における1フレーム内の1フィールド毎の
信号電極の駆動電圧のサンプリングタイミングを制御す
る。
【0060】また、コントローラ21は、後述するゲー
トクロックGPCK″信号、ゲートリセット信号GRE
S″、共通電極駆動信号VCOM″及び極性反転信号F
RP″を生成する図5に示す駆動制御回路210を内蔵
する。図5において、駆動制御回路210は、分周回路
211、AND回路212、インバータ213、ラッチ
回路214、AND回路215及びVCOM″・FR
P″生成回路216により構成されている。
【0061】分周回路211は、外部の図示しないクロ
ック生成回路から入力される基本クロック信号CP2B
を反転してフリップフロップFF1に出力するインバー
タINV1と、このインバータINV1から反転して入
力される基本クロック信号を分周して分周信号をラッチ
回路R1とVCOM″・FRP″生成回路216に出力
するフリップフロップ回路FF1〜FF3と、このフリ
ップフロップ回路FF1〜FF3から入力される分周信
号を、基本クロック信号CP2Bのクロックタイミング
でラッチして、ゲートクロック信号GPCKを停止させ
るタイミングを設定する停止タイミング設定信号TGを
生成してインバータINV2に出力するラッチ回路R1
と、このラッチ回路R1から入力される停止タイミング
設定信号TGを反転してAND回路212とラッチ回路
214に出力するインバータINV2と、から構成され
ている。
【0062】AND回路212は、分周回路211から
入力される停止タイミング設定信号TGと、外部の図示
しない駆動信号生成回路から入力されるゲートクロック
信号GPCKとの論理積を取って、4回に1回間引くタ
イミングのゲートクロック信号GPCK″を生成してゲ
ートドライバ24に出力する。
【0063】ラッチ回路214は、インバータ213に
より反転入力される基本クロック信号CP2Bのタイミ
ングで、分周回路211から入力される停止タイミング
設定信号TGをラッチして、ゲートリセット信号GRE
Sを停止させるタイミングを設定する停止タイミング設
定信号TSを生成してAND回路215に出力する。
【0064】AND回路215は、ラッチ回路214か
ら入力される停止タイミング設定信号TSと、外部の図
示しない駆動信号生成回路から入力されるゲートリセッ
ト信号GRESとの論理積を取って、4回に1回間引く
タイミングのゲートリセット信号GRES″を生成して
ゲートドライバ24に出力する。
【0065】VCOM″・FRP″生成回路216は、
分周回路211から入力される分周信号をさらに分周し
てラッチ回路R2に出力するフリップフロップ回路FF
4と、このフリップフロップ回路FF4から入力される
分周信号を、外部の図示しない駆動信号生成回路から入
力されるゲートリセット信号GRESのタイミングでラ
ッチしてOR回路OR1に出力するラッチ回路R2と、
分周回路211から入力される分周信号を、外部の図示
しない駆動信号生成回路から入力されるゲートリセット
信号GRESのタイミングでラッチし、インバータIN
V3により反転してOR回路OR1に出力するラッチ回
路R3と、このラッチ回路R2から入力される分周信号
と、ラッチ回路R3からインバータINV3を介して反
転入力される分周信号との論理和を取ってXOR回路O
R2に出力するOR回路OR1と、このOR回路OR1
から入力される論理和信号と、外部の図示しない駆動信
号生成回路から入力される極性反転信号FRPとの排他
的論理和を取って、後述する図6(d)に示す形態の極
性反転信号FRP″を生成してラッチ回路R4とTFT
液晶インターフェース3に出力するXOR回路OR2
と、このXOR回路OR2から入力される極性反転信号
FRP″を、外部の図示しない駆動信号生成回路からイ
ンバータINV4を介して反転入力されるゲートリセッ
ト信号GRESのタイミングでラッチしてラッチ回路R
5に出力するラッチ回路R4と、このラッチ回路R4か
ら入力される極性反転信号FRP″を、外部の図示しな
い駆動信号生成回路から入力されるゲートリセット信号
GRESのタイミングでラッチして、後述する図6
(c)に示す形態の共通電極駆動信号VCOM″を生成
してソースドライバ23に出力するラッチ回路R5と、
から構成されている。
【0066】また、図4においてTFT液晶インターフ
ェース22は、コントローラ21から入力される映像入
力信号を、コントローラ21から入力される極性反転信
号FRP″により極性反転してソースドライバ23に出
力する。
【0067】ソースドライバ23は、コントローラ21
から入力される信号電極駆動制御信号の制御タイミング
によりTFTLCDパネル25内の所定数の信号電極を
順次選択駆動するとともに、コントローラ21から入力
される共通電極駆動信号VCOM″によりTFTLCD
パネル25内のTFTの共通電極を交流駆動し、TFT
液晶インターフェース22から反転入力される映像入力
信号を、順次選択した信号電極に転送して各TFTに接
続された液晶表示素子に映像信号に応じた電荷を蓄積さ
せて、映像を表示する。
【0068】ゲートドライバ24は、コントローラ21
から入力されるゲートクロック信号GPCK″及びゲー
トリセット信号GRES″の制御タイミングによりTF
TLCDパネル25内の走査電極を順次走査して駆動す
る。
【0069】TFTLCDパネル25は、一対の透明ガ
ラス基板間に液晶が封入され、この一対の透明ガラス基
板の相対向する面に複数の走査線と信号線がマトリック
ス状に形成されて、走査線と信号線との各交点にはTF
T(Thin Film Transistor)が接続され、その各TFT
のドレイン電極(共通電極)には液晶からなる表示素子
と補助容量Csgが形成されおり、上記ソースドライバ
23及びゲートドライバ24による駆動制御により順次
走査線及び信号線が選択駆動されるとともに、ドレイン
電極(共通電極)が交流駆動されて、順次選択された交
点の液晶に映像入力信号に基づくが電荷が蓄積され、映
像入力信号に基づく文字やイメージが表示される。
【0070】次に、本第2の実施の形態の動作を説明す
る。
【0071】本第2の実施の形態の液晶表示装置20で
は、コントローラ21による駆動制御により1/5走査
線間引き処理を実行するものとする。
【0072】この1/5走査線間引き処理を実行する際
の上記コントローラ21に内蔵された駆動制御回路21
0における動作について図6に示すタイミングチャート
を参照して説明する。
【0073】図6において、(a)はゲートクロック信
号GPCK″、(b)はゲートリセット信号GRE
S″、(c)は共通電極駆動信号VCOM″、(d)は
極性反転信号FRP″である。
【0074】図5の駆動制御回路210において、分周
回路211に外部の図示しないクロック生成回路から基
本クロック信号CP2Bが入力されると、インバータI
NV1により反転されてフリップフロップ回路FF1に
入力される。この反転入力された基本クロック信号CP
2Bは、フリップフロップ回路FFR1〜FFR3によ
り分周されて分周信号としてラッチ回路R1に出力され
る。
【0075】そして、ラッチ回路R1では、フリップフ
ロップ回路FF3から入力される分周信号が、クロック
端子CKに入力される基本クロック信号CP2Bのクロ
ックタイミングでラッチされて、ゲートクロック信号G
PCKを停止させるタイミングを設定する停止タイミン
グ設定信号TGとしてインバータINV2に出力され、
インバータINV2により反転されてAND回路212
に出力される。
【0076】このAND回路212では、分周回路21
1から入力される停止タイミング設定信号TGと、外部
の図示しない駆動信号生成回路から入力されるゲートク
ロック信号GPCKとの論理積が取られて、図6(a)
に示す5回に1回間引くタイミングのゲートクロック信
号GPCK″が生成されてゲートドライバ24に出力さ
れる。
【0077】また、ラッチ回路214では、分周回路2
11から入力される停止タイミング設定信号TGが、ク
ロック端子CKにインバータ213により反転されて入
力される基本クロック信号CP2Bのクロックタイミン
グでラッチされて、ゲートリセット信号GRESを停止
させるタイミングを設定する停止タイミング設定信号T
SとしてAND回路2E5に出力される。
【0078】そして、AND回路215では、ラッチ回
路214から入力される停止タイミング設定信号TS
と、外部の図示しない駆動信号生成回路から入力される
ゲートクロック信号GPCKとの論理積が取られて、図
6(b)に示す5回に1回間引くタイミングのゲートリ
セット信号GRES″が生成されてゲートドライバ24
に出力される。
【0079】さらに、VCOM″・FRP″生成回路2
16では、フリップフロップ回路FF4に分周回路21
1から分周信号が入力されるされると、をさらに分周さ
れて分周信号が生成されてラッチ回路R2に出力され
る。このラッチ回路R2では、フリップフロップ回路F
F4から入力される分周信号が、外部の図示しない駆動
信号生成回路から入力されるゲートリセット信号GRE
SのタイミングでラッチされてOR回路OR1に出力さ
れる。
【0080】また、ラッチ回路R3に分周回路211か
ら分周信号が入力されるされると、クロック端子CKに
外部の図示しない駆動信号生成回路から入力されるゲー
トリセット信号GRESのタイミングでラッチされて、
インバータINV3に出力される。インバータINV3
では、ラッチ回路R3から入力される分周信号が反転さ
れてOR回路OR1に出力される。
【0081】そして、OR回路OR1では、ラッチ回路
R2から入力される分周信号と、インバータINV3か
ら反転入力される分周信号との論理和が取られ、この論
理和信号がXOR回路OR2に出力される。XOR回路
OR2では、OR回路OR1から入力されるラッチ信号
と、クロック端子CKに外部の図示しない駆動信号生成
回路から入力される極性反転信号FRPとの排他的論理
和が取られて、図6(d)に示す形態の極性反転信号F
RP″が生成されて、ラッチ回路R4とTFT液晶イン
ターフェース22に出力される。
【0082】そして、ラッチ回路R4では、XOR回路
OR2から入力される極性反転信号FRP″が、クロッ
ク端子CKに外部の図示しない駆動信号生成回路からイ
ンバータINV4を介して反転入力されるゲートリセッ
ト信号GRESのタイミングでラッチされてラッチ回路
R5に出力される。
【0083】ラッチ回路R5では、このラッチ回路R4
から入力される極性反転信号FRP″が、外部の図示し
ない駆動信号生成回路から入力されるゲートリセット信
号GRESのタイミングでラッチされて、図6(c)に
示す形態の共通電極駆動信号VCOM″が生成されてソ
ースドライバ23に出力される。
【0084】以上の駆動制御回路210の動作により、
図6(c)の共通電極駆動信号VCOM″と同図(d)
の極性反転信号FRP″では、図中の斜線で示す各部分
が間引かれて、映像信号が5走査ライン(水平走査線)
に1走査ラインの割合で間引かれて、TFTLCDパネ
ル6には1/5の走査ライン間隔で間引かれた映像が表
示される。
【0085】ここで図6(c)の共通電極駆動信号VC
OM″及び同図(d)の極性反転信号FRP″に注目す
ると、斜線で示す間引かれる部分に対して、その間引き
が行われる前後の極性が反転して同一極性が続くことが
なくなるとともに、その各極性反転における“+”と
“−”の発生数が偏らないため、フリッカの発生を低減
することができる。
【0086】その結果、液晶表示装置20のTFTLC
Dパネル25に表示される映像の画質を向上することが
できる。
【0087】なお、上記第2の実施の形態では、走査ラ
インの間引きタイミングを1/5走査間隔とした場合を
説明したが、その走査ラインの間引きタイミングが、1
/7走査間隔あるいは1/9走査間隔でも、上記図6
(c)の形態の共通電極駆動信号VCOM″及び同図
(d)の形態の極性反転信号FRP″を、その走査間引
き間隔に合わせて生成することにより、同様に同一極性
が続くことを回避することができる。
【0088】すなわち、走査線を奇数本間隔で間引く場
合に、本第2の実施の形態の上記図6(c)の形態の共
通電極駆動信号VCOM″及び同図(d)の形態の極性
反転信号FRP″を、その偶数本の走査間引き間隔に合
わせて生成することにより、同様に同一極性が続くこと
を回避することができる。
【0089】
【発明の効果】請求項1記載の発明の液晶表示装置及び
請求項3記載の発明の液晶駆動方法によれば、その映像
入力信号の間引きが行われる前後で極性が反転するた
め、従来の映像入力信号の間引きのタイミングで同一極
性が続くことがなくなって、フリッカの発生を低減する
ことができる。その結果、液晶表示装置に表示される映
像の画質を向上することができる。
【0090】請求項2記載の発明の液晶表示装置及び請
求項4記載の発明の液晶駆動方法によれば、その映像入
力信号の間引きが行われる前後で極性が反転するため、
従来の映像入力信号の間引きのタイミングで同一極性が
続くことがなくなるとともに、その各極性反転における
“+”と“−”の発生数が偏らないため、フリッカの発
生を低減することができる。その結果、液晶表示装置に
表示される映像の画質を向上することができる。
【図面の簡単な説明】
【図1】本発明を適用した第1の実施の形態の液晶表示
装置1の要部構成を示すブロック図。
【図2】図1のコントローラ2に内蔵される駆動制御回
路200の回路構成を示す図。
【図3】図2の駆動制御回路回路200における動作を
説明するためのタイミングチャート。
【図4】本発明を適用した第2の実施の形態の液晶表示
装置20の要部構成を示すブロック図。
【図5】図1のコントローラ21に内蔵される駆動制御
回路210の回路構成を示す図。
【図6】図5の駆動制御回路回路210における動作を
説明するためのタイミングチャート。
【図7】従来のTFT液晶パネルにおいて交流駆動制御
を実現する駆動制御信号のタイミングチャート。
【図8】従来のTFT液晶パネルにおいて1/4走査間
引き表示を実現する各駆動制御信号のタイミングチャー
ト。
【図9】図8のゲートクロック信号GPCK´とゲート
リセット信号GRES´を生成するゲート駆動制御回路
30の回路構成を示す図。
【図10】従来のTFT液晶パネルにおいて1/5走査
間引き表示を実現する各駆動制御信号のタイミングチャ
ート。
【図11】図10のゲートクロック信号GPCK´とゲ
ートリセット信号GRES´を生成するゲート駆動制御
回路40の回路構成を示す図。
【符号の説明】
1、20 液晶表示装置 2、21 コントローラ 3、22 TFT液晶インターフェース 4、23 ソースドライバ 5、24 ゲートドライバ 6、25 TFTLCDパネル 200、210 駆動制御回路 201、211 分周回路 202、212 AND回路 203、213 インバータ 204、214 ラッチ回路 205、215 AND回路 206、216 VCOM″・FRP″生成回路

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】複数の信号線と複数の走査線をマトリクス
    状に配設し、これらの信号線と走査線の各交点に表示素
    子を接続した液晶パネルと、 映像入力信号に応じた走査タイミングで前記複数の走査
    線を走査し、当該走査に際して所定走査線数毎に1走査
    ラインの割合で映像入力信号を間引く走査手段と、 前記各信号線に入力される映像入力信号を、前記走査手
    段の走査タイミングに応じて正と負に交互に極性反転し
    ながら前記各表示素子を交流駆動する映像駆動手段と、 を備えた液晶表示装置において、 前記映像駆動手段は、前記走査手段により走査ラインが
    間引かれる間引きタイミングの前後のタイミングで、前
    記映像入力信号が正と負に交互に極性反転するように極
    性反転タイミングを設定して、前記各表示素子を交流駆
    動するようにしたことを特徴とする液晶表示装置。
  2. 【請求項2】複数の信号線と複数の走査線をマトリクス
    状に配設し、これらの信号線と走査線の各交点に表示素
    子を接続した液晶パネルと、 映像入力信号に応じた走査タイミングで前記複数の走査
    線を走査し、当該走査に際して所定走査線数毎に1走査
    ラインの割合で映像入力信号を間引く走査手段と、 前記各信号線に入力される映像入力信号を、前記走査手
    段の走査タイミングに応じて正と負に交互に極性反転し
    ながら前記各表示素子を交流駆動する映像駆動手段と、 を備えた液晶表示装置において、 前記映像駆動手段は、前記走査手段により走査ラインが
    間引かれる間引きタイミングの前後のタイミングで、前
    記映像入力信号が正と負に交互に極性反転するように極
    性反転タイミングを設定するとともに、当該極性反転タ
    イミングにおける正と負の発生数が所定走査期間におい
    て同一となるようにして、前記各表示素子を交流駆動す
    るようにしたことを特徴とする液晶表示装置。
  3. 【請求項3】複数の信号線と複数の走査線をマトリクス
    状に配設し、これらの信号線と走査線の各交点に表示素
    子を接続し、映像入力信号に応じた走査タイミングで前
    記複数の走査線を走査し、当該走査に際して所定走査線
    数毎に1走査ラインの割合で映像入力信号を間引き、前
    記各信号線に入力される映像入力信号を、前記走査手段
    の走査タイミングに応じて正と負に交互に極性反転しな
    がら前記各表示素子を交流駆動する液晶駆動方法におい
    て、 前記走査ラインが間引かれる間引きタイミングの前後の
    タイミングで、前記映像入力信号が正と負に交互に極性
    反転するように極性反転タイミングを設定して、前記各
    表示素子を交流駆動するようにしたことを特徴とする液
    晶駆動方法。
  4. 【請求項4】複数の信号線と複数の走査線をマトリクス
    状に配設し、これらの信号線と走査線の各交点に表示素
    子を接続し、映像入力信号に応じた走査タイミングで前
    記複数の走査線を走査し、当該走査に際して所定走査線
    数毎に1走査ラインの割合で映像入力信号を間引き、前
    記各信号線に入力される映像入力信号を、前記走査手段
    の走査タイミングに応じて正と負に交互に極性反転しな
    がら前記各表示素子を交流駆動する液晶駆動方法におい
    て、 前記走査ラインが間引かれる間引きタイミングの前後の
    タイミングで、前記映像入力信号が正と負に交互に極性
    反転するように極性反転タイミングを設定するととも
    に、当該極性反転タイミングにおける正と負の発生数が
    所定走査期間において同一となるようにして、前記各表
    示素子を交流駆動するようにしたことを特徴とする液晶
    駆動方法。
JP28076196A 1996-10-23 1996-10-23 液晶表示装置及び液晶駆動方法 Abandoned JPH10124011A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28076196A JPH10124011A (ja) 1996-10-23 1996-10-23 液晶表示装置及び液晶駆動方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28076196A JPH10124011A (ja) 1996-10-23 1996-10-23 液晶表示装置及び液晶駆動方法

Publications (1)

Publication Number Publication Date
JPH10124011A true JPH10124011A (ja) 1998-05-15

Family

ID=17629594

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28076196A Abandoned JPH10124011A (ja) 1996-10-23 1996-10-23 液晶表示装置及び液晶駆動方法

Country Status (1)

Country Link
JP (1) JPH10124011A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008064870A (ja) * 2006-09-05 2008-03-21 Mitsubishi Electric Corp 液晶表示装置
JP2008170466A (ja) * 2007-01-05 2008-07-24 Toshiba Matsushita Display Technology Co Ltd 平面表示装置及びその制御方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008064870A (ja) * 2006-09-05 2008-03-21 Mitsubishi Electric Corp 液晶表示装置
JP2008170466A (ja) * 2007-01-05 2008-07-24 Toshiba Matsushita Display Technology Co Ltd 平面表示装置及びその制御方法

Similar Documents

Publication Publication Date Title
EP0351253B1 (en) Liquid crystal projection apparatus and driving method thereof
JP3498570B2 (ja) 電気光学装置の駆動回路及び駆動方法並びに電子機器
US8248344B2 (en) Method and apparatus for driving a liquid crystal display panel in a dot inversion system
US7259755B1 (en) Method and apparatus for driving liquid crystal display panel in inversion
JPH04346390A (ja) 液晶表示装置並びにその駆動方法及び駆動装置
JP2001100710A (ja) 電気光学装置、その駆動方法、その走査線駆動回路および電子機器
JP3602355B2 (ja) 表示装置
JPH06337657A (ja) 液晶表示装置
JP3602343B2 (ja) 表示装置
JPH10124011A (ja) 液晶表示装置及び液晶駆動方法
JPH1032772A (ja) 液晶表示装置及びその駆動方法
JP2000330539A (ja) 画像記録再生装置及び焼き付き低減方法
JP3751588B2 (ja) カラー液晶パネル駆動用水平シフトクロックパルス選択回路
JP2874190B2 (ja) 液晶ディスプレイ装置
JPH0782167B2 (ja) 液晶表示装置
JP2003066888A (ja) 電気光学装置、その駆動方法および駆動回路、電子機器
JP2002244610A (ja) 表示装置
JPH0638149A (ja) Lcdパネルの駆動回路
JPH10232645A (ja) 映像表示装置
JPS62137981A (ja) 液晶表示装置の駆動回路
JP3064586B2 (ja) インターレース走査回路
JP2003005152A (ja) 液晶表示装置
JPH10197846A (ja) 液晶パネルの駆動方法
JP2985017B2 (ja) 電気光学的表示装置の駆動方法
JP2748201B2 (ja) 液晶パネル駆動回路

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040405

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040427

A762 Written abandonment of application

Effective date: 20040610

Free format text: JAPANESE INTERMEDIATE CODE: A762