JPH09281525A - 液晶表示基板およびその製造方法 - Google Patents

液晶表示基板およびその製造方法

Info

Publication number
JPH09281525A
JPH09281525A JP13607696A JP13607696A JPH09281525A JP H09281525 A JPH09281525 A JP H09281525A JP 13607696 A JP13607696 A JP 13607696A JP 13607696 A JP13607696 A JP 13607696A JP H09281525 A JPH09281525 A JP H09281525A
Authority
JP
Japan
Prior art keywords
signal line
electrode
liquid crystal
gate
drain
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP13607696A
Other languages
English (en)
Inventor
Takashi Isoda
高志 磯田
Minoru Hiroshima
實 廣島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Consumer Electronics Co Ltd
Japan Display Inc
Original Assignee
Hitachi Device Engineering Co Ltd
Hitachi Ltd
Hitachi Consumer Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Device Engineering Co Ltd, Hitachi Ltd, Hitachi Consumer Electronics Co Ltd filed Critical Hitachi Device Engineering Co Ltd
Priority to JP13607696A priority Critical patent/JPH09281525A/ja
Publication of JPH09281525A publication Critical patent/JPH09281525A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】 【課題】 いわゆる開口率を向上できるとともに、薄膜
トランジスタの静電破壊防止を達成できる。 【解決手段】 前記画素電極は絶縁膜を介してゲート信
号線およびドレイン信号線に対して上層に形成されてい
るとともに、その有効表示領域の以外の領域にて、それ
ぞれの信号線との接続がなされる非線形抵抗素子を備
え、この非線形抵抗素子は、それぞれ、前記ゲート信号
線と同材料のゲート電極、前記薄膜トランジスタの半導
体層と同材料の半導体層、ドレイン信号線と同材料のド
レイン電極およびソース電極とを備えるMIS構造から
なっているとともに、ゲート電極に対する他の電極との
接続はコンタクト孔を通した前記画素電極と同材料の導
電層を介してなされている。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は液晶表示基板および
その製造方法に係り、特に、各画素毎に薄膜トランジス
タ素子(TFT)を備えた液晶表示基板およびその製造
方法に関する。
【0002】
【従来の技術】この種の液晶表示基板はいわゆるアクテ
ィブ・マトリックス型と称され、コントラストがよく、
特にカラー表示用においては欠かせない技術となりつつ
ある。
【0003】そして、このような液晶表示基板は、その
製造工程中において、該薄膜トランジスタの静電破壊が
なされないような対策が施されるのが通常である。
【0004】たとえば、規定以上の大きさからなる透明
基板上にゲート信号線およびドレイン信号線を形成する
場合に、いずれ切断によって除去される該規定枠外の領
域に前記ゲート線のそれぞれとドレイン信号線のそれぞ
れとを共通に接続させた共通線を形成しておく等の場合
がそれである。
【0005】そして、近年では、液晶表示基板内に薄膜
トランジスタからなる静電破壊防止用の素子を組み込ん
だものも知られるように至った(特開昭63−1067
88号公報参照)。
【0006】このようにした場合、たとえば液晶表示基
板の外付け部品としての液晶表示駆動ICを取り付ける
場合にその接続端子に発生する静電気から薄膜トランジ
スタを保護できるようになる。
【0007】そして、その薄膜トランジスタからなる静
電破壊防止用の素子の形成は、表示領域内の薄膜トラン
ジスタの形成と同時に形成していくことが通常なされ
る。製造工程の増加の防止を図らんがためである。
【0008】
【発明が解決しようとする課題】しかし、このような液
晶表示基板において、その画素電極を可能な限り大きな
面積とすることによっていわゆる開口率を向上させるた
めに、該画素電極を絶縁膜を介してゲート信号線および
ドレイン信号線よりも上層に位置づける(この結果、該
画素電極は最上層に位置づけられる)ようにした構成が
試みられている。
【0009】たとえば、画素電極をドレイン信号線とを
それぞれ別工程として同層にして形成した場合、該画素
電極はドレイン信号線との電気的接触を回避させるため
にその面積を小さく形成しなければならないが、上述の
ように構成する場合には、該画素電極はドレイン信号線
と重畳して配置されても問題がないことから、その面積
を充分に大きくすることができるようになる。
【0010】この場合、上述したように静電破壊防止用
の素子を同時に形成していく場合に、この素子において
コンタクトホールを介した接続工程を余分に行わなけれ
ばならないといった問題が指摘されるに至った。
【0011】本発明はこのような事情に基づいてなされ
たものであり、その目的は、いわゆる開口率を向上でき
るとともに、薄膜トランジスタの静電破壊防止を達成で
きる液晶表示基板を提供することにある。
【0012】また、本発明の他の目的は、上述した液晶
表示基板を製造工程の増加なく形成できる製造方法を提
供することにある。
【0013】
【課題を解決するための手段】このような目的を達成す
るために、本発明による液晶表示基板は次のような手段
から構成されるようになっている。
【0014】手段1.液晶を介して互いに対向配置され
る透明基板のうち一方の透明基板の液晶側の面に、x方
向に延在しかつy方向に並設されたゲート信号線と、こ
のゲート線信号と絶縁されてy方向に延在しかつx方向
に並設されたドレイン信号線と、これらゲート信号線と
ドレイン信号線とで囲まれる領域に形成された薄膜トラ
ンジスタと画素電極とを備えた液晶表示基板において、
前記画素電極は絶縁膜を介してゲート信号線およびドレ
イン信号線に対して上層に形成されているとともに、そ
の有効表示領域の以外の領域にて、それぞれの信号線と
の接続がなされる非線形抵抗素子を備え、この非線形抵
抗素子は、それぞれ、前記ゲート信号線と同材料のゲー
ト電極、前記薄膜トランジスタの半導体層と同材料の半
導体層、ドレイン信号線と同材料のドレイン電極および
ソース電極とを備えるMIS構造からなっているととも
に、ゲート電極に対する他の電極との接続はコンタクト
孔を通した前記画素電極と同材料の導電層を介してなさ
れていることを特徴とするものである。
【0015】手段2.手段1の構成において、画素電極
と同材料の導電層は該画素電極の形成の際に、同時に形
成することを特徴とするものである。
【0016】手段1のように構成した液晶表示基板は、
その画素電極は絶縁膜を介してゲート信号線およびドレ
イン信号線に対して上層に形成されているため、たとえ
ば画素電極を該ゲート信号線あるいはドレイン信号線と
同層にして形成した場合と比較すると、それらの電気的
接触を憂えることなく画素電極の面積を大きくすること
ができるようになる。このため、いわゆる開口率の向上
が図れるようになる。
【0017】また、薄膜トランジスタからなる静電破壊
防止用の素子からなる非線形抵抗素子は、そのゲート電
極に対する他の電極との接続をコンタクト孔を通した前
記画素電極と同材料の導電層を介して行うことによっ
て、充分な回路的接続がなされることから、該薄膜トラ
ンジスタの静電破壊防止を達成できるようになる。
【0018】さらに、手段2のように構成した液晶表示
基板の製造方法によれば、表示領域内の薄膜トランジス
タの形成と全く並行して形成でき、特に、非線形抵抗素
子を形成するための特別な工程を全く不要とすることか
ら、製造工程の増大をもたらすことなく形成することが
できるようになる。
【0019】
【発明の実施の形態】図2は、本発明による液晶表示基
板の等価回路の一実施例を示す説明図である。同図は、
液晶を介して対向配置される各透明ガラス基板のうち一
方の透明ガラス基板20の液晶側の面における回路を示
したものである。そして、実際の幾何学的配置に対応づ
けて記載している。
【0020】まず、透明ガラス基板20があり、この主
表面にはそのx方向に延在しかつy方向に並設されるゲ
ート信号線(走査信号線)22が形成されている。ま
た、図示しない層間絶縁膜を介してy方向に延在しかつ
x方向に並設されるドレイン信号線(映像信号線)24
が形成されている。
【0021】これにより、透明ガラス基板面20には、
その周辺部を除く中央部において、ゲート信号線22と
ドレイン信号線24とで囲まれる各画素領域がマトリッ
クス状に配置された有効表示領域A(図中点線で示す領
域)が形成される。
【0022】そして、ゲート信号線22とドレイン信号
線24とで囲まれる各画素領域には、ゲート信号線22
からの走査信号供給によってオンする薄膜トランジスタ
(TFT)26と、このオンされた薄膜トランジスタ2
6を介してドレイン信号線24からの映像信号が印加さ
れる画素電極28と、この画素電極28と前記膜膜トラ
ンジスタ26をオンさせるゲート信号線22と隣接する
他のゲート信号線22との間に介在される付加容量(C
add)30とが配置されている。
【0023】この場合における付加容量30は、たとえ
ば薄膜トランジスタ26がオフした後の映像情報を長く
蓄積させる等の目的で形成されるものである。
【0024】また、ゲート信号線22およびドレイン信
号線24のそれぞれは透明ガラス基板20の周辺部にま
で延在されて、それぞれ走査信号および映像信号を供給
するための外部端子22T、24Tに接続されている。
【0025】そして、これら外部端子22T、24Tと
有効表示領域Aとの間には、それぞれの信号線との相互
接続がなされる非線形抵抗素子34が形成されている。
これら非線形抵抗素子34は静電破壊防止用の素子を構
成するもので、液晶表示基板内に組み込むことによっ
て、たとえば液晶表示基板20の完成後において表示駆
動IC(図示せず)を外部端子22T、24Tに接続さ
せる際に発生する静電気による薄膜トランジスタの破壊
等を防止できる等の効果を奏するようになっている。
【0026】同図に示すように、有効表示領域Aの外周
にこの有効表示領域Aを囲むようにして、共通配線32
が各信号線と絶縁されて形成され、それぞれの信号線と
共通配線32との間には、信号線に静電気が印加された
場合にその信号線と共通配線32との導通を図るMIS
構造の非線形素子34Aと、共通配線32に静電気が印
加された場合にその共通配線32と該信号線との導通を
図るMIS構造の非線形素子34Bとが接続されてい
る。
【0027】このような非線形抵抗素子34は、それぞ
れの信号線22、24に対して抵抗が大きいことから、
各外部端子22T、24Tから駆動信号の供給において
該非線形抵抗素子の存在によって影響されることはな
い。
【0028】なお、透明ガラス基板20は、液晶表示基
板の製造過程において切断されて同図に示す規定枠の大
きさとなっているものであるが、該切断前の規定枠外の
領域にはドレイン信号線24を互いに接続する共通線2
4A、およびゲート信号線22を互いに接続する共通線
22Aが形成され、これにより、該透明ガラス基板の切
断前における静電防止対策が施されるようになってい
る。
【0029】なお、上述した回路が組み込まれている透
明ガラス基板20と液晶を介して対向する他の図示しな
い透明ガラス基板の液晶側の面には有効表示領域Aにお
いて各画素共通の共通電極が形成され、また、カラー表
示用のものであればカラーフィルタも形成されたものと
なっている。
【0030】同図において、各透明ガラス基板間に介在
される液晶を封入するシール材の形成箇所は図中一点鎖
線で示している。
【0031】図3は、図2における液晶表示基板20上
におけるゲート信号線22とドレイン信号線24によっ
て囲まれた画素領域の構成の一実施例を示す説明図であ
り、(a)は平面図、(b)は同図(a)のb−b線に
おける断面図である。以下、製造工程順に各構成部材を
説明する。
【0032】同図において、まず、透明ガラス基板20
上にゲート信号線22が形成されている。このゲート信
号線22はたとえばアルミニュウム(Al)層22Lか
らなり、かつ、その表面は陽極酸化されて酸化アルミニ
ュウム(Al23)層22Hが形成されたものとなって
いる(以下、この酸化アルミニュウム層22Hを陽極酸
化膜と称することがある)。このような構成からなるゲ
ート信号線22は、アルミニュウムそれ自体で形成した
ものと比較すると、いわゆるヒロックの発生を抑制する
ことができ、後の工程において層間絶縁膜を介して形成
するドレイン信号線24との該ヒロックによる短絡を防
止することができるようになる。
【0033】また、このゲート信号線22(図中下側の
ゲート信号線)の近傍には、薄膜トランジスタ26が形
成される領域があり、前記ゲート信号線22の形成時に
おいてその一部が前記領域にまで延在されてゲート電極
26Gが形成されているようになっている。
【0034】そして、このゲート電極26Gを覆うよう
にして、順次ゲート絶縁膜26Iとなる窒化シリコン膜
と、たとえばアモルファスSiからなる半導体層26S
との積層体が形成されている。
【0035】この半導体層26Sの上面にドレイン電極
Edおよびソース電極Esをそれぞれ離間させて形成す
ることによって前記薄膜トランスジタ26が形成される
ことになるが、これら各電極Ed、Esはドレイン信号
線24の形成時に同時に形成されるようになっている。
【0036】すなわち、ドレイン信号線24はたとえば
CrとAlとの順次積層体から構成され、その一部が延
在されて形成されることによってドレイン電極Edが形
成され、また、同時に後述する画素電極28との導通を
図るべくソース電極Esが形成されている。
【0037】なお、このドレイン信号線24は、前記ゲ
ート信号線22との絶縁を図るため、その交差部におい
て前述した窒化シリコン膜と半導体層との積層体の形成
時に同時に形成される層間絶縁膜36上に形成されるよ
うになっている。
【0038】そして、このように加工された透明ガラス
基板20の上面にはたとえば窒化シリコン膜からなる保
護膜38が形成されている。薄膜トランジスタ26と液
晶との直接の接触を回避して該薄膜トランジスタ26の
特性劣化を防止するためである。
【0039】さらに、この保護膜38の上面には、画素
電極28がたとえばITO(Indium-Tin-Oxide)からな
る透明導電材によって形成され、その一部は、下層の保
護膜38に形成したコンタクトホール38Aを通して前
記ソース電極Esに接続されている。この画素電極28
は、それを保護膜28上に形成することによってドレイ
ン信号線24との電気的接触を憂えることがないので、
その面積を大きくできいわゆる開口率を向上させること
ができることは上述したとおりである。
【0040】なお、画素電極28はその一部が延在され
て、図中の薄膜トランジスタ26をオンさせるためのゲ
ート信号線22と隣接する他のゲート信号線22(図中
上側のゲート信号線)に重畳されることにより、付加容
量30が構成されるようになっている。
【0041】図1(a)は、静電破壊防止用の素子とな
る非線形抵抗素子34のうちゲート信号線22側に設け
られた非線形抵抗素子34の構成の一実施例を示す平面
図である。なお、図1(a)のb−b線における断面図
を図1(b)に、図1(a)のc−c線における断面図
を図1(c)に示している。
【0042】ここで、画素領域Aの周辺を囲むようにし
て形成された共通配線32のうち、ゲート信号線22と
交差する部分の配線層32(B)においてはCrおよび
Alの順次積層体で形成され、この積層体はドレイン信
号線24の形成時に同時に形成されるものとなってい
る。
【0043】同図において、第1の非線形抵抗素子34
Bがあり、この第1の非線形抵抗素子34Bは、ゲート
信号線22と同時に形成されたアルミニュウム(但し、
前記ゲート信号線22とは異なり、その表面には陽極酸
化がなされていないものとなっている)からなるゲート
電極50、このゲート電極50の一部領域を覆って窒化
シリコン膜と半導体層との順次積層体51と、この積層
体51の上面に互いに離間して配置されて形成されるド
レイン電極52およびソース電極53とで構成されてい
る。
【0044】ドレイン電極52は配線層32(B)の延
在部として一体的に形成され、ソース電極53はドレイ
ン信号線24と同時に形成されるようになっている。
【0045】また、配線層32(B)はその一部が延在
され、その延在部は前記ゲート電極50との接続を図る
ための電極32Cとなっている。すなわち、配線層32
(B)上に形成された保護膜38に前記電極32Cの中
央部を露呈させるコンタクト孔およびゲート電極50の
一部を露呈させるコンタクト孔がそれぞれ形成され、こ
れら各コンタクト孔を通して前記保護膜38上に形成さ
れたITO膜によって配線層32(B)とゲート電極5
0は互いに電気的導通が図れるように構成されている。
【0046】この場合における保護膜38に形成される
コンタクト孔は、表示領域におけるソース電極Esと画
素電極28との接続のためのコンタクト孔と同時に形成
され、また、前記ITO膜は表示領域における画素電極
28と同時に形成されるようになっている。
【0047】なお、前記積層体51は薄膜トランジスタ
26の形成における積層体と同時に形成されることはい
うまでもない。
【0048】さらに、ソース電極53とゲート信号線2
2とが接続され、この接続においても上述したと同様に
保護膜38に形成したコンタクトホールを通してITO
膜によってなされている。なお、この電気的接続を行う
ためには、いうまでもなく陽極酸化されたAlの信号線
22の場合、少なくとも該コンタクトホール部におい
て、その表面は部分的に陽極酸化されていない部分を有
する。
【0049】また、第2の非線形抵抗素子34Aがあ
り、この第2の非線形抵抗素子34Aは、ゲート信号線
22の一部を延在させて形成されたアルミニュウム(表
面に陽極酸化膜が形成されている)からなるゲート電極
55、このゲート電極55の一部領域を覆って窒化シリ
コン膜と半導体層との順次積層体56と、この積層体5
6の上面に互いに離間して配置されて形成されるドレイ
ン電極57およびソース電極58とで構成されている。
【0050】ドレイン電極57はドレイン信号線24の
延在部として一体的に形成され、ソース電極58はドレ
イン信号線24と同時に形成されるようになっている。
【0051】ここで、このソース電極58は、ゲート信
号線32に重畳されて形成されているとともに、保護膜
38に形成されたコンタクト孔を通してITOによって
互いに電気的に接続されている。なお、この電気的接続
を行うためには、いうまでもないが陽極酸化されたAl
の信号線22の場合、少なくとも該コンタクトホール部
において、その表面は部分的に陽極酸化されていない部
分を有している。
【0052】図4は、静電破壊防止用の素子となる非線
形抵抗素子34のうちドレイン信号線24側に設けられ
た非線形抵抗素子34の構成の一実施例を示す平面図で
ある。
【0053】ここで、ドレイン信号線24と交差する部
分の配線層32(A)においてはアルミニュウム(その
表面は陽極酸化されている)で形成され、このアルミニ
ュウムはゲート信号線22の形成時に同時に形成される
ものとなっている。
【0054】同図において、第1非線形抵抗素子34A
は、ゲート信号線22の形成の際に同時に形成されたゲ
ート電極70(但し、前記ゲート信号線22とは異な
り、その表面には陽極酸化がなされていないものとなっ
ている)と、このゲート電極70の一部を覆って形成さ
れた窒化シリコン膜と半導体層の順次積層体71と、こ
の積層体71の上面に互いに離間して配置されて形成さ
れるドレイン電極72およびソース電極73とで構成さ
れている。
【0055】ドレイン電極72は、ドレイン信号線24
と一体に形成されているとともに、このドレイン信号線
24を介してゲート電極70と互いに接続されている。
この接続は、保護膜38に形成したコンタクト孔によっ
てゲート電極70の一部を露呈させ、この露呈させたゲ
ート電極70の一部と前記ドレイン信号線24とをIT
O膜によって互いに接続させている。この場合のITO
膜は、表示領域内の画素電極26の形成の際に同時に形
成されるようになっている。
【0056】また、ソース電極73はドレイン信号線2
4の形成の際において同時に形成され、かつ配線層32
(A)と接続されるようになっている。この場合の接続
においても、保護膜38に形成したコンタクト孔によっ
て配線層32(A)の一部を露呈させ、この露呈させた
配線層32(A)の一部と前記ソース電極73とをIT
O膜によって互いに接続させている。この場合のITO
膜も、表示領域内の画素電極26の形成の際に同時に形
成されるようになっている。なお、この電気的接続を行
うためには、いうまでもないが陽極酸化された配線層3
2(A)の場合、少なくとも該コンタクトホール部にお
いて、その表面は部分的に陽極酸化されてない部分を有
する。
【0057】第2非線形抵抗素子34Bは、配線層32
(A)の延在部として形成されるゲート電極75と、こ
のゲート電極75上に形成される窒化シリコン膜と半導
体層の順次積層体76と、この積層体76の上面に互い
に離間して配置されて形成されるドレイン電極77およ
びソース電極78とで構成されている。
【0058】ドレイン電極77はドレイン信号線24の
延在部として形成され、ソース電極78は、ドレイン信
号線24の形成の際に同時に形成されるようになってい
る。
【0059】この場合のソース電極78は、前記第1非
線形抵抗素子34Aにおけるソース電極と一体に形成さ
れ、したがって、配線層32(A)と接続が図れるよう
になっている。
【0060】このように構成した液晶表示基板におい
て、その画素電極28は保護膜38を介してゲート信号
線22およびドレイン信号線24に対して上層に形成さ
れているため、たとえば画素電極28を該ゲート信号線
22あるいはドレイン信号線24と同層にして形成した
場合と比較すると、それらの電気的接触を憂えることな
く画素電極28の面積を大きくすることができるように
なる。このため、いわゆる開口率の向上が図れるように
なる。
【0061】また、静電破壊防止用の素子からなる非線
形抵抗素子34は、そのゲート電極に対する他の電極と
の接続をコンタクト孔を通した前記画素電極28と同材
料の導電層を介して行うことによって、充分な回路的接
続がなされることから、該薄膜トランジスタ26の静電
破壊防止を達成できるようになる。
【0062】さらに、画素電極28と同材料の導電層を
該画素電極28の形成の際に同時に形成するようになっ
ていることから、表示領域内の薄膜トランジスタの形成
と全く並行して形成でき、特に、非線形抵抗素子を形成
するための特別な工程を全く不要とすることがなくな
る。したがって、製造工程の増大をもたらすことなく形
成することができるようになる。
【0063】図5は、他の実施例を示す図で、図1
(a)に示す図と対応している。同図において、配線層
32(B)は、画素領域内の画素電極38と同工程で形
成するITO膜から構成され、かつ、保護膜38に形成
したコンタクト孔を通して、第1および第2非線形抵抗
素子34B、34Aの各ドレイン電極52、57に、ま
た第1非線形抵抗素子34Bのゲート電極50に接続さ
れている。
【0064】また、図6は、他の実施例を示す図で、図
4に示す図と対応している。同図において、配線層32
(A)は、画素領域内の画素電極38と同工程で形成す
るITO膜から構成され、かつ、保護膜38に形成した
コンタクト孔を通して、第1および第2非線形抵抗素子
34B、34Aの各ソース電極78、73に、また第1
非線形抵抗素子34Bのゲート電極75に接続されてい
る。
【0065】なお、上述した各実施例では、ゲート信号
線22が陽極酸化されたアルミニュウムで構成され、ド
レイン信号線24はCrとAlとの順次積層体から構成
されたものとなっているが、本発明はこれに限定される
ものではない。たとえば、ゲート信号線22あるいはド
レイン信号線24の材料が、Cr、Mo、Ti、Ta、
W、Zr等の高融点金属あるいはそれらの合金で形成す
るようにしてもよいことはもちろんである。また、さら
に、ゲート信号線22をAl等の低抵抗金属を下層に設
けたクラッド構造で形成する場合に対しても、本発明の
思想を逸脱することなく、全く同様に本発明を適用でき
ることはいうまでもない。
【0066】
【発明の効果】以上説明したことから明らかなように、
本発明による液晶表示基板およびその製造方法によれ
ば、いわゆる開口率を向上できるとともに、薄膜トラン
ジスタの静電破壊防止を達成できるようになる。また、
製造工程の増加なく形成できるようになる。
【図面の簡単な説明】
【図1】本発明による液晶表示基板の一実施例を示す要
部構成図であり、静電破壊防止用の素子となる非線形抵
抗素子のうちゲート信号線側に設けられた非線形抵抗素
子の構成の一実施例を示す平面図である。
【図2】本発明による液晶表示基板の一実施例を示す等
価回路図である。
【図3】本発明による液晶表示基板の一画素における構
成を示す詳細図である。
【図4】本発明による液晶表示基板の一実施例を示す要
部構成図であり、静電破壊防止用の素子となる非線形抵
抗素子のうちドレイン信号線側に設けられた非線形抵抗
素子の構成の一実施例を示す平面図である。
【図5】本発明による液晶表示基板の他の実施例を示す
要部構成図であり、図1と対応している。
【図6】本発明による液晶表示基板の他の実施例を示す
要部構成図であり、図4と対応している。
【符号の説明】
26……薄膜トランジスタ、34……非線形抵抗素子、
28……画素電極、38……保護膜。

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 液晶を介して互いに対向配置される透明
    基板のうち一方の透明基板の液晶側の面に、x方向に延
    在しかつy方向に並設されたゲート信号線と、このゲー
    ト線信号と絶縁されてy方向に延在しかつx方向に並設
    されたドレイン信号線と、これらゲート信号線とドレイ
    ン信号線とで囲まれる領域に形成された薄膜トランジス
    タと画素電極とを備えた液晶表示基板において、 前記画素電極は絶縁膜を介してゲート信号線およびドレ
    イン信号線に対して上層に形成されているとともに、そ
    の有効表示領域の以外の領域にて、それぞれの信号線と
    の接続がなされる非線形抵抗素子を備え、 この非線形抵抗素子は、それぞれ、前記ゲート信号線と
    同材料のゲート電極、前記薄膜トランジスタの半導体層
    と同材料の半導体層、ドレイン信号線と同材料のドレイ
    ン電極およびソース電極とを備えるMIS構造からなっ
    ているとともに、ゲート電極に対する他の電極との接続
    はコンタクト孔を通した前記画素電極と同材料の導電層
    を介してなされていることを特徴とする液晶表示基板。
  2. 【請求項2】 画素電極と同材料の導電層は該画素電極
    の形成の際に同時に形成することを特徴とする請求項1
    記載の液晶表示基板の製造方法。
  3. 【請求項3】 ゲート信号線あるいはドレイン信号線の
    材料を、Cr、Mo、Ti、Ta、W、Zr等の高融点
    金属あるいはそれらの合金からなることを特徴とする請
    求項1記載の液晶表示基板。
  4. 【請求項4】 ゲート信号線を、Al等の低抵抗金属を
    下層とするクラッド構造として形成することを特徴とす
    る請求項1記載の液晶表示基板。
JP13607696A 1996-02-15 1996-05-30 液晶表示基板およびその製造方法 Pending JPH09281525A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP13607696A JPH09281525A (ja) 1996-02-15 1996-05-30 液晶表示基板およびその製造方法

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2746496 1996-02-15
JP8-27464 1996-02-15
JP13607696A JPH09281525A (ja) 1996-02-15 1996-05-30 液晶表示基板およびその製造方法

Publications (1)

Publication Number Publication Date
JPH09281525A true JPH09281525A (ja) 1997-10-31

Family

ID=26365389

Family Applications (1)

Application Number Title Priority Date Filing Date
JP13607696A Pending JPH09281525A (ja) 1996-02-15 1996-05-30 液晶表示基板およびその製造方法

Country Status (1)

Country Link
JP (1) JPH09281525A (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1337131A2 (en) * 1997-02-17 2003-08-20 Seiko Epson Corporation Current-driven light-emitting display apparatus with contact hole formed in the inter-layer insulation film
JP2013242580A (ja) * 2008-09-12 2013-12-05 Semiconductor Energy Lab Co Ltd 表示装置
JP2014197681A (ja) * 2008-10-03 2014-10-16 株式会社半導体エネルギー研究所 半導体装置
JP2016028427A (ja) * 2008-09-12 2016-02-25 株式会社半導体エネルギー研究所 半導体装置、表示装置及び液晶表示装置
JP2019176166A (ja) * 2008-09-19 2019-10-10 株式会社半導体エネルギー研究所 表示装置
JP2021121848A (ja) * 2008-10-08 2021-08-26 株式会社半導体エネルギー研究所 液晶表示装置
JP2022043111A (ja) * 2009-10-09 2022-03-15 株式会社半導体エネルギー研究所 表示装置

Cited By (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1337131A2 (en) * 1997-02-17 2003-08-20 Seiko Epson Corporation Current-driven light-emitting display apparatus with contact hole formed in the inter-layer insulation film
EP1337131A3 (en) * 1997-02-17 2004-01-07 Seiko Epson Corporation Current-driven light-emitting display apparatus with contact hole formed in the inter-layer insulation film
EP1619654A1 (en) * 1997-02-17 2006-01-25 Seiko Epson Corporation Method of producing a current-driven light-emitting display apparatus with contact hole
US7180483B2 (en) 1997-02-17 2007-02-20 Seiko Epson Corporation Current-driven light-emitting display apparatus and method of producing the same
JP2015200891A (ja) * 2008-09-12 2015-11-12 株式会社半導体エネルギー研究所 表示装置
JP2021044552A (ja) * 2008-09-12 2021-03-18 株式会社半導体エネルギー研究所 表示装置
JP2020030412A (ja) * 2008-09-12 2020-02-27 株式会社半導体エネルギー研究所 表示装置
JP2013242580A (ja) * 2008-09-12 2013-12-05 Semiconductor Energy Lab Co Ltd 表示装置
JP2014115658A (ja) * 2008-09-12 2014-06-26 Semiconductor Energy Lab Co Ltd 表示装置
JP2016028427A (ja) * 2008-09-12 2016-02-25 株式会社半導体エネルギー研究所 半導体装置、表示装置及び液晶表示装置
KR20160054028A (ko) * 2008-09-12 2016-05-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
JP2016177288A (ja) * 2008-09-12 2016-10-06 株式会社半導体エネルギー研究所 表示装置
JP2022115871A (ja) * 2008-09-12 2022-08-09 株式会社半導体エネルギー研究所 表示装置
US10074646B2 (en) 2008-09-12 2018-09-11 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2020074425A (ja) * 2008-09-12 2020-05-14 株式会社半導体エネルギー研究所 半導体装置及び表示装置
US10236303B2 (en) 2008-09-12 2019-03-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer
JP2019176166A (ja) * 2008-09-19 2019-10-10 株式会社半導体エネルギー研究所 表示装置
US11152397B2 (en) 2008-09-19 2021-10-19 Semiconductor Energy Laboratory Co., Ltd. Display device
US11646321B2 (en) 2008-09-19 2023-05-09 Semiconductor Energy Laboratory Co., Ltd. Display device
US9082688B2 (en) 2008-10-03 2015-07-14 Semiconductor Energy Laboratory Co., Ltd. Display device
US10367006B2 (en) 2008-10-03 2019-07-30 Semiconductor Energy Laboratory Co., Ltd. Display Device
TWI655779B (zh) * 2008-10-03 2019-04-01 日商半導體能源研究所股份有限公司 顯示裝置
TWI655781B (zh) * 2008-10-03 2019-04-01 日商半導體能源研究所股份有限公司 顯示裝置
JP2018186297A (ja) * 2008-10-03 2018-11-22 株式会社半導体エネルギー研究所 半導体装置
US9570470B2 (en) 2008-10-03 2017-02-14 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2014197681A (ja) * 2008-10-03 2014-10-16 株式会社半導体エネルギー研究所 半導体装置
JP2021121848A (ja) * 2008-10-08 2021-08-26 株式会社半導体エネルギー研究所 液晶表示装置
JP2022043111A (ja) * 2009-10-09 2022-03-15 株式会社半導体エネルギー研究所 表示装置
US11695080B2 (en) 2009-10-09 2023-07-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same

Similar Documents

Publication Publication Date Title
JP3647542B2 (ja) 液晶表示装置
USRE38292E1 (en) Method to prevent static destruction of an active element comprised in a liquid crystal display device
US5054887A (en) Active matrix type liquid crystal display
US6678017B1 (en) Display panel and method of fabricating the same
JP2002277889A (ja) アクティブマトリクス型液晶表示装置
JPH10319431A (ja) 薄膜トランジスタアレイ基板
JPH09281525A (ja) 液晶表示基板およびその製造方法
JP3306488B2 (ja) アクティブマトリクス基板
JPH08179360A (ja) アクティブマトリックスパネル
JPH04265945A (ja) アクティブマトリクス基板
JP3231410B2 (ja) 薄膜トランジスタアレイ及びその製造方法
US6940480B2 (en) Pixel structure
JP3484307B2 (ja) 液晶表示装置
JPH11218782A (ja) アクティブマトリックス型液晶表示装置
JP3807550B2 (ja) アクティブマトリクス型表示装置
JPH0915623A (ja) 液晶表示装置およびその製造方法
JP4019325B2 (ja) 液晶表示装置
JPH08254693A (ja) 液晶表示基板およびその製造方法
JPH10104660A (ja) 液晶表示装置
JP3077439B2 (ja) マトリクス基板及びその製造方法
JP3006990B2 (ja) アクティブマトリクス基板およびその製造方法
JP2714270B2 (ja) 液晶表示装置
JP3690878B2 (ja) 液晶表示装置
JP3213067B2 (ja) 薄膜トランジスタアレイ及びその製造方法
JPH0496023A (ja) アクティブマトリックス回路とその製造方法