JPH09127484A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JPH09127484A JPH09127484A JP28057395A JP28057395A JPH09127484A JP H09127484 A JPH09127484 A JP H09127484A JP 28057395 A JP28057395 A JP 28057395A JP 28057395 A JP28057395 A JP 28057395A JP H09127484 A JPH09127484 A JP H09127484A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- gradation control
- crystal display
- input terminals
- digital signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】
【課題】 コントラストを悪化させることなしに、少な
い階調数で液晶を駆動する。 【解決手段】 映像信号1にもとづいてデジタル信号が
D0 〜D3 を発生するA/D変換回路10と、階調制御
入力端子I0 〜I5 を有する液晶表示部3とを含んで構
成される。
い階調数で液晶を駆動する。 【解決手段】 映像信号1にもとづいてデジタル信号が
D0 〜D3 を発生するA/D変換回路10と、階調制御
入力端子I0 〜I5 を有する液晶表示部3とを含んで構
成される。
Description
【0001】
【発明の属する技術分野】本発明は液晶表示装置、特
に、多階調の液晶表示装置に関する。
に、多階調の液晶表示装置に関する。
【0002】
【従来の技術】従来の液晶表示装置について図面を参照
して詳細に説明する。
して詳細に説明する。
【0003】図4は、従来の一例を示すブロック図であ
る。図4に示す液晶表示装置は、映像信号1にもとづい
てデジタル信号がD0 〜D3 を発生するA/D変換回路
10と、階調制御入力端子I0 〜I5 を有する液晶表示
部3と、階調制御入力端子I0 ,I1 を電源VCCにプル
アップする抵抗11とを含んで構成される。
る。図4に示す液晶表示装置は、映像信号1にもとづい
てデジタル信号がD0 〜D3 を発生するA/D変換回路
10と、階調制御入力端子I0 〜I5 を有する液晶表示
部3と、階調制御入力端子I0 ,I1 を電源VCCにプル
アップする抵抗11とを含んで構成される。
【0004】図5は図4に示す回路の階調制御特性を示
すグラフである。階調0は黒レベルであり、階調63は
白レベルを表わす。図よりわかるように、全白表示時に
は問題ないが、黒レベルが僅かに浮き、コントラストが
悪化する。
すグラフである。階調0は黒レベルであり、階調63は
白レベルを表わす。図よりわかるように、全白表示時に
は問題ないが、黒レベルが僅かに浮き、コントラストが
悪化する。
【0005】
【発明が解決しようとする課題】上述した従来の液晶表
示装置は、下位ビットが固定されるため、コントラスト
が僅かに低下するという欠点があった。
示装置は、下位ビットが固定されるため、コントラスト
が僅かに低下するという欠点があった。
【0006】
【課題を解決するための手段】第1の発明の液晶表示装
置は、多階調表示のできる液晶部が有する階調制御入力
端子の数よりも少ないビット数しかない階調制御回路を
前記液晶部に結合させてなる液晶表示装置において、前
記階調制御入力端子の上位ビットを映像信号をデジタル
信号で駆動し、前記階調制御入力端子の残りの下位ビッ
トを前記デジタル信号の上位ビットで駆動する。
置は、多階調表示のできる液晶部が有する階調制御入力
端子の数よりも少ないビット数しかない階調制御回路を
前記液晶部に結合させてなる液晶表示装置において、前
記階調制御入力端子の上位ビットを映像信号をデジタル
信号で駆動し、前記階調制御入力端子の残りの下位ビッ
トを前記デジタル信号の上位ビットで駆動する。
【0007】第2の発明の液晶表示装置は、前記階調制
御入力端子がI0 〜I5 の6ビットであり、前記デジタ
ル信号がD0 〜D3 の4ビットである液晶表示装置にお
いて、デジタル信号D3 を前記入力端子I5,I1 に供給
し、デジタル信号D2 を前記入力端子I4,I0 に供給
し、デジタル信号D1 を前記入力端子I3 に供給し、デ
ジタル信号D0 を前記入力端子I2 に供給する。
御入力端子がI0 〜I5 の6ビットであり、前記デジタ
ル信号がD0 〜D3 の4ビットである液晶表示装置にお
いて、デジタル信号D3 を前記入力端子I5,I1 に供給
し、デジタル信号D2 を前記入力端子I4,I0 に供給
し、デジタル信号D1 を前記入力端子I3 に供給し、デ
ジタル信号D0 を前記入力端子I2 に供給する。
【0008】第3の発明の液晶表示装置は、階調制御入
力端子の上位ビットをデジタル映像信号で駆動し、階調
制御端子の残りの下位ビットをデジタル映像信号の上位
ビットで順に割り当てて駆動し、更に階調制御端子が残
る場合は再びデジタル映像信号の上位ビットで順に割り
当てて駆動する。
力端子の上位ビットをデジタル映像信号で駆動し、階調
制御端子の残りの下位ビットをデジタル映像信号の上位
ビットで順に割り当てて駆動し、更に階調制御端子が残
る場合は再びデジタル映像信号の上位ビットで順に割り
当てて駆動する。
【0009】
【発明の実施の形態】次に、本発明について図面を参照
して詳細に説明する。
して詳細に説明する。
【0010】図1は本発明の第1の実施形態を示すブロ
ック図である。図1に示す液晶表示装置は、映像信号1
にもとづいてデジタル信号がD0 〜D3 を発生するA/
D変換回路10と、階調制御入力端子I0 〜I5 を有す
る液晶表示部3とを含んで構成される。デジタル信号D
3 を入力端子I5,I1 に供給し、デジタル信号D2 を入
力端子I4,I0 に供給し、デジタル信号D1 を入力端子
I3 に供給し、デジタル信号D0 を入力端子I2 に供給
する。
ック図である。図1に示す液晶表示装置は、映像信号1
にもとづいてデジタル信号がD0 〜D3 を発生するA/
D変換回路10と、階調制御入力端子I0 〜I5 を有す
る液晶表示部3とを含んで構成される。デジタル信号D
3 を入力端子I5,I1 に供給し、デジタル信号D2 を入
力端子I4,I0 に供給し、デジタル信号D1 を入力端子
I3 に供給し、デジタル信号D0 を入力端子I2 に供給
する。
【0011】図2は、図1の作用を検証する真理図であ
る。これにより、黒レベルに浮きがないことがわかる。
る。これにより、黒レベルに浮きがないことがわかる。
【0012】図3は、本発明の第2の実施形態を示すブ
ロック図である。図3に示す液晶表示装置は、液晶表示
部31が8ビットの階調制御入力端子I0 〜I7 を備え
ており、階調制御入力端子I0 〜I7 の上位4ビットと
下位4ビットが並列接続されている。
ロック図である。図3に示す液晶表示装置は、液晶表示
部31が8ビットの階調制御入力端子I0 〜I7 を備え
ており、階調制御入力端子I0 〜I7 の上位4ビットと
下位4ビットが並列接続されている。
【0013】本発明では、プルアップ抵抗が不用とな
る。
る。
【0014】
【発明の効果】本発明の液晶表示装置は、階調制御入力
端子の上位ビットと下位ビットを並列接続したので、コ
ントラストが改善できるという効果がある。
端子の上位ビットと下位ビットを並列接続したので、コ
ントラストが改善できるという効果がある。
【図1】本発明の第1の一実施形態を示すブロック図で
ある。
ある。
【図2】図1の作用を検証する真理図である。
【図3】本発明の第2の一実施形態を示すブロック図で
ある。
ある。
【図4】従来の一例を示すブロック図である。
【図5】図4に示す回路の階調制御特性を示すグラフで
ある。
ある。
1 映像信号 3 液晶表示部 10 A/D変換回路
Claims (3)
- 【請求項1】 多階調表示のできる液晶部が有する階調
制御入力端子の数よりも少ないビット数しかない階調制
御回路を前記液晶部に結合させてなる液晶表示装置にお
いて、前記階調制御入力端子の上位ビットを映像信号を
デジタル信号で駆動し、前記階調制御入力端子の残りの
下位ビットを前記デジタル信号の上位ビットで駆動する
ことを特徴とする液晶表示装置。 - 【請求項2】 前記階調制御入力端子がI0 〜I5 の6
ビットであり、前記デジタル信号がD0 〜D3 の4ビッ
トである液晶表示装置において、デジタル信号D3 を前
記入力端子I5,I1 に供給し、デジタル信号D2 を前記
入力端子I4,I0 に供給し、デジタル信号D1 を前記入
力端子I3 に供給し、デジタル信号D0 を前記入力端子
I2 に供給する請求項1記載の液晶表示装置。 - 【請求項3】 階調制御入力端子の上位ビットをデジタ
ル映像信号で駆動し、階調制御端子の残りの下位ビット
をデジタル映像信号の上位ビットで順に割り当てて駆動
し、更に階調制御端子が残る場合は再びデジタル映像信
号の上位ビットで順に割り当てて駆動することを特徴と
する液晶表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28057395A JPH09127484A (ja) | 1995-10-27 | 1995-10-27 | 液晶表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP28057395A JPH09127484A (ja) | 1995-10-27 | 1995-10-27 | 液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH09127484A true JPH09127484A (ja) | 1997-05-16 |
Family
ID=17626921
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP28057395A Pending JPH09127484A (ja) | 1995-10-27 | 1995-10-27 | 液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH09127484A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100811475B1 (ko) * | 2006-07-21 | 2008-03-07 | 엘지전자 주식회사 | 영상 표시 장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02193188A (ja) * | 1989-01-21 | 1990-07-30 | Seiko Epson Corp | 液晶電気光学素子の駆動方法 |
JPH0527702A (ja) * | 1991-07-22 | 1993-02-05 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JPH0821984A (ja) * | 1994-07-08 | 1996-01-23 | Hitachi Ltd | Tft液晶表示ディスプレイ |
-
1995
- 1995-10-27 JP JP28057395A patent/JPH09127484A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02193188A (ja) * | 1989-01-21 | 1990-07-30 | Seiko Epson Corp | 液晶電気光学素子の駆動方法 |
JPH0527702A (ja) * | 1991-07-22 | 1993-02-05 | Matsushita Electric Ind Co Ltd | 液晶表示装置 |
JPH0821984A (ja) * | 1994-07-08 | 1996-01-23 | Hitachi Ltd | Tft液晶表示ディスプレイ |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100811475B1 (ko) * | 2006-07-21 | 2008-03-07 | 엘지전자 주식회사 | 영상 표시 장치 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5363118A (en) | Driver integrated circuits for active matrix type liquid crystal displays and driving method thereof | |
CN100419844C (zh) | 显示元件驱动装置和具有该装置的显示装置及驱动方法 | |
US7158108B2 (en) | Column electrode driving circuit and voltage generating circuit for a liquid crystal display | |
US20040174347A1 (en) | Data driver and related method used in a display device for saving space | |
US20080036727A1 (en) | Image display device and image display method | |
EP1278177A3 (en) | Display device and electronic instrument | |
JP2003330422A (ja) | 画像表示装置 | |
KR100428651B1 (ko) | 액정표시소자의 소오스 드라이버 및 액정표시소자 구동방법 | |
JPH10326084A (ja) | 表示装置 | |
JP2003036057A (ja) | 表示装置 | |
JP3554135B2 (ja) | Lcdドライバ | |
US7443369B2 (en) | Liquid crystal display device and an optimum gradation voltage setting apparatus thereof | |
JP2004274335A (ja) | 信号処理回路及びこれを用いた液晶表示装置 | |
JPWO2006112108A1 (ja) | 液晶表示装置の駆動方法 | |
JPH09127484A (ja) | 液晶表示装置 | |
JPH04237091A (ja) | フラットディスプレイの階調駆動回路 | |
JP2003099015A (ja) | 液晶駆動装置及び階調表示方法 | |
JP2003084722A (ja) | 表示装置の駆動回路 | |
TW306998B (ja) | ||
JPH08160392A (ja) | 液晶表示装置 | |
KR940013190A (ko) | 표시장치의 구동회로 | |
JPH05150737A (ja) | 表示装置用駆動回路 | |
JP2002351429A (ja) | 走査信号出力回路、ゲート駆動回路、表示装置、表示装置の製造方法 | |
JP3242265B2 (ja) | 液晶駆動装置 | |
JPH07152347A (ja) | 液晶表示装置のγ特性補正方法及び液晶表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 19980811 |