JPH088672B2 - 液晶駆動装置 - Google Patents

液晶駆動装置

Info

Publication number
JPH088672B2
JPH088672B2 JP63306948A JP30694888A JPH088672B2 JP H088672 B2 JPH088672 B2 JP H088672B2 JP 63306948 A JP63306948 A JP 63306948A JP 30694888 A JP30694888 A JP 30694888A JP H088672 B2 JPH088672 B2 JP H088672B2
Authority
JP
Japan
Prior art keywords
liquid crystal
signal
crystal display
display panel
change
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63306948A
Other languages
English (en)
Other versions
JPH02153688A (ja
Inventor
昌男 川村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP63306948A priority Critical patent/JPH088672B2/ja
Priority to US07/440,496 priority patent/US5119084A/en
Publication of JPH02153688A publication Critical patent/JPH02153688A/ja
Publication of JPH088672B2 publication Critical patent/JPH088672B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、ドットマトリクスの液晶表示パネルを駆
動する液晶駆動装置に関する。
[従来の技術] 従来、携帯用の小型テレビジョン受像機等の表示部に
は、一般にドットマトリクスの液晶表示パネルが使用さ
れている。テレビ画像は17[mS](=1/60[s])毎に
表示しなければならないため、液晶表示パネルの応答速
度も必然的に17[mS]より充分速いことが望まれる。し
かしながら、現状における液晶表示パネルの応答速度は
50[mS]〜100[mS]程度であり、動画表示の際に残像
が見えてしまうという欠点があった。
そこで、応答速度を向上させ、残像が出なくなる液晶
駆動装置として次のような方法が考えられた。すなわ
ち、液晶表示パネル中の一画素に着目すると、1F(フレ
ーム:本願明細書中に言う「フレーム」とは、1画面を
構成する絵素全てが1通り走査される期間を示し、例え
ばTV信号の1フィールド毎に1画面を構成する絵素全て
を1通り走査して表示を行なう場合、TV信号の1フィー
ルドと本願中に言う1フレームとは等しいとみなし、TV
信号の「フレーム」とは必ずしも一致しない。)に1回
選択状態となり、画像データがリフレッシュされる。液
状表示パネルが累積応答性を有することは周知である
が、この累積応答性を数式のモデルとして表わすと yn=(1−K)xn+Kyn-1 ……(1) (ただし、K:定数 xn:入力画像データ yn:出力画像データ (表示されるデータ)) となる。この(1)式をZ変換すると、 Y(z)=(1−K)X(z)+KZ-1Y(z) Y(z)=(1−K)X(z)/(1−KZ-1) ……
(2) (ただし、Z-1:1フレーム分の遅延演算子) となる。したがって、液晶表示パネルの伝達関数H
(z)は H(z)=(1−K)/(1−KZ-1) ……(3) と考えることができる。ここで、液晶表示パネルの伝達
関数とは逆の伝達関数で信号の前処理を行なえば、表示
の応答速度を改善するとができる。すなわち、 X(z)=(1−KZ-1)W(z)/(1−K) ……
(4) この(4)式をZ逆変換すると、 xn=(wn‐Kwn-1)/(1−K) ……(5) なる式を得るものである。なお、こうして得られた信号
xnはその振幅が大きくなってしまい、そのまま液晶表示
パネルで表示させることは不可能であるので、リミッタ
によってxnとwnの振幅を等しくする必要がある。
また、上記のような信号xnは動きの速い画像の応答性
を改善することに関しては有効であるが、反面、動きが
少なく、静止画に近い画像に対しては僅かな変化が強調
されてしまうため、ノイズが多くなってしまうという問
題がある。したがって、上記のような信号xnの処理は、
画像の変化がある程度以上の画素、領域に対してのみ行
なう必要がある。
第2図は上記(5)式を実現するための回路構成を示
すもので、アナログの映像入力信号はA/D変換器11でN
×Mドットの画素単位に量子化され、デジタル信号wn
して1フレーム遅延回路12と減算器13の+入力側に送出
される。1フレーム遅延回路12は入力された信号wnを1
フレーム、17[mS]だけ遅延させ、信号wn-1として乗算
器14に出力する。乗算器14は信号wn-1をK倍してKwn-1
とし、上記減算器13の−入力側に送出する。減算器13で
はA/D変換器11からの信号wnと減算器13からの信号Kwn-1
とにより、減算 wn‐Kwn-1 を行ない、その差を乗算器15に出力する。乗算器15は入
力された信号を1/(1−K)倍し、リミッタ16に送出す
る。リミッタ16は、送られてきた信号が上記A/D変換器1
1の出力信号wnの振幅を越えていた場合にこれを演算に
よって制限するもので、その出力が信号xnとしてセグメ
ントドライバ17に送られる。セグメントドライバ17は信
号xnに従って液晶表示パネル(LCD)18のセグメント電
極を駆動する。この液晶表示パネル18のコモン電極はコ
モンドライバ19によって駆動されるもので、これら液晶
表示パネル18、コモンドライバ19及び上記A/D変換器11
は共にタイミング信号発生回路20から送られてくるタイ
ミング信号に同期して動作する。
しかして、A/D変換器11の出力するデジタル信号wn
1フレーム遅延回路12の出力する信号wn-1は動き検出回
路21にも送出される。この動き検出回路21は、1フレー
ム分の時差を有する2つの信号wn,wn-1の差からその画
素の画像の変化(動き)が大きいか否かを判断し、その
判断結果に応じて上記乗算器14及び乗算器15に定数Kを
出力する。
例えば、A/D変換器11の出力するデジタル信号wn及び
これを1フレーム遅延回路12で1フレーム分遅延させた
信号wn-1は、映像信号の輝度成分をmビットの重みを持
ったデータで表わしたものであるので、これらの差分が
ある所定ビット以上あるか否かで画像の変化が大きいか
否かを判断する。この判断結果によって動き検出回路21
から出力される定数Kのとりうる範囲は 「0≦K<1」である。変化が小さいと判断された場
合は定数Kの値は「0」となり、その結果、乗算器14の
出力は「0」、乗算器15はスルーパスとなって、画像変
化を強調する信号処理を行なわない回路となる。また、
変化が大きいと判断された場合は、定数Kは「0<K<
1」の範囲内で予め設定された値とされる。
以下、画像データの変化が大きいと判断された場合の
動作について述べる。
液晶表示パネル18の1画素における応答速度が例えば
50[mS](≒3フレーム)であるとする。この場合、上
記(5)式の定数K=1/2となる。したがって、乗算器1
4では1フレーム遅延回路12で遅延された信号wn-1をw
n-1/2とし、減算器13では減算 wn‐wn-1/2 が行なわれる。乗算器15は入力された信号を2倍し、リ
ミッタ16に「2wn‐wn-1」なる信号を送出する。リミッ
タ16では、送られてきた信号に対して、例えば xn=(2wn‐wn-1)/3+1/3 なる演算を施し、得られた信号xnをセグメントドライバ
17に出力して液晶表示パネル18で表示させる。
このような回路構成とすれば、画像の変化が大きかっ
た場合に予めその画像変化を強調する信号処理を施した
データを用いて液晶表示パネルを駆動するようにしたの
で、ノイズを生じることなく残像となる影響成分を除去
することが可能となり、液晶表示パネルの低い応答速度
を補償することができる。
[発明が解決しようとする課題] 上記のような構成の液晶駆動装置は、A/D変換器11の
出力である画像信号wnとこれを1フレーム遅延回路12で
1フレーム分遅延させた信号wn-1との差の絶対値から動
き検出回路21が画像信号の変化の大小を検出し、定数K
を出力するようにしていた。
しかしながら、画像信号が変化する際、実際にはその
変化の方向、すなわち、輝度が明→暗に変化する場合と
暗→明に変化する場合とで上記(3)式で示した液晶表
示パネルの伝達関数中の定数Kの値が異なるため、上記
のように伝達関数の定数を変化の方向に関係なく画一的
に設定しまうものでは、適切な信号の処理を行なうこと
ができない。
この発明は上記のような実情に鑑みてなされたもの
で、常に適切な状態で画像信号の補償を行ない、応答速
度を向上させることが可能な液晶駆動装置を提供するこ
とを目的とする。
[課題を解決するための手段及び作用] この発明は、画像信号の変化が大きい場合、その変化
の方向毎に対応して変化を強調する信号処理を施すよう
にしたもので、常に適切な度合いで画像信号の変化の強
調が行なわれ、必要な画像領域のみ応答速度が必要分向
上されるため、残像及びノイズの発生を大幅に削減する
ことができる。
[実施例] 以下図面を参照してこの発明の実施例を説明する。
第1図は一実施例の回路構成を示すもので、第2図の
ものと基本的な構成は同様であるので、同一部分には同
一符号を付してその説明は省略する。
そして、A/D変換器11の出力するデジタル信号wnと1
フレーム遅延回路12の出力する信号wn-1は動き検出回路
31にも送出される。この動き検出回路31は、1フレーム
分の時差を有する2つの信号wn,wn-1を減算することに
よりその画素の画像の変化(動き)が大きいか否かを判
断するもので、その判断結果はオン・オフ方向検出回路
32に送られる。オン・オフ方向検出回路32は、送られて
きた判断結果、すなわち信号wnとwn-1の減算結果の符号
から画像の変化の方向がオン(暗→明)であるか、オフ
(明→暗)であるかを判断し、その判断結果に従って液
晶表示パネル18の伝達関数に適した定数Kを上記乗算器
14及び乗算器15に送出する。
動き検出回路31が例えばA/D変換器11の出力するmビ
ットのデジタル信号wnと1フレーム遅延回路12の出力す
る同じくmビットの信号wn-1とにより減算 wn‐wn-1 を行ない、その差が所定ビット以上であった場合、動き
検出回路31は画像の変化が大きいと判断し、その差の符
号が正であるか負であるかという情報と共に判断結果を
オン・オフ方向検出回路32に送出する。オン・オフ方向
検出回路32では、動き検出回路31から変化が大きいとい
う判断結果を受取ると同時に、信号wnとwn-1の減算の差
が正であったか負であったを判断する。正であった場
合、変化の方向はオン(暗→明)であることとなり、こ
の状態の液晶表示パネル18の伝達関数に最適な定数Kの
値を乗算器14及び乗算器15に送出する。
また、信号wnとwn-1の減算の差が負であった場合、変
化の方向はオフ(明→暗)であることとなり、やはりこ
の状態の液晶表示パネル18の伝達関数に最適な定数Kの
値を乗算器14及び乗算器15に送出する。
こうして画像信号の変化の方向に応じて液晶表示パネ
ル18の伝達関数での定数Kの値を可変設定することによ
り、1フレーム遅延回路12、減算器13、乗算器14,15及
びリミッタ16における画像信号の変化の強調の度合いを
最適なものとすることができる。
[発明の効果] 以上詳記した如くこの発明によれば、画像信号の変化
が大きい場合、その変化の方向に対応して変化を強調す
る信号処理を施すようにしたので、常に適切な度合いで
画像信号の変化の強調が行なわれ、必要な画像領域のみ
応答速度が必要分向上されるため、残像及びノイズの発
生を大幅に削減した液晶駆動装置を提供することができ
る。
【図面の簡単な説明】
第1図はこの発明の一実施例の回路構成を示すブロック
図、第2図は従来の液晶駆動装置の回路構成を示すブロ
ック図である。 11……A/D変換器、12……1フレーム遅延回路、13……
減算器、14,15……乗算器、16……リミッタ、17……セ
グメントドライバ、18……液晶表示パネル、19……コモ
ンドライバ、20……タイミング信号発生回路、21,31…
…動き検出回路、32……オン・オフ方向検出回路。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】累積応答性を有する液晶表示パネルに映像
    信号を表示するための液晶駆動装置において、 映像信号Wn(nはフレーム)を出力する映像信号出力手
    段と、 液晶表示パネルの伝達関数 H(z)=(1−K)/(1−KZ-1) (Kは定数) とは逆特性の伝達関数 X(z)=(1−KZ-1)W(z)/(1−K) で上記映像信号Wnを演算処理する演算手段と、 映像信号WnとWn-1とを比較し、画像の明暗の変化の方向
    に応じて上記定数Kを設定する設定手段と、 上記演算処理された映像信号Xnに基づいて液晶表示パネ
    ルに表示を行なう駆動手段と を具備したことを特徴とする液晶駆動装置。
JP63306948A 1988-12-06 1988-12-06 液晶駆動装置 Expired - Lifetime JPH088672B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP63306948A JPH088672B2 (ja) 1988-12-06 1988-12-06 液晶駆動装置
US07/440,496 US5119084A (en) 1988-12-06 1989-11-22 Liquid crystal display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63306948A JPH088672B2 (ja) 1988-12-06 1988-12-06 液晶駆動装置

Publications (2)

Publication Number Publication Date
JPH02153688A JPH02153688A (ja) 1990-06-13
JPH088672B2 true JPH088672B2 (ja) 1996-01-29

Family

ID=17963204

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63306948A Expired - Lifetime JPH088672B2 (ja) 1988-12-06 1988-12-06 液晶駆動装置

Country Status (1)

Country Link
JP (1) JPH088672B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3476241B2 (ja) 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
JP2008242472A (ja) * 2000-10-27 2008-10-09 Mitsubishi Electric Corp 液晶表示装置の駆動回路および駆動方法
KR100769196B1 (ko) * 2006-03-20 2007-10-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동장치 및 구동방법

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63184486A (ja) * 1987-01-26 1988-07-29 Nec Home Electronics Ltd 巡回型雑音低減装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63184486A (ja) * 1987-01-26 1988-07-29 Nec Home Electronics Ltd 巡回型雑音低減装置

Also Published As

Publication number Publication date
JPH02153688A (ja) 1990-06-13

Similar Documents

Publication Publication Date Title
US6501451B1 (en) Liquid crystal display panel driving device and method
US8711072B2 (en) Motion blur reduction for LCD video/graphics processors
US5119084A (en) Liquid crystal display apparatus
US7061511B2 (en) Liquid crystal device having improved-response-characteristic drivability
JP4567052B2 (ja) 表示装置,液晶モニター,液晶テレビジョン受像機および表示方法
JP4532441B2 (ja) 液晶表示装置の駆動装置及び駆動方法
US20060197732A1 (en) Video signal processing apparatus, method of processing video signal, program for processing video signal, and recording medium having the program recorded therein
JP2003207762A5 (ja)
KR20100073357A (ko) 액정 표시 장치의 영상 처리 방법 및 장치
JP2006010714A (ja) 液晶テレビジョン受像機、液晶表示制御方法、並びに、そのプログラムおよび記録媒体
JP3902031B2 (ja) 液晶表示装置の駆動方法
US8159567B2 (en) Image processing apparatus and image processing method
JP2000330501A (ja) 液晶駆動回路
JP2929105B2 (ja) 液晶駆動装置
JP2536403B2 (ja) 液晶駆動装置
JPH088672B2 (ja) 液晶駆動装置
KR100521817B1 (ko) 액정표시장치 및 그 신호보정회로
Okumura et al. Advanced level‐adaptive overdrive (ALAO) method applicable to full‐HD LC TVs
JP4770290B2 (ja) 液晶表示装置
JP4009174B2 (ja) 液晶表示装置
JPH088673B2 (ja) 液晶駆動装置
JPH088670B2 (ja) 液晶駆動装置
JPH088671B2 (ja) 液晶駆動装置
JP3425611B2 (ja) 液晶表示装置
JPH0662355A (ja) 表示素子駆動回路

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090129

Year of fee payment: 13

EXPY Cancellation because of completion of term