JPH0883237A - データ処理装置 - Google Patents

データ処理装置

Info

Publication number
JPH0883237A
JPH0883237A JP6240847A JP24084794A JPH0883237A JP H0883237 A JPH0883237 A JP H0883237A JP 6240847 A JP6240847 A JP 6240847A JP 24084794 A JP24084794 A JP 24084794A JP H0883237 A JPH0883237 A JP H0883237A
Authority
JP
Japan
Prior art keywords
access
burst
address
signal
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP6240847A
Other languages
English (en)
Other versions
JP3153078B2 (ja
Inventor
Satoru Sonobe
悟 園部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP24084794A priority Critical patent/JP3153078B2/ja
Priority to KR1019950029353A priority patent/KR100225727B1/ko
Priority to US08/526,090 priority patent/US5826108A/en
Priority to DE69525116T priority patent/DE69525116T2/de
Priority to EP95114246A priority patent/EP0701216B1/en
Publication of JPH0883237A publication Critical patent/JPH0883237A/ja
Application granted granted Critical
Publication of JP3153078B2 publication Critical patent/JP3153078B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4204Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
    • G06F13/4234Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus
    • G06F13/4243Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being a memory bus with synchronous protocol
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microcomputers (AREA)
  • Bus Control (AREA)
  • Memory System (AREA)
  • Information Transfer Systems (AREA)

Abstract

(57)【要約】 【目的】バーストアクセス用の制御とデータ処理装置と
メモリ間のハンドシェイクを簡易・高速化し、高速シス
テムが構築可能なデータ処理装置の提供。 【構成】記憶装置に対して最初のアドレスのみを出力
し、バースト要求信号をアクティブとして最初のアドレ
スから複数データを順次的にアクセスするバーストアク
セス機能を備えたデータ処理装置において、メモリ領域
を所定サイズの1又は複数のメモリブロックに分割し
て、メモリブロック単位にバーストアクセスを行なうか
の情報を記憶するレジスタと、アドレスを入力しアクセ
スされるメモリ領域がいずれのメモリブロックに対応す
るかをデコードするデコーダと、を備え、アクセス対象
のメモリブロックについてレジスタ内の対応する情報が
バーストアクセスに設定されている場合にバースト要求
信号をアクティブとする。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、データ処理装置に関
し、特にデータ転送を行うデータ処理装置に関する。
【0002】
【従来の技術】一般に、メモリアクセスにおいて、最初
のアドレスのみを出力し、複数の連続したデータのアク
セスを行うものをバーストアクセスという。バーストア
クセス方式では、一般にアドレスのインクリメントはメ
モリ側の機能とされ、複数のデータ転送に対して最初の
アドレスを一回転送するだけで済むため、プロセッサか
らアドレスを出力するための遅延時間が少なくなり、高
速アクセスが可能とされる。
【0003】バーストアクセス方式の従来例として、図
6に、アドバンスト・マイクロデバイス(Advanced Mic
ro Devices, Inc.)社製の32ビットRISCコンピュ
ータAm29000を使用したシステム構成例を示す
(詳細は、例えば「Am29000 ファミリデータブック(2
9K Family Data Book)」、Advanced Micro Devices
社、1990年刊、等が参照できる)。
【0004】図6を参照して、このシステム構成におい
て、マイクロコンピュータ12、インストラクションメ
モリ22、データメモリ30が、32ビット幅のアドレ
スバス42、データバス52で接続され、マイクロコン
ピュータ12とインストラクションメモリ22は32ビ
ット幅のインストラクションバス51で接続されてい
る。インストラクションメモリ22には、マイクロコン
ピュータ12により実行される命令(インストラクショ
ン)が格納される。
【0005】Am29000では、データバス52とイ
ンストラクションバス51のそれぞれに対して、バース
トアクセスが可能であるが、図6には、インストラクシ
ョンバス51のバーストアクセスに必要な信号のみを示
す。
【0006】マイクロコンピュータ12は、インストラ
クションメモリ22に対して、システムクロック(SY
SCLK)90、アクティブの時にアドレスバスに有効
なアドレスが出力されるインストラクション・アクセス
要求信号(IREQ ̄)91、及び、命令のバーストア
クセスを確立するための信号でありアクティブの間命令
が順次メモリから出力されるバーストアクセス要求信号
(IBREQ ̄)92を出力し、インストラクションメ
モリ22から、バーストモードによるインストラクショ
ンのアクセスが可能の時にアクティブとされるバースト
アクセスアクノリッジ信号(IBACK ̄)93、命令
バス51に有効な命令が存在することを示すレディ信号
(IRDY ̄)94を入力している。なお、信号名に後
続する記号 ̄は、ローレベルの時アクティブ(ローアク
ティブ)であることを示す。
【0007】アドレスバス42は、データ用とインスト
ラクション用のアドレスを共有している。以下に、バー
ストアクセスの動作について、図7を参照して説明す
る。
【0008】図7は、従来例のバーストアクセスモード
のタイミングチャートを示している。まず、信号名の説
明を行う。
【0009】SYSCLKはシステムクロック90、A
31−0はアドレスバス42、I31−0はインストラ
クションバス51、IREQ ̄はアクティブ時にアドレ
スバスに有効なアドレスが出力されることを示すインス
トラクション・アクセス要求信号91、IBREQ ̄は
インストラクションバス(I31−0)51のバースト
アクセス要求信号92、IBACK ̄はバーストモード
によるインストラクションのアクセスが可能であること
を示すバーストアクセスアクノリッジ信号93で、IB
REQ ̄92に対するアクノリッジ信号、IRDY ̄は
インストラクションバス(I31−0)52に有効なイ
ンストラクション・データが存在することを示すレディ
信号94である。
【0010】図7の各信号名の後の括弧で囲んだ「i
n」、「out」は、マイクロコンピユータ12から見
た信号の入出力の方向をそれぞれ示しており、「in」
はマイクロコンピュータ12への入力、「out」はマ
イクロコンピュータからの出力を意味している。
【0011】図7を参照して、ステート1では、インス
トラクション・アクセス要求信号(IREQ ̄)91が
アクティブとなり、アドレスNがアドレスバス(A31
−0)42に出力される。
【0012】また、バーストアクセス要求信号(IBR
EQ ̄)92がアクティブとなり、インストラクション
メモリ22に対してバーストアクセスの要求を行なう。
【0013】マイクロコンピュータ12は、内部のプリ
フェッチバッファ(不図示)に空きが生じた場合に、バ
ーストアクセス要求信号(IBREQ ̄)92をアクテ
ィブとして、バーストアクセスを試みようとする。
【0014】インストラクションメモリ22が、アドレ
スの自動インクリメント機能等のバーストアクセスをサ
ポートしている場合、バーストアクセスに応対する準備
ができた時点(図7では、ステート2)で、バーストア
クセスアクノリッジ信号(IBACK ̄)93がアクテ
ィブになる。
【0015】これを受けて、マイクロコンピュータ12
は、ステート3において、インストラクション・アクセ
ス要求信号(IREQ ̄)91をインアクティブにし
て、アドレスNの出力を終了する。
【0016】この後、インストラクションメモリ22か
らのインストラクションの連続アクセスが開始される。
【0017】インストラクションバス(I31−0)5
1上に最初のインストラクションnが確定するステート
4では、レディ信号(IRDY ̄)94がアクティブと
なり、最初のインストラクションnが転送される。
【0018】なお、インストラクションメモリ22がバ
ーストアクセスをサポートしていなければ、バーストア
クセスアクノリッジ信号(IBACK ̄)93はインア
クティブのままであり、インストラクションnが確定す
る時点で、レディ信号(IRDY ̄)94がアクティブ
となったときに、転送を終了させる。これがシングルア
クセスであり、マイクロコンピュータ12はインストラ
クションのアクセス毎にアドレスを出力する。
【0019】ステート5では、バーストアクセスにより
連続して次のインストラクションデータn+1が転送さ
れると同時に、マイクロコンピュータ12でバーストア
クセスを中断する要因が生じたために、バーストアクセ
ス要求信号(IBREQ ̄)92をインアクティブにし
てインストラクションメモリ22にバーストアクセスの
中断を要求している。
【0020】インストラクションメモリ22はこれを受
け、ステート6ではレディ信号(IRDY ̄)94をイ
ンアクティブにしてインストラクションの転送を中断す
る。
【0021】マイクロコンピュータ12がバーストアク
セス要求信号(IBREQ ̄)92を再びアクティブに
してバーストアクセスが再開されたステート7では、レ
ディ信号(IRDY ̄)94がアクティブとされインス
トラクションn+2の転送を行っている。
【0022】ステート8では、マイクロコンピュータ1
2でバーストアクセスを終了する要因が生じたために、
バーストアクセス要求信号(IBREQ ̄)92はイン
アクティブとされ、バーストアクセスを終了している。
【0023】そして、ステート8において、アドレスM
をアドレスバス(A31−0)42に出力し、インスト
ラクション・アクセス要求信号(IREQ ̄)91をア
クティブにし、さらにバーストアクセス要求信号(IB
REQ ̄)92をアクティブにして、次のバーストアク
セスを開始している。
【0024】このように、マイクロコンピュータ12は
可能な限り、インストラクションのバーストアクセス要
求信号(IBREQ ̄)92をアクティブにして、バー
ストアクセスを試み、バーストアクセスアクノリッジ信
号(IBACK ̄)93がアクティブになるのを受け
て、バーストアクセスモードに入る。
【0025】ただし、インストラクションメモリ22が
バーストアクセスに対応できない状態である場合や元々
バースアクセスをサポートしていない場合には、バース
トアクセスアクノリッジ信号(IBACK ̄)93がイ
ンアクティブのままであるためにシングルアクセスとな
る。
【0026】図7に示すように、バーストアクセスモー
ドの場合、最初のアドレスNが処理された後においては
1サイクル(1ステート)に1アクセスの速度でインス
トラクションをアクセスすることができる。
【0027】そして、バーストアクセスモードでは、マ
イクロコンピュータ12の内部のプリフェッチバッファ
の空きがなくなった場合等によりバーストアクセスを中
断する要因が生じた場合、あるいは、分岐命令の実行等
によりバーストアクセスを終了する要因が生じた場合に
は、マイクロコンピュータ12は、バーストアクセス要
求信号(IBREQ ̄)92をインアクティブにしてバ
ーストアクセスの終了をインストラクションメモリ22
に伝える。
【0028】逆に、インストラクションメモリ22でD
RAMを用いた場合において、外部からのリフレッシュ
動作等によりバーストアクセスを終了する要因が生じた
場合には、バーストアクセスアクノリッジ信号(IBA
CK ̄)93がインアクティブとなり、マイクロコンピ
ュータ12はバーストアクセスを終了する。
【0029】一方、インストラクションメモリ22側に
おいてデータの供給ができずに中断する(ウェイトをか
ける)場合には、レディ信号(IRDY ̄)94がイン
アクティブとなり、データのアクセスサイクルにウェイ
トを挿入される。そして、レディ信号(IRDY ̄)9
4がアクティブとなった時点で、マイクロコンピュータ
12は、インストラクションを取り込む。
【0030】すなわち、バーストアクセスモードでは、
マイクロコンピュータ12かインストラクションメモリ
22のいずれかがインストラクション(データ)のアク
セスを中断又は終結するまで順次的(シーケンシャル)
にインストラクション(データ)が転送されることにな
る。
【0031】また、シングルアクセスの場合には、レデ
ィ信号(IRDY ̄)94がアクティブとなった時点で
アクセスが終了する。
【0032】以上のように、マイクロコンピュータ12
とインストラクションメモリ22は、バーストアクセス
要求信号(IBREQ ̄)92、バーストアクセスアク
ノリッジ信号(IBACK ̄)93、レディ信号(IR
DY ̄)94の3つの信号によりバーストアクセスの同
期をとっている。
【0033】
【発明が解決しようとする課題】前記従来のバーストア
クセス方式によるデータ処理装置では、マイクロコンピ
ュータ12からのバーストアクセス要求信号(IBRE
Q ̄)92に対し、インストラクションメモリ22では
バーストアクセスアクノリッジ信号(IBACK ̄)9
3とレディ信号(IRDY ̄)94の2端子を用いて応
答している。
【0034】マイクロコンピュータ12は、可能な限り
バーストアクセスを試みようとし、バーストアクセス要
求信号(IBREQ ̄)92をアクティブとする。この
場合、インストラクションメモリ22が、バーストアク
セスをサポートしていれば、バーストアクセスアクノリ
ッジ信号(IBACK ̄)93がアクティブとされてバ
ーストアクセスが開始され、一方、インストラクション
メモリ22がバーストアクセスをサポートしていなけれ
ば、バーストアクセスアクノリッジ信号(IBACK
 ̄)93はインアクティブのままとされ、シングルアク
セスが行われる。
【0035】レディ信号(IRDY ̄)94は、インス
トラクションメモリ22側からインストラクションの確
定をマイクロコンピュータ12に知らせるための信号で
ある。
【0036】一般に、メモリシステムを設計する場合、
DRAMやSRAM、ROM、I/Oデバイス等が混在
して構成させる場合が多い。
【0037】そして、上述のバーストアクセス方式は、
ページアクセスモードを備えたDRAMやシンクロナス
DRAMをメモリに使用する場合に、最も効果的かつ容
易に適用できる。
【0038】しかしながら、SRAM、ROM等は、ア
ドレスカウンタ等で構成される複雑なインターフェイス
回路が必要とされるため、バーストアクセス方式が適さ
ない場合がある。
【0039】従って、このような各種メモリをシステム
に混在させる場合、どのアドレス空間にバーストアクセ
スが可能なメモリが配置されているのかをマイクロコン
ピュータに知らせる手段が必要とされる。
【0040】前記従来例では、アクセスのたびにインス
トラクションメモリ22がバーストアクセスアクノリッ
ジ信号(IBACK ̄)93により応答しているが、マ
イクロコンピュータ12の動作周波数の高速化に伴い、
バーストアクセスアクノリッジ信号(IBACK ̄)9
3を生成するためのアドレスデコード、及び、信号の伝
搬に必要な時間に対する要求が厳しくなり、システムと
して実現することが困難になってきている。これは、動
作周波数の高速化に伴い、バーストアクセスアクノリッ
ジ信号(IBACK ̄)93を生成するために、マイク
ロコンピュータ12からアドレスバス上42に出力され
たアドレスを極めて高速なアドレスデコーダでデコード
することが必要とされると共に、例えばセットアップ時
間、ホールド時間、信号の伝搬遅延等のいずれについて
も、信号に割り当てられる時間マージンが極めて厳しく
なり、システムのタイミング設計を著しく難しくしてい
る。
【0041】従って、本発明は前記問題点を解消し、バ
ーストアクセスに必要な制御、及び、データ処理装置と
メモリ間のハンドシェイクを簡易化且つ高速化し、動作
周波数の高速化に対処し得るシステムを構築可能とする
データ処理装置を提供することを目的とする。
【0042】
【課題を解決するための手段】前記目的を達成するた
め、本発明は、一のアドレス出力で一のデータのアクセ
スを行うシングルアクセスモードと、一のアドレス出力
で複数データのアクセスを行うバーストアクセスモード
と、を有するデータ処理装置において、アクセスするア
ドレス領域に対応して前記2つのモードの内いずれを選
択するかを指定するモード情報を記憶する情報記憶手段
と、前記モード情報の値に応じて、前記シングルアクセ
スモードと前記バーストアクセスモードのいずれである
かを知らせるモード信号を出力するモード信号出力手段
と、を有することを特徴とするデータ処理装置を提供す
る。
【0043】また、本発明のデータ処理装置は、好まし
くは、記憶装置に対して、一のアドレスを出力して一の
データをアクセスするシングルアクセスの他に、最初の
アドレスのみを出力し、バースト要求信号をアクティブ
として、前記最初のアドレスから複数データを順次的に
アクセスするバーストアクセス機能を備えたデータ処理
装置において、アクセスする記憶装置に対してバースト
アクセスを行なうか否かの情報を記憶するレジスタを備
え、アクセス対象の記憶装置について、前記レジスタ内
の情報がバーストアクセスに設定されている場合に、前
記バースト要求信号をアクティブとすることを特徴とす
るものである。
【0044】さらに、本発明のデータ処理装置は、好ま
しくは、記憶装置に対して、一のアドレスを出力して一
のデータをアクセスするシングルアクセスの他に、最初
のアドレスのみを出力し、バースト要求信号をアクティ
ブとして、前記最初のアドレスから複数データを順次的
にアクセスするバーストアクセス機能を備えたデータ処
理装置において、メモリ領域を所定サイズの複数のメモ
リブロックに分割して、前記メモリブロック単位に、バ
ーストアクセスを行なうか否かの情報を記憶するレジス
タと、アドレスを入力して、前記アドレスによりアクセ
スされるメモリ領域が前記複数のメモリブロックのいず
れのメモリブロックに対応するかをデコードするアドレ
スデコード部と、を備え、アクセス対象のメモリブロッ
クについて、前記レジスタ内の対応する情報がバースト
アクセスに設定されている場合に、前記バースト要求信
号をアクティブとすることを特徴とするものである。
【0045】本発明のデータ処理装置においては、好ま
しくは、前記アドレスデコード部が、内部アドレスバス
上の内部アドレス信号を入力して前記複数のメモリブロ
ックの一を選択することを特徴とする。
【0046】また、本発明のデータ処理装置において
は、好ましくは、前記レジスタが、中央処理装置での所
定の命令の実行によりその内容が設定されることを特徴
とする。
【0047】さらに、本発明のデータ処理装置において
は、好ましくは、制御信号として、バーストアクセスを
制御する前記バースト要求信号と、外部装置に対してデ
ータの出力を要求する信号と、を出力し、前記外部装置
からデータバス上のデータが確立したことを示す信号を
入力する、ことを特徴とする。
【0048】そして、本発明のデータ処理装置において
は、好ましくは、論理積ゲートを複数備え、前記レジス
タに記憶された複数の情報と前記アドレスデコード部か
ら出力されるデコード信号とのそれぞれの論理積が前記
論理積ゲートにてとられ、前記複数の論理積ゲートの出
力が論理和ゲートに入力され、前記論理和ゲートの出力
が、前記バースト要求信号として出力されるように構成
される。
【0049】また、本発明のデータ処理装置において
は、前記バースト要求信号がインアクティブのときに
は、一のデータアクセスの度に一のアドレスを出力する
シングルアクセスモードにて前記記憶装置がアクセスさ
れる。
【0050】さらに、本発明のデータ処理装置において
は、バーストアクセス機能を支持するメモリ装置と、バ
ーストアクセス機能を支持しないメモリ装置とが、メモ
リ領域上互いに異なる所定サイズの複数のメモリブロッ
クに分割され、バーストアクセス機能を支持するメモリ
ブロックについては、前記バースト要求信号がメモリ装
置のチップ選択信号として用いられ、バーストアクセス
機能を支持しないメモリブロックについては、前記バー
スト要求信号の反転信号がメモリ装置のチップ選択信号
として用いられるメモリシステムに接続される。
【0051】
【作用】本発明によれば、1つ又は複数のメモリ領域の
各々に対応して、シングルアクセスとバーストアクセス
のいずれか一方を選択する手段を設けることにより、外
部メモリからのバーストアクセスアクノリッジ信号を受
け取る必要がなくなるため、マイクロコンピュータが出
力するアクセスの種類を示す信号として、一本の制御信
号により、シングルアクセスとバーストアクセスを制御
することができる。
【0052】また、前記従来例では、バースト要求信号
に応じて、外部でアドレスをデコードした結果を、バー
ストアクセスアクノリッジ信号(IBACK ̄)として
マイクロコンピュータに入力していたのに対して、本発
明によれば、マイクロコンピュータ内部にアクセスモー
ド指定手段をもち、内部でバーストアクセス又はシング
ルアクセスの種類を判別するために、外部との信号のや
り取りを行なうことは必要とされない。しかも、本発明
によれば、この判別は、内部アドレス信号を用いて行な
われ、外部へのアドレスの出力に先立って行うように構
成されるため、前記従来例に比べ制御時間を大幅に短縮
することができ、システム動作周波数の向上あるいは、
アクセスサイクルのクロック数を低減することができ
る。
【0053】さらに、本発明によれば、従来のマイクロ
コンピュータのバーストアクセスアクノリッジ信号(I
BACK ̄)端子を削減したことにより、パッケージの
縮小化を達成可能とし、外部のアドレスデコーダをマイ
クロコンピュータ内部に備えることによる外部回路の削
減により、システムの実装面積低減すると共にコストダ
ウンと消費電力低減に達成する。
【0054】
【実施例】図面を参照して、本発明の実施例を以下に説
明する。
【0055】
【実施例1】図1は本発明の第1の実施例のデータ処理
装置の概略構成を示すブロック図である。
【0056】図1を参照して、本実施例は、マイクロコ
ンピュータ10、インストラクション/データメモリ2
0は、アドレスバス40とデータバス50を介して接続
されている。なお、図1に示すように、本実施例では、
インストラクションメモリとデータメモリの区別はない
が、図6に示した前記従来例のようにインストラクショ
ンメモリとデータメモリが独立していても、動作は同様
である。
【0057】マイクロコンピュータ10は、インストラ
クション/データメモリ20に、システムクロック(S
YSCLK)70、データストローブ信号(DSTB
 ̄)71、バースト要求信号(BSTR)72を出力
し、インストラクション/データメモリ20から、ウェ
イト信号(WAIT ̄)73を入力している。
【0058】図2に、マイクロコンピュータ10に内蔵
されるアクセスモード指定レジスタ100の回路構成の
例を示す。マイクロコンピュータ10はアクセスモード
指定レジスタ100を用いて複数のメモリ領域の各々に
ついて、バーストアクセス/シングルアクセスのアクセ
スモード指定を行う。
【0059】ところで、DRAM(ダイナミックランダ
ムアクセスメモリ)、SRAM(スタティックランダム
アクセスメモリ)、ROM(リードオンリメモリ)、I
/Oデバイス等を用いてメモリシステムを構築する際、
これらのメモリのアドレスのマッピングはダイナミック
に変化しない。
【0060】すなわち、どのメモリ領域がバーストアク
セスの対象とされ、どのメモリ領域がシングルアクセス
の対象であるかが予め判っているため、内蔵のアクセス
モード指定レジスタ100を用いて、マイクロコンピュ
ータ10内でのアクセスモードの指定が可能となる。
【0061】インストラクション/データメモリ20で
は、バースト要求信号(BSTR)72がアクティブの
場合はバーストアクセスに対応し、バースト要求信号
(BSTR)72がインアクティブの場合はシングルア
クセスに対応する。
【0062】アクセスモードの決定権が、従来例ではメ
モリ側にあったのに対し、本実施例ではマイクロコンピ
ュータ10側にあるため、バースト要求信号(BST
R)72に対するアクノリッジ信号は必要とされない。
【0063】図2を参照して、メモリ領域の特定のアド
レスにマッピングされたアクセスモード指定レジスタ1
00は、内蔵周辺バス700を介してCPU(中央処理
装置)600と接続しており、アクセスモード指定レジ
スタ100は割り付けられたアドレスに対する通常のス
トア命令をCPU600で実行することにより、その内
容を書き換えることができる。
【0064】本実施例においては、アクセスモード指定
レジスタ100の各ビット200〜215は、16MB
(メガバイト)のメモリ領域を1MB(メガバイト)単
位に分けた16個のメモリブロックにそれぞれ割り当て
られている。
【0065】すなわち、図2のアクセスモード指定レジ
スタ100のLSB(最下位ビット)であるビット20
0は、0〜1MBに、ビット201は1MB〜2MB
に、という具合に各ビットがそれぞれ1MBのメモリ領
域に対応している。
【0066】CPU600には、内部アドレスバス71
0が接続されており、内部アドレスバス710上のアド
レス信号は図1の外部アドレスバス40に出力される。
【0067】アドレスデコーダ800は、内部アドレス
バス710のアドレスをデコードするもので、内部アド
レスバス710のアドレスに応じて、アドレスデコート
信号300〜315の内の一つが“1”となり、残りの
信号は“0”とされる。
【0068】例えば、アドレスデコード信号300は、
内部アドレスバス710のアドレスが0〜1MBにある
ときに“1”とされ、アドレスデコード信号301は、
内部アドレスバス710のアドレスが1MB〜2MBの
とき“1”とされる。
【0069】これらのアドレスデコード信号300〜3
15は、アクセスモード指定レジスタ100の各ビット
200〜215の出力と、それぞれ2入力ANDゲート
400〜415において論理積がとられ、ANDゲート
400〜415の出力は、ORゲート420に入力さ
れ、それらの論理和がとられる。
【0070】アクセスモード指定レジスタ100の各ビ
ット200〜215には、そのメモリブロック内のデー
タアクセスをバーストアクセスで行う場合に“1”が設
定され、シングルアクセスで行う場合に“0”が設定さ
れる。
【0071】アクセスモード指定レジスタ100の各ビ
ット200〜215の出力は、アドレスデコード信号3
00〜315、ANDゲート400〜415及びORゲ
ート420により、現在アクセス中のメモリブロックに
対応したビットの出力が選択される。
【0072】すなわち、ORゲート420の出力500
は、アクセス対象のメモリブロックがバーストアクセス
に指定されている場合には“1”となり、シングルアク
セスに指定してあれば“0”とされ、ORゲート420
の出力500がバースト要求信号(BSTR)72とし
て出力される。
【0073】次に、アクセスモード指定レジスタ100
によりバーストアクセスを指定した場合の動作につい
て、図3を参照して説明する。図3のタイミング図は、
図1に示す本実施例のバーストアクセスモードにおける
各信号波形を示している。
【0074】図3において、SYSCLKはシステムク
ロック70、A31−0はアドレスバス40、D31−
0はデータバス50、DSTB ̄71はインストラクシ
ョン/データメモリ20に対してデータの出力を要求す
るデータストローブ信号、BSTR72はバーストアク
セス時にアクティブとされ、シングルアクセス時にイン
アクティブとされるステータス信号、WAIT ̄73は
データアクセスタイミングにウェイトをかけるウェイト
信号である。信号の後の括弧で囲まれた「in」」、
「out」、「io」は、マイクロコンピュータ10か
ら見た信号の入出力の方向を示しており、「in」は入
力、「out」は出力、「io」は入出力を意味してい
る。
【0075】本実施例において、データストローブ信号
(DSTB ̄)71、バースト要求信号(BSTR)7
2、ウェイト信号(WAIT ̄)73は、機能的には、
それぞれ前記従来例のインストランクション・アクセス
要求信号(IREQ ̄)91、バーストアクセス要求信
号(IBREQ ̄)92、レディ信号(IRDY ̄)9
4に相当する。但し、前記従来例のバーストアクセスア
クノリッジ信号(IBACK ̄)93に相当する信号
は、前記した理由により、本実施例には存在しない。
【0076】図3を参照して、ステート1では、アドレ
スNがアドレスバス(A31−0)40に出力される。
また、ステート1において、バースト要求信号(BST
R)72がアクティブとなり、インストラクション/デ
ータメモリ20に対して本サイクルがバーストアクセス
であることを示している。
【0077】インストラクション/データメモリ20に
おいて、バーストアクセスに応対できる準備ができた時
点(ここでは、ステート4)で、ウェイト信号(WAI
T ̄)73がインアクティブとなり、インストラクショ
ンnがデータバス50上に出力される。
【0078】マイクロコンピュータ10では、ウェイト
信号(WAIT ̄)73がアクティブの間は、データバ
ス50上のインストラクションのサンプリングを禁止し
ているため、ウェイト信号(WAIT ̄)73がインア
クティブになったステート4で、初めて最初のインスト
ラクションnが転送される。
【0079】ステート5では、ウェイト信号(WAIT
 ̄)73がインアクティブであるため、連続して次のイ
ンストラクションn+1が転送される。
【0080】ステート6では、インストラクション/デ
ータメモリ20において、インストラクションの供給が
できなくなったために、ウェイト信号(WAIT ̄)7
3がアクティブとなり(すなわちローレベルとなり)、
マイクロコンピュータ10に対してウェイトがかけられ
る。
【0081】そして、インストラクション/データメモ
リ20において、インストラクションの供給が可能にな
ったステート7では、次のインストラクションn+2が
転送されている。
【0082】ステート8では、マイクロコンピュータ1
0でバーストアクセスを終了する要因が生じたために、
データストローブ信号(DSTB ̄)71をインアクテ
ィブにして、インストラクション/データメモリ20に
バーストアクセスの終了を示している。インストラクシ
ョン/データメモリ20はこれを受けて、ステート8で
は転送を終了する。同時に、ステート8では次のアドレ
スMがアドレスバス(A31−0)40に出力され、次
のバーストアクセスが開始されている。
【0083】このように、マイクロコンピュータ10内
部のプリフェッチバッファ(不図示)の空きがなくなっ
た場合や、CPU600による分岐命令の実行等により
バーストアクセスを終了する要因が生じた場合には、マ
イクロコンピュータ10は、データストローブ信号(D
STB ̄)71をインアクティブにしてバーストアクセ
スの終了をインストラクション/データメモリ20に伝
える。
【0084】逆に、インストラクション/データメモリ
20でDRAMを用いる場合に、外部からのリフレッシ
ュ動作等によりデータの供給ができずバーストアクセス
を中断する(データウェイトをかける)要因が生じた場
合には、ウェイト信号(WAIT ̄)73がアクティブ
となるので、マイクロコンピュータ10はデータのサン
プリングを延期する。
【0085】本実施例において、バースト要求信号(B
STR)83は、インストラクション/データメモリ2
0内のバーストアクセスをサポートしているメモリのチ
ップセレクト信号として、バースト要求信号(BST
R)83の反転信号は、バーストアクセスをサポートし
ていないメモリのチップセレクト信号として用いられ
る。
【0086】以上、本実施例によれば、1つ又は複数の
メモリ領域の各々に対応して、シングルアクセスとバー
ストアクセスのいずれか一方を選択する手段を設けるこ
とにより、外部メモリからのバーストアクセスアクノリ
ッジ信号を受け取る必要がなくなり、このため、マイク
ロコンピュータが出力するアクセスの種類を示す信号と
して、一本の制御信号(上記実施例ではBSTR)によ
り、シングルアクセスとバーストアクセスを制御するこ
とができる。
【0087】また、前記従来例では、バースト要求信号
に応じて、外部でアドレスをデコードした結果を、バー
ストアクセスアクノリッジ信号としてマイクロコンピュ
ータに入力していたのに対して、本実施例によれば、マ
イクロコンピュータ内部にアクセスモード指定手段をも
ち、内部でアクセスの種類を判別するために、外部との
信号のやり取りが必要とされない。しかも、この判別
は、アドレスの出力に先立って行うことができるので、
前記従来例に比べ制御時間を大幅に短縮することがで
き、システム動作周波数の向上あるいは、アクセスサイ
クルのクロック数低減に効果がある。
【0088】
【実施例2】次に、本発明の第2の実施例について説明
する。
【0089】本発明の第1の実施例との相違点は、アド
レスバスとデータバスをマルチプレクス構成にした点で
ある。
【0090】図4は本発明の第2の実施例のデータ処理
装置の概略構成を示すブロック図である。
【0091】図4に示すように、本実施例では、マイク
ロコンピュータ11とインストラクション/データメモ
リ21はアドレス/データバス41を介して接続されて
いる。マイクロコンピュータ11は、インストラクショ
ン/データメモリ21に、システムクロックSYSCL
K80、アドレスストローブ信号ASTB80、データ
ストローブ信号(DSTB ̄)82、バースト要求信号
(BSTR)83を出力し、インストラクション/デー
タメモリ21からウェイト信号(WAIT ̄)84を入
力している。
【0092】本実施例において、マイクロコンピュータ
11は、前記第1の実施例で説明した、アクセスモード
指定レジスタ100を内蔵している。
【0093】次に、アクセスモード指定レジスタ100
によりバーストアクセスを指定した場合の動作につい
て、図5のタイミング図を参照して説明する。図5は、
本発明の第2の実施例のバーストアクセスモードのタイ
ミングチャートを示している。
【0094】図5を参照して、SYSCLKはシステム
クロック80、AD31−0は41はアドレス/データ
バス、ASTBはアドレスのラッチタイミングを示すア
ドレスストローブ信号81、DSTB ̄はインストラク
ション/データメモリ21に対してデータの出力を要求
するデータストローブ信号、BSTRはバーストアクセ
ス時にアクティブとされ、シングルアクセス時にインア
クティブとされるステータス信号(バースト要求信号)
83、WAIT ̄はデータアクセスタイミングにウェイ
トをかけるウェイト信号84である。
【0095】図5において、信号の後の括弧内の「i
n」、「out」、「io」は、マイクロコンピュータ
11から見た信号の入出力の方向を示しており、「i
n」は入力、「out」は出力、「io」は入出力をそ
れぞれ意味している。
【0096】本実施例では、アドレスバスとデータバス
がマルチプレクスされた構成とされるため、アドレスを
ラッチするために、前記第1の実施例と比べて、アドレ
スストローブ信号(ASTB)81の信号が追加されて
いる。
【0097】図5を参照して、ステート1では、アドレ
スNがアドレス/データバス(AD31−0)41に出
力され、アドレスストローブ信号(ASTB)81の立
ち下がりでインストラクション/データメモリ21はア
ドレスをラッチする。
【0098】また、ステート1において、バースト要求
信号(BSTR)83がアクティブとなり、インストラ
クション/データメモリ21に対して、本サイクルが、
バーストアクセスであることを示している。
【0099】インストラクション/データメモリ21に
てバーストアクセスに応対できる準備ができた時点(図
5では、ステート4)で、ウェイト信号(WAIT ̄)
84がインアクティブとなり、インストラクションnが
アドレス/データバス41上に出力される。
【0100】マイクロコンピュータ11では、ウェイト
信号(WAIT ̄)84がアクティブの間は、インスト
ラクションのサンプリングが禁止されているため、ウェ
イト信号(WAIT ̄)84がインアクティブになった
ステート4で、初めて最初のインストラクションnがマ
イクロコンピュータ11に転送される。
【0101】ステート5では、ウェイト信号(WAIT
 ̄)84がインアクティブとされるため、連続して次の
インストラクションn+1が転送される。
【0102】ステート6では、メモリ21でインストラ
クションの供給ができなくなったために、ウェイト信号
(WAIT ̄)84がアクティブとなり、マイクロコン
ピュータ11にはデータウェイトがかかっている。
【0103】そして、インストラクション/データメモ
リ21にて、インストラクションの供給が可能になった
ステート7では、ウェイト信号(WAIT ̄)84がイ
ンアクティブ(すなわちハイレベル)となり、次のイン
ストラクションn+2が転送される。
【0104】ステート8では、マイクロコンピュータ1
1でバーストアクセスを終了する要因が生じたために、
データストローブ信号(DSTB ̄)82をインアクテ
ィブにして、インストラクション/データメモリ21に
バーストアクセスの終了を示している。
【0105】インストラクション/データメモリ21は
これを受け、ステート8ではデータの転送を終了する。
また、ステート8では、アドレスストローブ信号(AS
TB)81をハイレベルに立ち上げて、次のサイクルに
備える。
【0106】ステート9では、次のアドレスMがアドレ
ス/データバス(AD31−0)41に出力され、次の
バーストアクセスが開始されている。
【0107】このように、マイクロコンピュータ11内
部のプリフェッチバッファ(不図示)の空きがなくなっ
た場合や、分岐命令実行等によりバーストアクセスを終
了する要因が生じた場合は、マイクロコンピュータ11
は、データストローブ信号(DSTB ̄)82をインア
クティブにしてバーストアクセスの終了をインストラク
ション/データメモリ21に伝える。
【0108】逆に、インストラクション/データメモリ
21でDRAMを用いた場合において、外部からのリフ
レッシュ動作等によりデータの供給ができずバーストア
クセスを中断する(データウェイトをかける)要因が生
じた場合は、ウェイト信号4がアクティブとなるので、
マイクロコンピュータ11はデータのサンプリングを延
期する。
【0109】また、バースト要求信号(BSTR)83
は、メモリ21内のバーストアクセスをサポートしてい
るメモリのチップセレクト信号として用いられ、バース
ト要求信号(BSTR)83の反転信号は、バーストア
クセスをサポートしていないメモリのチップセレクト信
号として用いられる。
【0110】以上本発明を上記実施例に即して説明した
が、本発明は、上記態様にのみ限定されるものではな
く、本発明の原理に準ずる各種態様を含む。
【0111】
【発明の効果】以上説明したように、本発明のデータ処
理装置によれば、1つ又は複数のメモリ領域の各々に対
応して、シングルアクセスとバーストアクセスのいずれ
か一方を選択する手段を設けることにより、外部メモリ
からのバーストアクセスアクノリッジ信号を受け取る必
要がなくなるため、マイクロコンピュータが出力するア
クセスの種類を示す信号として、一本の制御信号によ
り、シングルアクセスとバーストアクセスを制御するこ
とができる。
【0112】このため、前記従来例では、バースト要求
信号に応じて、外部でアドレスをデコードした結果を、
バーストアクセスアクノリッジ信号としてマイクロコン
ピュータに入力していたのに対して、本発明によれば、
マイクロコンピュータ内部にアクセスモード指定手段を
もち、マイクロコンピュータ内部でバーストアクセス又
はシングルアクセスの種類を判別するために、外部との
信号のやり取りは必要とされない。
【0113】しかも、本発明によれば、アクセスの種類
の判別は、外部へのアドレスの出力に先立って行うこと
ができるため、前記従来例に比べ制御時間を大幅に短縮
することができ、システム動作周波数のさらなる向上を
可能とすると共に、アクセスサイクルのクロック数を低
減するという効果を有する。このため、本発明によれ
ば、高速な動作周波数のマイクロコンピュータを用いた
システムのタイミング設計を容易化している。
【0114】また、本発明によれば、シングルアクセス
とバーストアクセスのアクセスの種類を記憶する手段
は、CPUで実行される転送命令(ストア命令等)によ
りその内容が設定可能なレジスタにより構成され、この
ため、本発明においては、CPUの命令セットの変更等
CPU自体の特別な改造等は不要とされる。
【0115】さらに、本発明によれば、マイクロコンピ
ュータの制御端子を一端子削減したことによりパッケー
ジの縮小化を可能としている。
【0116】また、本発明によれば、アドレスデコーダ
をマイクロコンピュータ内部に備えることにより、外部
回路を削減するものであり、システムの実装面積を低減
し、コストダウンと消費電力の低減を達成するという効
果を有する。
【0117】そして、本発明によれば、バーストアクセ
スをサポートするメモリと、バーストアクセスをサポー
トしないメモリとがそれぞれ別メモリ領域を形成するよ
うに所定のメモリサイズの複数のメモリブロックに分割
され、複数のメモリブロックに対応してアクセスの種類
が制御されるため、例えばバーストアクセスをサポート
するDRAM、バーストアクセスをサポートしないSR
AM、ROM等が混在したメモリシステムの設計を容易
化すると共にアクセスが高速化される。
【図面の簡単な説明】
【図1】本発明のデータ処理装置の第1の実施例の構成
を示すブロック図である。
【図2】本発明のデータ処理装置におけるアクセスモー
ド指定レジスタの構成を示すブロック図である。
【図3】本発明の第1の実施例におけるバーストアクセ
スのタイミングチャートである。
【図4】本発明のデータ処理装置の第2の実施例の構成
を示すブロック図である。
【図5】本発明のデータ処理装置の第2の実施例におけ
るバーストアクセスのタイミングチャートである。
【図6】従来のデータ処理装置の構成例を示すブロック
図である。
【図7】従来例におけるバーストアクセスのタイミング
チャートである。
【符号の説明】
10、11、12…マイクロコンピュータ 20、21…インストラクション/データメモリ 22…インストラクションメモリ 30…データメモリ 40、42…アドレスバス 41…アドレス/データバス 50、52…データバス 51…インストラクションバス 70、90…システムクロック(SYSCLK) 71、82…データストローブ信号(DSTB ̄) 72、83…バースト要求信号(BSTR) 73、84…ウェイト信号(WAIT ̄) 81…アドレスストローブ信号(ASTB ̄)

Claims (9)

    【特許請求の範囲】
  1. 【請求項1】一のアドレス出力で一のデータのアクセス
    を行うシングルアクセスモードと、一のアドレス出力で
    複数データのアクセスを行うバーストアクセスモード
    と、を有するデータ処理装置において、 アクセスするアドレス領域に対応して前記2つのモード
    の内いずれを選択するかを指定するモード情報を記憶す
    る情報記憶手段と、 前記モード情報の値に応じて、前記シングルアクセスモ
    ードと前記バーストアクセスモードのいずれであるかを
    知らせるモード信号を出力するモード信号出力手段と、 を有することを特徴とするデータ処理装置。
  2. 【請求項2】記憶装置に対して、一のアドレスを出力し
    て一のデータをアクセスするシングルアクセスの他に、
    最初のアドレスのみを出力し、バースト要求信号をアク
    ティブとして、前記最初のアドレスから複数データを順
    次的にアクセスするバーストアクセス機能を備えたデー
    タ処理装置において、 アクセスする記憶装置に対してバーストアクセスを行な
    うか否かの情報を記憶するレジスタを備え、 アクセス対象の記憶装置について、前記レジスタ内の情
    報がバーストアクセスに設定されている場合に、前記バ
    ースト要求信号をアクティブとすることを特徴とするデ
    ータ処理装置。
  3. 【請求項3】記憶装置に対して、一のアドレスを出力し
    て一のデータをアクセスするシングルアクセスの他に、
    最初のアドレスのみを出力し、バースト要求信号をアク
    ティブとして、前記最初のアドレスから複数データを順
    次的にアクセスするバーストアクセス機能を備えたデー
    タ処理装置において、 メモリ領域を所定サイズの複数のメモリブロックに分割
    して、前記メモリブロック単位に、バーストアクセスを
    行なうか否かの情報を記憶するレジスタと、 アドレスを入力して、前記アドレスによりアクセスされ
    るメモリ領域が前記複数のメモリブロックのいずれのメ
    モリブロックに対応するかをデコードするアドレスデコ
    ード部と、を備え、 アクセス対象のメモリブロックについて、前記レジスタ
    内の対応する情報がバーストアクセスに設定されている
    場合に、前記バースト要求信号をアクティブとすること
    を特徴とするデータ処理装置。
  4. 【請求項4】前記アドレスデコード部が、内部アドレス
    バス上の内部アドレス信号を入力して前記複数のメモリ
    ブロックの一を選択することを特徴とする請求項3記載
    のデータ処理装置。
  5. 【請求項5】前記レジスタが、中央処理装置での所定の
    命令の実行によりその内容が設定されることを特徴とす
    る請求項2又は3記載のデータ処理装置。
  6. 【請求項6】制御信号として、バーストアクセスを制御
    する前記バースト要求信号と、外部装置に対してデータ
    の出力を要求する信号と、を出力し、前記外部装置から
    データバス上のデータが確立したことを示す信号を入力
    する、ことを特徴とする請求項2又は3記載のデータ処
    理装置。
  7. 【請求項7】論理積ゲートを複数備え、前記レジスタに
    記憶された複数の情報と前記アドレスデコード部から出
    力されるデコード信号とのそれぞれの論理積が前記論理
    積ゲートにてとられ、前記複数の論理積ゲートの出力が
    論理和ゲートに入力され、前記論理和ゲートの出力が、
    前記バースト要求信号として出力される請求項2又は3
    記載のデータ処理装置。
  8. 【請求項8】前記バースト要求信号がインアクティブの
    ときには、一のデータアクセスの度に一のアドレスを出
    力するシングルアクセスモードにて前記記憶装置がアク
    セスされることを特徴とする請求項2又は3記載のデー
    タ処理装置。
  9. 【請求項9】バーストアクセス機能を支持するメモリ装
    置と、バーストアクセス機能を支持しないメモリ装置と
    が、メモリ領域上互いに異なる所定サイズの複数のメモ
    リブロックに分割され、バーストアクセス機能を支持す
    るメモリブロックについては、前記バースト要求信号が
    メモリ装置のチップ選択信号として用いられ、バースト
    アクセス機能を支持しないメモリブロックについては、
    前記バースト要求信号の反転信号がメモリ装置のチップ
    選択信号として用いられるメモリシステムに接続される
    ことを特徴とする請求項3記載のデータ処理装置。
JP24084794A 1994-09-09 1994-09-09 データ処理装置 Expired - Fee Related JP3153078B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP24084794A JP3153078B2 (ja) 1994-09-09 1994-09-09 データ処理装置
KR1019950029353A KR100225727B1 (ko) 1994-09-09 1995-09-07 데이타 처리장치(Data processing system)
US08/526,090 US5826108A (en) 1994-09-09 1995-09-11 Data processing system having microprocessor-based burst mode control
DE69525116T DE69525116T2 (de) 1994-09-09 1995-09-11 Datenverarbeitungssystem mit Hochgeschwindigkeit-Stossbetriebzugriff
EP95114246A EP0701216B1 (en) 1994-09-09 1995-09-11 Data processing system having a high speed burst access

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24084794A JP3153078B2 (ja) 1994-09-09 1994-09-09 データ処理装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP9103306A Division JPH1083344A (ja) 1997-04-21 1997-04-21 情報処理装置

Publications (2)

Publication Number Publication Date
JPH0883237A true JPH0883237A (ja) 1996-03-26
JP3153078B2 JP3153078B2 (ja) 2001-04-03

Family

ID=17065600

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24084794A Expired - Fee Related JP3153078B2 (ja) 1994-09-09 1994-09-09 データ処理装置

Country Status (5)

Country Link
US (1) US5826108A (ja)
EP (1) EP0701216B1 (ja)
JP (1) JP3153078B2 (ja)
KR (1) KR100225727B1 (ja)
DE (1) DE69525116T2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6769051B2 (en) 2001-06-06 2004-07-27 Renesas Technology Corp. Memory controller and memory control method for controlling an external memory device to be accessible even in an addressing mode that is not supported thereby
JP2005524175A (ja) * 2002-04-30 2005-08-11 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 集積回路における不揮発性メモリからのデータをフェッチするための方法及び対応する集積回路

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7124281B1 (en) * 2000-09-21 2006-10-17 Freescale Semiconductor, Inc. Processing system having sequential address indicator signals
KR100878231B1 (ko) * 2002-02-08 2009-01-13 삼성전자주식회사 액정 표시 장치 및 그 구동 방법과 프레임 메모리
US7380114B2 (en) * 2002-11-15 2008-05-27 Broadcom Corporation Integrated circuit with DMA module for loading portions of code to a code memory for execution by a host processor that controls a video decoder
US7430642B2 (en) * 2005-06-10 2008-09-30 Freescale Semiconductor, Inc. System and method for unified cache access using sequential instruction information
DE102005033473B4 (de) * 2005-07-18 2015-07-30 Infineon Technologies Ag Speicheranordnung und Verfahren zum Betrieb einer Speicheranordnung
US7923668B2 (en) * 2006-02-24 2011-04-12 Rohr, Inc. Acoustic nacelle inlet lip having composite construction and an integral electric ice protection heater disposed therein

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5384523A (en) * 1976-12-29 1978-07-26 Nec Corp Main memory control system
JPS5786959A (en) * 1980-11-19 1982-05-31 Matsushita Electric Ind Co Ltd Data transfer control system
JPS63147245A (ja) * 1986-12-10 1988-06-20 Nec Corp メモリアクセス方式

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4851990A (en) * 1987-02-09 1989-07-25 Advanced Micro Devices, Inc. High performance processor interface between a single chip processor and off chip memory means having a dedicated and shared bus structure
EP0337385B1 (en) * 1988-04-12 1995-06-21 Nec Corporation Cache memory controller associated with a microprocessor
US5125084A (en) * 1988-05-26 1992-06-23 Ibm Corporation Control of pipelined operation in a microcomputer system employing dynamic bus sizing with 80386 processor and 82385 cache controller
US5261064A (en) * 1989-10-03 1993-11-09 Advanced Micro Devices, Inc. Burst access memory
EP0474256A3 (en) * 1990-09-07 1993-01-27 Nec Corporation In-circuit emulator
US5522064A (en) * 1990-10-01 1996-05-28 International Business Machines Corporation Data processing apparatus for dynamically setting timings in a dynamic memory system
IT1241318B (it) * 1990-11-19 1994-01-10 Olivetti & Co Spa Dispositivo di indirizzamento di memoria
US5386579A (en) * 1991-09-16 1995-01-31 Integrated Device Technology, Inc. Minimum pin-count multiplexed address/data bus with byte enable and burst address counter support microprocessor transmitting byte enable signals on multiplexed address/data bus having burst address counter for supporting signal datum and burst transfer
US5502828A (en) * 1992-12-18 1996-03-26 Advanced Micro Devices, Inc. Reducing memory access in a multi-cache multiprocessing environment with each cache mapped into different areas of main memory to avoid contention
US5392239A (en) * 1993-05-06 1995-02-21 S3, Incorporated Burst-mode DRAM
US5453957A (en) * 1993-09-17 1995-09-26 Cypress Semiconductor Corp. Memory architecture for burst mode access
US5386385A (en) * 1994-01-31 1995-01-31 Texas Instruments Inc. Method and apparatus for preventing invalid operating modes and an application to synchronous memory devices
US5539696A (en) * 1994-01-31 1996-07-23 Patel; Vipul C. Method and apparatus for writing data in a synchronous memory having column independent sections and a method and apparatus for performing write mask operations
US5586289A (en) * 1994-04-15 1996-12-17 David Sarnoff Research Center, Inc. Method and apparatus for accessing local storage within a parallel processing computer
US5526320A (en) * 1994-12-23 1996-06-11 Micron Technology Inc. Burst EDO memory device
US5598376A (en) * 1994-12-23 1997-01-28 Micron Technology, Inc. Distributed write data drivers for burst access memories

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5384523A (en) * 1976-12-29 1978-07-26 Nec Corp Main memory control system
JPS5786959A (en) * 1980-11-19 1982-05-31 Matsushita Electric Ind Co Ltd Data transfer control system
JPS63147245A (ja) * 1986-12-10 1988-06-20 Nec Corp メモリアクセス方式

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6769051B2 (en) 2001-06-06 2004-07-27 Renesas Technology Corp. Memory controller and memory control method for controlling an external memory device to be accessible even in an addressing mode that is not supported thereby
JP2005524175A (ja) * 2002-04-30 2005-08-11 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 集積回路における不揮発性メモリからのデータをフェッチするための方法及び対応する集積回路

Also Published As

Publication number Publication date
DE69525116D1 (de) 2002-03-14
KR100225727B1 (ko) 1999-10-15
US5826108A (en) 1998-10-20
KR960011677A (ko) 1996-04-20
EP0701216A1 (en) 1996-03-13
EP0701216B1 (en) 2002-01-23
DE69525116T2 (de) 2002-10-02
JP3153078B2 (ja) 2001-04-03

Similar Documents

Publication Publication Date Title
JP3406744B2 (ja) 制御されたバーストメモリアクセスを備えたデータプロセッサおよびその方法
KR100265263B1 (ko) 프로그램가능 공용 메모리 시스템 및 방법
US4799199A (en) Bus master having burst transfer mode
US5685005A (en) Digital signal processor configured for multiprocessing
US5619720A (en) Digital signal processor having link ports for point-to-point communication
US5608881A (en) Microcomputer system for accessing hierarchical buses
US5673396A (en) Adjustable depth/width FIFO buffer for variable width data transfers
US5367494A (en) Randomly accessible memory having time overlapping memory accesses
US5634076A (en) DMA controller responsive to transition of a request signal between first state and second state and maintaining of second state for controlling data transfer
JPH07175783A (ja) ディジタル信号処理プロセッサ
US20040076044A1 (en) Method and system for improving access latency of multiple bank devices
JPH10134008A (ja) 半導体装置およびコンピュータシステム
US5611075A (en) Bus architecture for digital signal processor allowing time multiplexed access to memory banks
JPH04230544A (ja) ダイナミックメモリシステムのタイミングを動的に設定するデータ処理装置
JPH0883237A (ja) データ処理装置
US6003120A (en) Method and apparatus for performing variable length processor write cycles
JP3467382B2 (ja) 高速プロセッサ
JPH1083344A (ja) 情報処理装置
JPH07271654A (ja) コントローラ
JP2002182975A (ja) マルチプロセッサシステム
JPH0351943A (ja) 高速バスと低速バスのバスライン共用化方式
JP3910165B2 (ja) 高速プロセッサ
EP0921468A1 (en) Memory control using memory state information for reducing access latency
KR950003883B1 (ko) 메모리제어논리장치
JPH06175926A (ja) データ処理装置

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19970218

LAPS Cancellation because of no payment of annual fees