JPH08214001A - Atmセルをマルチキャストする方法と装置 - Google Patents

Atmセルをマルチキャストする方法と装置

Info

Publication number
JPH08214001A
JPH08214001A JP23426095A JP23426095A JPH08214001A JP H08214001 A JPH08214001 A JP H08214001A JP 23426095 A JP23426095 A JP 23426095A JP 23426095 A JP23426095 A JP 23426095A JP H08214001 A JPH08214001 A JP H08214001A
Authority
JP
Japan
Prior art keywords
cell
pointer
node
address
atm cell
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP23426095A
Other languages
English (en)
Other versions
JP3735396B2 (ja
Inventor
Robert Brownhill
ブラウンヒル ロバート
Jon C R Bennett
シー.アール.ベネット ジョン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
FORE SYST Inc
Fore Systems Inc
Original Assignee
FORE SYST Inc
Fore Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US08/305,576 external-priority patent/US5528588A/en
Application filed by FORE SYST Inc, Fore Systems Inc filed Critical FORE SYST Inc
Publication of JPH08214001A publication Critical patent/JPH08214001A/ja
Application granted granted Critical
Publication of JP3735396B2 publication Critical patent/JP3735396B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/20Support for services
    • H04L49/201Multicast operation; Broadcast operation
    • H04L49/203ATM switching fabrics with multicast or broadcast capabilities

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】 (修正有) 【課題】 少ないメモリを用いてATMセルのマルチキ
ャストを効率よく行う。 【解決手段】 第1ポート18aに関連した第1ATM
セルポインター62と第2ポート18bに関連した第2
ATMセルポインター76は、第1ATMセル14aを
有する。第1ATMセルポインター62は、第1アドレ
ス66とノードアドレスポインター68を有する第1ノ
ード64を指す。第2アドレス71を有する第2ノード
70があり、第1ノードのノードアドレスポインター6
8は第2ノードを指す。各ノードはアドレスのリンクリ
スト72を形成し、第1ATMセルはセルポインター2
0を有する。マルチキャストシステムは、第2ATMセ
ル14bを有し、第1ATMセルのセルポインターは第
2ATMセル14bを指す。第1及び第2ATMセル
は、ATMセルのリンクリスト10を形成する。マルチ
キャストシステムには、コントローラ250及び書込み
ポインター26を有する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】この発明はATMセルのマル
チキャストに関連している。より具体的には、この発明
は複数のアドレスに対して複数のまたは単一のポートを
通して行うATMのマルチキャストに関係している。
【0002】
【従来の技術及び解決しようとする課題】ATM(async
hronous transfer mode 非同期転送モード)は統合(inte
grated)デジタルネットワークでの通信を行うために用
いられる。このネットワークを通して、ATMセルは予
定された目的地へと運ばれる。しかしネットワークの複
雑さや、それへの要求により、ネットワーク中における
セル(cell)に関する流れの制御を含めた問題が存在す
る。さらには、マルチキャスト(multicast)(すなわち1
つのATMセルを複数の目的地へ配送すること)を行う
上においては、複数の目的地へ向かうセルを記憶するた
めのメモリーの利用にも注意が払われる必要がある。理
想的には、可能な限り最小量のメモリーを利用すること
により、すべての異なる目的地へ配送されようとするセ
ルを維持されるべきである。この発明においては、マル
チキャストを行う上での複数の接続先へセルを配送する
ための効率のよい方法を提供する。
【0003】マルチキャストの機能は、個々のATMセ
ルを、ATMスイッチシステムの複数の出力ポートによ
って配送されることに限定するか、又は個々の出力ポー
トが、複数回個々のATMセルを配送することを含んで
もよい。この前者においては、異なる出力ポートにマル
チキャストATMセルが配送された瞬間、同じアドレス
情報(VPIやVCIとして知られているもの)を持つように接
続アドレスを制限することも可能である。この後者にお
いては、マルチキャストATMセルのコピーが、それぞ
れに異なるVPI及び/又はVCIを持ち、セルの各コピーが
最終的な目的地に配送されることが必要である。複数の
VPI/VCIを用いたATMスイッチにおいて、マルチキャ
ストを実行する従来技術としては、ATMスイッチング
システムのどこかの段階において、セルのコピーを複数
作り、蓄える技術があげられる。
【0004】この発明は、セルを配送する各瞬間に、望
ましくは異なったVPI/VCIを用いながら、セルをマルチ
キャストする効率のよい手法と装置に関するものであ
る。セルの複数回の転送は、ATMスイッチ装置の同じ
出力ポートもしくは異なる出力ポートで生じる。重要な
革新点は、異なるVPI/VCIを用いているセルを転送する
際に、個々のセルの複数のコピーを作る必要をなくした
点にある。
【0005】
【課題を解決するための手段】この発明は ATMネッ
トワークにおけるリンクリスト(linked list)に関係
するものである。まずこのリンクリストは第1のセルを
具えている。このリンクリストは複数の読込み用ポイン
ターも含む。そして各読込み用ポインターは、1つのポ
ートに対応づけられている。各読込み用ポインターは、
第1のセルを示している。
【0006】この発明は、ATMネットワーク用のマル
チキャストシステムにも関係している。このシステム
は、セルが通る第1のポートを含む。このシステムは第
1のポートを指し示す一つの読込みポインタをも含む。
マルチキャストシステムは、これに加えセルが通るため
に、少なくとも第2のポートを含む。そして第2のポー
トに関連して、少なくとも第2の読込みポインタも含
む。マルチキャストシステムは、それぞれの読込みポイ
ンタが示すセルを含む。さらには、マルチキャストシス
テムは、読込みポインタがセルを読み込んだ時に、読込
みポインタを制御するための制御部も含む。この装置は
複数のセルを含むことが望ましい。それぞれのセルは次
のセルを指し示すセルポインターを持つ。複数のセルが
リンクリストを形成する。制御部は、読込みポインタが
示していたセルが読み込まれた後に、そのセルにひきつ
づく次のセルに読込みポインタを移す。
【0007】この発明は、マルチキャストを行うための
手法をも含む。この手法には、第1の読込みポインタ
と、少なくとも第2の読込みポインタを作るための段階
を含む。それぞれの読込みポインタは、第1の、そして
第2のポートにそれぞれ対応する。それぞれの読込み用
ポインターはセルを指している。然る後ポートを選択す
る段階がある。その次に読込みポインタがポートを指す
ようにする段階がある。そこで読込みポインタが指し示
すセルを読み込む段階がある。好ましくはそのセルはデ
ータを含み、そしてまた第2のセルがある場合は、その
第2セルを指し示すポインターを含む。そうすること
で、第1のセルと少なくとも第2のセルはリンクリスト
を構成する。
【0008】この発明はATMネットワークのためのマ
ルチキャストシステムに関係する。マルチキャストシス
テムは少なくとも第1のATMセルを指し示す機構から
なる。マルチキャストシステムはデータを持つ少なくと
も第1のセルを含む。第1のATMセルポインター装置
は、その第1のATMセルを指し示す。このマルチキャ
ストシステムは、第1のATMセルとノードアドレスポ
インタとのアドレスを持つ第1のノードを含む。ATM
セルを指し示す第1の機構は第1のノードを指し示す。
このマルチキャストシステムは、第1のATMセルの第
2のアドレスを持つ第2のノードを持つ。第1のノード
のノードアドレスポインターは、第2ノードを指し示
す。第1のノードと第2のノードは、アドレスのリンク
リストを構成する。マルチキャストシステムは、第1の
ATMセルポインター装置と、第1のノードと、第2の
ノードとを制御するための制御部を含むことが望まし
い。制御部は第1のATMセルがポートから第1のアド
レスに向けて配送され、そして次に第2のアドレスに向
けて配送される様にする。
【0009】この発明は1つのATMセルをマルチキャ
ストする方法に関するものである。この方法は、第1の
ATMセルが送られるべき第1のアドレスをもつ第1の
ノードを読みだす段階を含む。そして第1のATMセル
を、第1のアドレスに向けてポートから送り出す段階を
含む。そのあと、第1のATMセルが送られるべき第2
のアドレスをもつ第2のノードを読み込む段階を含む。
そして第1のATMセルを第2のアドレスに向けて送り
出す段階を含む。
【0010】この発明はATMセル(複数)をマルチキ
ャストする方法に関するものである。この方法は第1の
セルの読込みポインタが指し示す第1のATMセルを読
み込む段階を含む。そして第1のアドレスに向けて第1
のポートから第1のATMセルを出力する段階を含む。
次に第1のATMセルが第1のポートから第2のアドレ
スに向けて出力される必要があるかどうかを判断する段
階がある。次に第1のATMセルが第1のポートから出
力することが完了した後に、第2のATMセルを指し示
すセルポインターを読み込む段階がある。
【0011】この発明はATMネットワークにおけるマ
ルチキャストシステムに関するものである。マルチキャ
ストシステムは、第1のポートと関連する第1のATM
セルポインター機構を含む。マルチキャストシステムは
第2のポートと関連する少なくとも第2のATMセルポ
インター機構を含む。マルチキャストシステムは少なく
とも第1のATMセルを含む。第1のATMセルポイン
ター機構と第2のATMセルポインター機構は、第1の
ATMセルを指し示す。第1のアドレスとノードアドレ
スポインターをもつ第1のノードがある。第1のATM
セルポインター機構は第1のノードを指し示す。第2の
アドレスをもつ第2のノードがある。第1のノードのノ
ードアドレスポインターは第2のノードを指し示す。第
1のノードと第2のノードは、アドレスのリンクリスト
を作る。第1のATMセルはセルポインターをもつこと
が望ましい。マルチキャストシステムは第2のATMセ
ルをもつことが望ましい。第1のセルのセルポインター
は、第2のATMセルを指し示す。第1のATMセルと
第2のATMセルは、ATMセルのリンクリストを作
る。マルチキャストシステムは、制御部を有しており、
ポインターが読み込まれるべき時期、ATMセルがポー
トから転送されるべき時期、及びそのアドレスを制御す
る。制御部は、ノードと、セルと、ポインターに連繋し
ている。マルチキャストシステムは、ATMセルのリン
クリストの最後尾のATMセルを指し示す書き込みポイ
ンターを持つ事が望ましい。
【0012】望ましくは、ATMコネクションが張られ
るたびに、VPI/VCIのリンクリストは、そのコネクショ
ンを転送する出力の度に記憶される。セルを送信する際
には、構成されたVPI/VCIのリストのそれぞれに対して
一度ずつ、そのリストの内容それぞれに含まれるVPI/VC
Iを用いて、指定された出力から送信される。VPI/VCIの
リストの最後まで到達した時点において、その出力ポー
トのためのそのATMセルの読み込みは終了しており、
そのコネクションと出力ポートのための次のATMセル
の読み込みが再びVPI/VCIリストの先頭から開始され
る。
【0013】VPI/VCIリストには、いくつかのポインタ
ーが必要である。それぞれのコネクションのそれぞれの
ポートに対して、VPI/VCIリストの中の現在のエントリ
ーを指し示すポインターが存在する。セルが読み込まれ
るたびにVPI/VCIのリストへのポインターはVPI/VCIが使
われるべきエントリーを指し示していて、転送されたセ
ルのVPI/VCIとして使われる。またセルが読み込まれる
たびにVPI/VCIリストへのポインターはVPI/VCIリスト中
の次のエントリーを指し示すように更新される。
【0014】VPI/VCIリストのエントリーの1つは、最
後のエントリーとして設定される。ひとたびこの最後の
エントリーに到達したなら、読み込まれたセルは全ての
VPI/VCIへ既に送信された事を意味し、そのセルがそれ
以降そのポートから読み出される事はない。もし次にそ
のコネクションの出力ポートからの読み出しが行われる
時には、そのコネクションにおける次のセルが送り出さ
れる。
【0015】
【発明の効果】この新しい技術には次の利点がある。こ
の技術により、同じ出力ポートからでも異なった出力ポ
ートからでも、セルが複数回転送される事を可能にする
と同時に、そのセルが転送ごとに異なるVPI/VCIを持つ
事をも可能とする。いくつものセルのコピーをATMス
イッチのネットワークのどこかに蓄えたりする事なく、
複数のVPI/VCIに対してセルをマルチキャストする事を
可能とする。これにより複数のセルのコピーを保持する
ためのメモリーも、必要とされる帯域幅も節約される。
そのコネクションのセルの流れを妨害する事なく、コネ
クションの出力のVPI/VCIのリストを変更する事ができ
る。
【0016】
【発明の実施の形態】図を参照するにあたり何枚かの図
の中で引用する図中の同じ数字は、ほぼ同じもしくは同
一の部分を示す。特に図1には、マルチキャストを行う
ATMネットワーク(12)のためのリンクリスト(10)が示
されている。リンクリスト(10)は第1のセル(14)を有す
る。リンクリスト(10)は複数の読込み用ポインター(16)
を有する。それぞれの読込み用ポインター(16)はポート
(18)と関連づけられている。また、その読込み用ポイン
ター(16)は第1のセル(14)を指し示している。ポート(1
8)は、ここで意図しているのは、スイッチ内部のポー
ト、例えばスイッチのある段階、もしくはスイッチの外
部ポートを意味する。
【0017】リンクリスト(10) は少なくとも第2のセ
ル(14b)を含む事が望ましい。そしてそれぞれのセル(1
4)は、それが最後のセル(14c)でない限り、セルポイン
ター(20)を含み、それは次のセル(14)を指し示す。も
し、読込みポインタの管理の手間を最小にする事のほう
が、メモリーの利用を少なくする事よりも重要であるの
ならば、最後のセル(14c)を解放せずに管理する事もで
きる。この様にする事で、読込みポインタが存在する状
態の間まで保持する事ができ、新しくリンクリスト(10)
を作成するたびに、いちいち読込みポインタを書き直す
必要がなくなる。もし、メモリーの利用の方が全ての構
成において貴重であるのなら、最後のセル(14c)を解放
する事もできる。
【0018】リンクリスト(10)は最後のセル(14c)を指
し示す書込み用ポインター(22)を持つ事が望ましい。そ
れぞれのセル(14)は、セル(14)が出力されるべき全ての
ポート(18)を表すカウンター(24)を含む事ができる。リ
スト(10)はそれぞれの読込み用ポインター(16)に対応す
る停止用ポインター(26)を持つ事ができる。この停止用
ポインター(26)は、対応するポート(18)から最後のセル
が出力されようとしていることをあらわす。
【0019】この発明はATMネットワーク(12)のため
のマルチキャストシステム(28)を含む。このシステム(2
8)はセル(14)が通過する第1のポート(18a)を含む。こ
のシステム(28)はさらには第1のポート(18a)に対応す
る読込みポインタ(16a)を含む。マルチキャストシステ
ム(28)はさらに少なくともセル(14)を通過させる第2の
ポート(18b)をも含む。システム(28)は第1のポート(18
a)に関係づけられた第1の読み出し用ポインター(16a)
も含む。マルチキャストシステム(28)は、セル(14)が通
るために、少なくとも第2のポート(18b)を含む。そし
て第2のポート(18b)に関係づけられた第2の読込みポ
インタ(16b)も存在する。マルチキャストシステム(28)
はそれぞれの読込みポインタ(16)が指し示すセル(14)を
含む。さらには、マルチキャストシステム(28)は、図6
に示されている通り、読込みポインタ(16)がセル(14)を
読み込む動作を制御する制御部(30)を含む。システム(2
8)は複数のセル(14)を含む。それぞれのセル(14)は、次
のセルを指し示すためのセルポインター(20)を持つ。複
数のセル(14)はリンクリスト(10) を作る。制御部(30)
は、読込み用ポインター(16)が指し示すセル(14)が読み
込まれた時に、読込みポインタ(16)を次のセル(14)を指
し示すように変更する。
【0020】システム(28)は リンクリスト(10)の最後
のセル(14c)を指し示すための手段もしくは機構を含む
事が望ましい。このリンクリスト(10)の最後のセル(14
c)を指し示すための手段もしくは機構が、書き込みポイ
ンター(22)である。それぞれのセル(14)はカウンター(2
4)を持ち、セル(14)が送り出される全てのポート(18)を
識別する。この制御部(30)は読込み用ポインター(16)が
指し示すセル(14)が読み込まれると、ポート(18)をカウ
ンター(24)から取り除く。さらに、システム(28)はそれ
ぞれの読込み用ポインター(16)に対応する停止用ポイン
ター(26)をもつ。停止用ポインター(26)は最後のセル(1
4c)がポート(18)から出力されようとしている事を示
す。セルがリンクリスト(10)中の最後のセル(14c)であ
る場合を除き、セル(14)が送信されるであろう他のポー
ト(18)及びカウンタ(24)中にポート(18)が無いときは、
制御部(30)はセル(14)を解放する。
【0021】この発明はさらにマルチキャストのための
手法も含む。この手法は第1の読込みポインタ(16a)と
少なくとも第2の読込みポインター(16b)を作成する段
階を含む。それぞれの読込みポインタ(16)は第1のポー
ト(18a)と第2のポート(18b)にそれぞれ対応している。
それぞれの読込みポインタ(16)はセル(14)を指し示す。
その次にポート(18)を選択する段階を含む。続いて読込
みポインタ(16)をポート(18)に割り振る段階がある。そ
して次に読込みポインタ(16)が指し示しているセル(14)
を読み込む段階がある。そのセルはデータを持ち、もし
第2のセルがあるのなら、セル(14)は第2のセル(14b)
を指し示すセルポインター(20)を含む事が望ましい。第
1のセル(14a)と少なくとも第2のセル(14b)は、リンク
リスト(10)を作る。
【0022】読み込み段階の後、読込みポインタ(16)が
セル(14a)のセルポインター(20)によって指し示されて
いる第2のセル(14b)を指し示すようにする段階があ
る。読み込み段階の後、セル(14a)をポート(18a)から送
出する段階もある。読込みポインタ変更の段階の後、セ
ル(14a)を少なくとも1つ以上の他のポート(18)から送
出する必要があるかどうかを確認する段階がある。この
確認段階のあと、もしセル(14a)が送出されるポート(1
8)が他にないのであれば、セル(14a)を解放する段階を
含む事ができる。
【0023】セル(14)はセル(14)が出力される全てのポ
ート(18)を区別するためのカウンター(24)を含む事が望
ましい。送出段階の後、ポート(18a)をカウンター(24)
から取り除く段階を含む事が望ましい。解放段階には、
セルが出力されるポート(18)が他になく、セルが出力さ
れるポートがカウンター(24)にもなく、そしてセル(14)
がリンクリスト(10) の中の最後のセル(14c)でない場合
にセル(14a)を解放する段階を含む。
【0024】読込みポインタ変更段階の後、ポインター
(16a)が指している第2のセル(14b)を読み込む段階があ
る。セルを解放する段階には、セル(14)が出力されるべ
きポート(18)の数と同じ値を持つカウンター(24)を1だ
け減少させる段階を含む。
【0025】確認段階はポート(18)用の停止用ポインタ
ー(26)の値をポート(18)のための正しいポインターの値
(22)に準備する段階を含む。ポインター(20)はポート(1
8)から出力されることになる最後のセル(14c)を指し示
す。または、読込み段階の後、セル(14)のステータスフ
ィールド(34)(status field)からのポート(18)に対する
ビット(32)をクリアーする段階を設けてもよい。そして
解放段階には、セル(14)のステータスフィールド(34)が
空であり、カウンター(24)の値が0に等しく、セル(14)
がリンクリストの最後のセル(14c)でない場合に、セル
(14)を解放する段階を含む。
【0026】代りの段階の実施例においては、マルチキ
ャストの為の手法には、ポート(18)を選択する段階を含
む。そして、読込みポインタ(16)をポート(18)を指すよ
うにする段階がある。次に読込みポインタ(16)が指して
いるセル(14)を読み込む段階がある。次にセル(14)をポ
ート(18)から送り出す段階がある。そして、セル(14)が
送り出されるべき全てのポート(18)を表わすカウンター
(24)からポート(18)を取り除く段階がある。次に、もし
第2のセル(14b)がある場合に、セル(14a)のセルポイン
ター(20)が指している第2のセル(14b)を読込みポイン
タ(16)が指すようにする段階がある。セル(14a)が出力
されるべきポート(18)が少なくとも一つあるかどうかを
調べる段階がある。次に、もしセル(14a)が出力される
べきポート(18)が他になく、カウンター(24)の中にポー
ト(18)がなく、セル(14a)がリンクリスト(10)の最後の
セル(14c)でない場合に、セル(14a)を解放する段階があ
る。
【0027】上記指し示す段階の後、読込みポインタ(1
6)が指している第2のセル(14b)を読み込む段階があ
る。確認段階はポート(18)のための停止ポインター(26)
の値をポート(18)のための書き込みポインター(22)の値
と比較をする段階を含む事ができる。書き込みポインタ
ー(22)はポート(18)から出力される最後のセル(14c)を
指している。または、上記指し示す段階の後、セル(14)
のステータスフィールド(34)の中のポート(18)に対応す
るビット(32)をクリアする段階が存在してもよい。解放
段階は、ステータスフィールド(34)が空でカウンター(2
4)の値が0であり、セル(14)がリンクリスト(10)の最後
のセル(14c)でない場合に、セル(14)を解放する段階を
含む事ができる。
【0028】複数のセルを含む場合の装置の操作のなか
で、セル(C1)はシステム(28)のために作られている。ポ
ート1、ポート2、ポートNに対応する読込みポインタ
Ra1、Ra2、RaN はそれぞれ、セルC1を指している(第1
の添字(ここではa)は接続を示している。第2の添字(こ
こでは1)はポートを示している。つまり、Ra1はコネク
ションaとポート1に関連づけられた読込みポインタをあ
らわしている)。セル(C1)のカウンター(24)は、セル(C
1)を出力として受け取るポートの数である3にセットさ
れ、そしてステータスフィールド(34)はセル(C1)が出力
されるポートを識別するためのビット(32)をもつ。 同
様に書き込みポインターWaはセルC1を指しており、そし
てそのセル(14)は最後のセル(14c)となっている。書き
込みポインターWaは3にまで増加され、それはセルC1を
受け取るポートの数である。さらに、書き込みポインタ
ーWaはステータスフィールド(34)を持ち、それはC1が出
力されるポートそれぞれに対応したビットで埋められた
基準ステータスフィールドとして機能する。図2を参
照。加えて、読込みポインタRa1、読込みポインタRa2、
読込みポインタRaN、にそれぞれ対応している停止ポイ
ンターSa1、停止ポインターSa2、停止ポインターSa3
は、どのポートも外される工程に該当していないので、
何も指さない。
【0029】ここでは例として、次に、ポート2をリン
クリスト(10) のセルを読み込まないようにして、そし
てセルC2とC3をC1で始まるリンクリスト(10)に付け加え
る。C2が付け加えられたとき、セルC1のセルポインター
(20)はセルC2を指し示す。セルC2のカウンター(24)は2
に増加され、その値はポート1とポートNの2つのポー
トにセルC2が出力されることを表す。同様に、セルC2の
ステータスフィールド(34)はセルC2がポート1とポート
Nとに出力されることを示すために、第1のポートと第
Nのポートに対応する場所を教えるビット(32)を持つ。
さらに、セルC2はセルC3を指し示すセルポインター(20)
を持つ。セルC3のカウンターも2に増加され、ポート1
とポートNのためのステータスフィールド(34)の対応す
る場所をビット(32)に教える。さらには読込みポインタ
WaはセルC3がリンクリスト(10)の最後のセル(14c)であ
るから、現在はセルC3を指す。読込みポインタWaのカウ
ンターの値は、セルC1、C2、C3を持つリンクリスト(10)
が出力されるのは2つのポートしかないため、2にセッ
トされる。そして、その基準ステータスフィールド(32)
はポート1の場所とポートNの場所に対応する2つのビ
ットしか立っていない。なぜなら、ポート2はセルC2と
C3が加えられる以前に外されていたからで、ポート2の
存在をそれらのセルは全く知らないからである。セルC1
がシステム(28)で作られたときにポート2が存在したの
で、セルC1はまだポート2の存在を知っている。またポ
ート2がリンクリスト(10)のセル(14)を読まないように
するために、停止ポインターSa2はセルC1を指すように
変更される。ポート(18)がリンクリスト(10)のすべての
セル(14)から取り除かれた時に限り、そのポートが取り
除かれたところであるリンクリスト(10)の最後のセルを
停止ポインター(26)は指し示す。図3を参照。
【0030】次に例示的として、ポート1から2回読み
込まれ、その後ポートNからリンクリスト(10)を1回読
み込んだとする。ポート1が最初に読み込んだ時、セル
(C1)はポート1に送り出され、読込みポインタ(Ra1)は
セル(C1)のセルポインター(20)が指し示すところのセル
(C2)に移される。停止ポインター(Sa1)がセル(14)のど
こも指していないため、読込みポインタは次のセルへと
移動する事が許される。ポート1はセル(C1)を既に読み
込んだため、ポート1は、今後セル(C1)を読み込むこと
がないという事実のために、セル(C1)のカウンター(2
4)は、1減らされる。加えてポート1はすでにセルC1を
読み込んだため、今後セル(C1)を読み込むことがないと
いう事実を反映して、セルC1のステータスフィールド(3
4)の中のビット(32)はクリアされる。そして、ポート1
のための読込みポインタ(Ra1)は、セルポインター(20)
が指し示すセルであるセル(C3)を指すようになる。リ
ンクリスト(10)に関連した2つのポートが存在すること
及び基準ステータスフィールドがそれら2つのポートは
ポート1とポートNであることを、これのカウンターが
依然示しているので、読取りポインタ(Wa)は変更されな
い。次にポートNが読み込まれ、セル(C1)がポートNから
送り出される時にセル(C1)のステータスフィールド(34)
のポートNに対応するビット(32)はクリアされ、セル(C
1)のカウンター(24)は1減らされる。読込みポインタ(R
aN)はセル(C1)のセルポインター(20)が指すところのセ
ル(C2)を指し示すように移される。停止ポインター(Sa
N)がどのセルにも向けられていないため、ポインター(R
aN)はセル(C2)に移動する。図4を参照するとよい。
【0031】ポート2が読み込まれた時、停止ポインタ
ー(Sa2)がセル(C1)を向いているためポート2は停止す
る。このことは読込みポインタ(Ra2)は、それがセル(C
1)を指した時に、リンクリスト(10)のセル(14)を読み込
むのを止めることを表す。そして、読込みポインタ(Ra
2)はどこも指さないように変更される。セル(C1)はその
カウンターを0にまで減じ、ポート2に対応するステー
タスフィールド(34)のビット(32)はクリアされる。カウ
ンターが0で、ステータスフィールドのビットがなにも
ないために、セル(C1)を受け取るべきポートは無いこと
になり、セル(C1)は解放される。図5参照。
【0032】所定ポートがリンクリスト(10)のマルチキ
ャストから除外される位置にある時の書込みポインター
の値に設定された停止ポインター(26)が存在することに
より、接続するとセルが消去される様な多数のポートが
可能となる。停止ポインターは、あるポートを取り除く
事、さらにリンクリスト(10)がこの事を認識する事を可
能とする。同様に、それぞれのセルのステータスフィー
ルド(34)、そしてカウンター(24)に関していうと、ある
セル(14)のカウンター(24)が0となったとき、セル(14)
はすべてのポート(18)からすでに読み込まれ、このセル
に関連したメモリー空間は未使用状態に戻す事ができ
る。このようにして、ポート(18)をリンクリスト(10)の
マルチキャストから外すには、そのポート(18)に対応す
る書き込みポインター(22)の基準ステータスフィールド
のビット(32)をクリアしさえすればよく、古い値を保持
する必要はない。次のセル(14)がリンクリスト(10)に書
かれた時には、古いカウンターの値ではなく、新しいス
テータスフィールドを受け取る。それぞれの新しく到着
するセルは新しいステータスフィールドを受け取り、カ
ウンターの値はステータスフィールド(34)の中でセット
されているビット(32)の数に等しくなる。1度ステータ
スフィールドが付け加えられると、フルカウントの値は
無用のものとなり、そのセルを配送しない事になってい
るポートの数をカウンターで保つ事だけが必要となる。
ほとんどのセルのカウンターの値は0である。1つ若し
くはいくつかのセルがマルチキャストから外されたと
き、基準ステータスフィールドのそれらのポートに対応
するビットがリセットされ、リストにある次のセルのカ
ウンターには、その外されたポートの数がセットされ
る。セル(14)がポート(18)から読み込まれた時、ステー
タスフィールド(34)のビット(32)はリセットされる。も
しステータスフィールド(34)が空でカウンター(24)が0
であった時、セル(14)を解放する事ができる。もしセル
(14)がポート(18)から読み出され、ステータスフィール
ド(34)のビット(32)がセットされていない時には、その
ポートはこのセルに関しては、取消されているポートな
ので、カウンター(24)が1減らされ、同様にステータス
フィールド(34)が空で、カウンター(24)が0の時には、
セル(14)を解放する事ができる。カウンター(24)は各セ
ル(14)と共にあるので、セル(14)が送り出される事がで
きるポートの数の最大値に対するものとして、それは、
送出リストから外されるポート(14)の数の最大値を数え
るために十分なサイズがあればよく、これによりカウン
ターのサイズは小さくできる。もし、あるセル(14)につ
いて取消しできるポート(14)の数の最大値が1であると
するのなら、それは1ビットのカウンターとなる。
【0033】一旦ステータスフィールド(34)が付け加え
られると、フルカウントの値は無用のものとなる。その
セルを配送しない事になっているポートの数をカウンタ
ーで保つ事だけが必要となる。ほとんどのセルのカウン
ターの値は0である。1つ若しくはいくつかのセルがマ
ルチキャストから外されたとき、基準ステータスフィー
ルドのそれらのポートに対応するビットがリセットさ
れ、リストにある次のセル(14)のカウンター(24)には、
その外されたポートの数がセットされる。セル(14)がポ
ート(18)から読み込まれた時、ステータスフィールド(3
4)の対応するビット(32)はリセットされる。もしステー
タスフィールド(34)が空で、さらにカウンター(24)が0
であった時、セル(14)を解放する事ができる。
【0034】もしセル(14)がポート(18)から読み出さ
れ、ステータスフィールド(34)のビット(32)がセットさ
れていない時には、そのポートはこのセル(14)に関する
限り、除外されているポートなので、カウンター(24)が
1減らされる。同様にステータスフィールド(34)が空で
カウンター(24)が0の時にはセル(14)を解放する事がで
きる。カウンター(24)は各セル(14)に対応するように設
けられているので、セル(14)が送り出されるべきポート
の数の最大を数えるために十分な大きさがあればよく、
これによりカウンターは小さくできる。もし、あるセル
(14)に限って、外すことのできるポート(14)の数の最大
が1であるとするのなら、それは1ビットのカウンター
となる。もしあるポートが外されていることが表示され
ており、また同時に外す事のできるポートの数は1つだ
けであるから、その外されているポートが、そのポート
でなければならない。もしポート(14)がリンクリスト(1
0)を読み込まないようにされていないなら、停止ポイン
ター(26)は除去され、ステータスフィールドのみが存在
する。
【0035】また別の実施例においては、セル(14)は2
つの種類のステータスフィールドを持つ事ができる。カ
ウンター(24)又はそれに対応する停止ポインター(26)の
必要性は除去される。この2種類のステータスフィール
ドのうち、1つはこれまでに述べたステータスフィール
ド(34)と同じものである。もう1つは、そのセルがポー
トから読み出される最後のセルかどうかを識別するビッ
トをもつステータスフィールドである(それゆえ、この
ビットは停止用ポインターと同じく振舞う)。セル(14)
が、対応するポート(18)から読み込まれる最後のセルで
あったとしても、そのセルも読み込まれるようにシステ
ム(28)のプロトコルを作ることができる。もしくは、追
加されたステータスフィールドによりポート(18)に対
応する最後のセルであることがわかる場合には、そのセ
ルを読まないように作ることもできる。ステータスフィ
ールドを用いることは、相対的に言えば、操作において
引き算が必要なため、もっと複雑となるカウンターを用
いる手法に比べて、単にビットを増やしたり減らしたり
するだけという利点がある。ロジックの束縛とメモリー
の束縛とのどちらがより重要であるかが、究極的には設
定を決めることになる。
【0036】リンクリスト(10)のマルチキャストはシス
テム(28)によって作られ、図6に示されるのはシステム
(28)の概要である。システム(28)はスケジューラ(36)を
含む。スケジューラ(36)は、どのコネクションが読み込
まれるかを、ラウンドロビン法や加重ラウンドロビン法
や加重公平待ち行列法(weighted fair queuing)やバ
ーチャルクロック法(virtual clock)などのスケジュ
ーリング手法により決定する。コントローラ(38)がポー
ト(18)からセル(14)を送るように決定するたびに、スケ
ジューラ(36)は呼び出される。コントローラ(36)は一般
的な接続情報を更新して、使われていないセルの位置の
リスト("free list")を作り、読込みコントローラ(40)
と書込みコントローラ(42)から受け取った情報をもとに
作られる接続ステータスをスケジューラ(36)に知らせ、
読込みコントローラ(40)がどのコネクションを読むべき
かを教える。読込みコントローラ(40)はポート番号とコ
ネクション番号を与えられると、そのポートで、そのコ
ネクションの次のセルを読み出す。
【0037】システム(28)は総合接続情報メモリー(44)
を含む。図7にあるとおり、総合接続情報は、読込みお
よび書込み情報エントリーへのポインターを含んでい
る。これは、それらが同一メモリー内で総合接続情報の
近くにない場合、又はそれらが別々のメモリー内にあっ
て、同一アドレスでない場合に生じる。ポートフィール
ド(port field)とポートカウント(port count)のエント
リーが使われた場合には、これらは総合接続情報に属す
るか、接続書込み情報に属する(もし両方が存在する場
合には、両者は総合情報と書込み情報の何れかと一緒で
あるか、または一方が夫々と一緒である)。
【0038】システム(28)の書込みコントローラー(42)
は、入力からセルを受け取り、それをセルメモリー(46)
(図8、図9参照)に書き込む。そして接続書込み情
報を更新して、(コントローラ(38)に制御されて)フリー
リストからセル(14)を受け取ったり、返したりし、コネ
クションに新しいセル(14)が届いたこと、またどのコネ
クションにセルが届いたかをコントローラ(38)に知らせ
る。図8、図9において、セル(14)とそのデータは1つ
のメモリーへ一緒に、もしくは違うメモリーへ別々に、
またそれぞれのデータの項目は同じアドレスに(番地は
データの項目で行われる)格納される。「違うメモリ
ー」というのは物理的に別々の場所であってもよいし
(別のチップ)、論理的に分けられていてもよい(同じメ
モリーの別々の領域でもよい。または等間隔にあけてあ
る、即ち偶数の番号が付けられた(単語やデータの項
目)のすべてのアドレス0、2、4...はメモリーA
に、そして奇数の全てのアドレス 1、3、5、7 はメ
モリーBとする。この場合、項目"i"は、もし物理的な
メモリーAに格納されるとしたら、物理アドレス"2*i"
に、又、もし物理的な「メモリー」Bに格納されるとし
たら、物理アドレス(2*i)+1に格納される)。
【0039】システム(28)は図10にあるような接続書
き込み情報メモリーを含む。接続書き込み情報はそのコ
ネクションのリンクリスト(10)の最後のセル(14c)への
ポインターと、そのコネクションの次のセル(14)が書き
込まれる場所へのポインターのそれぞれを含む(読込み
ポインタ(16)の最適化がされているかどうかによる)。
それは、必要なものではあるが、総合接続情報には含ま
れていない”ポートフィールド”か"ポートカウント"フ
ィールドをも含むことがある。
【0040】システム(28)は、図11、図12にあるよ
うに、接続読込み情報メモリー(50)からなる。接続読込
み情報には、それぞれのポートに対してリンクリスト(1
0)の中のセル(14)へのポインターをもつエントリーがあ
る。このセル(14)は、次にこのコネクションが与えられ
たポート(18)へセル(14)を出力しないといけなくなった
時に、ポート(18)から読み出される。それぞれのエント
リーは必要なら停止用ポインター(26)を持つ。コネクシ
ョンは、セルが送り出されるそれぞれのポート(18)に対
して、異なったVPI又はVCIを必要とすることもあるた
め、それぞれのエントリーは新しいヘッダーなどの追加
情報を持つ。もし接続読込みエントリーが別々に格納さ
れているとしたら、各ポート(18)の接続読込みエントリ
ーを示すポインターを含んだポートナンバーによって、
インデックスされるアレイ(array)があるのだろう。図
7、10、11、12、13、14、15、16、17に記載されている
ように、さまざまなメモリーは物理的に別々の場所でも
よいし、1つまたは複数の物理メモリーの中にある論理
的なメモリーでも構わない。これらの図に関しては、次
のような分類上の記号を用いている。
【0041】(3 & 4) 読込み/書込み情報が同じメモリ
ー内の接続エントリーのすぐそばにない場合か、別々の
メモリーの別々の場所に保持されている場合に限り必要
となる。
【0042】(4) もし異なったポートのための読み込み
情報エントリーが一緒に保持されているとしたら、読み
込み情報ポインターはそのうちの一つを指してもよい。 (5) idが必要である。
【0043】図21を参照すると、ATMネットワーク
(12)用のマルチキャストシステム(100)が描かれてい
る。マルチキャストシステム(100)は少なくと1つ目の
ATMセルポインター機構(62)を含む。マルチキャスト
システム(100)はデータを持つ第1のATMセル(14a)を
含む。第1のATMセルポインター機構(62)は第1のA
TMセル(14a)を指す。マルチキャストシステム(100)は
第1のATMセル(14a)のための第1のアドレス(66)を
持つ第1のノード(64)とノードアドレスポインター(68)
を更に含む。第1のATMセルポインター機構(62)は第
1のノード(64)を指し示す。マルチキャストシステム(1
00)は第1のATMセル(14a)のための第2のアドレス(7
1)をもつ第2のノード(70)からなる。第1のノード(64)
のノードアドレスポインター(68)は第2のノード(70)を
指し示す。第1、第2のノードのアドレスは リンクリ
スト(72)を作る。マルチキャストシステム(100)は、第
1のATMセルポインター機構(62)と、第1のノード(6
4)と、第2のノード(70)を制御するコントローラ(300)
からなる。コントローラ(300)は、第1のATMセル(14
a)がポート(18)を通して第1のアドレス(66)に送られ、
そして第2のアドレス(71)に送られるようにする。
【0044】第1のATMセルポインター機構(62)は、
第1のATMセル(14a)を指す第1のセル読込みポイン
タ(16)を含むことが望ましい。また第1のATMセルポ
インター機構(62)は、第1のATMセル(14a)が送り出
される先のアドレスを並べたリンクリスト(72)の中のノ
ードを指すアドレスポインター(74)を含むことが望まし
い。
【0045】アドレスのリンクリスト(72)のそれぞれの
ノードは、新しいVPI情報、新しいVCI情報、接続終了を
あらわすビット、リンクリストの最後のエントリのアド
レスを示すビットからなることが望ましい。もしノード
の中の終了ビットがセットされ、アドレスポインター(7
4)がそのノードを指しているとしたら、第1のATMセ
ル(14a)をコントローラ(300)がそのノードの中のVPI/VC
I情報にしたがって配送するが、そうでない場合には第
1のATMセル(14a)はVPI情報だけにしたがって配送さ
れる。もし、アドレスのリンクリストの最後のエントリ
ーがそのノードにセットされているとしたら、第1のA
TMセル(14a)を配送した後、第1のセル読込みポイン
タ(16a)はコントローラ(300)によって第2のATMセル
(14b)を指すように変更される。
【0046】この発明はATMセル(14)をマルチキャス
トする手法を含む。この手法は第1のATMセル(14a)
が送り出されるべき第1のアドレス(66)をもつ第1のノ
ード(64)を読み込む段階を含む。そして、第1のATM
セル(14a)をポート(18)から第1のアドレス(66)へと送
り出す段階がある。次に第1のATMセル(14a)が送り
出されるべき第2のアドレスを持つ第2のノード(70)を
読み込む段階がある。そして、第1のATMセル(14a)
をポート(18)から第2のアドレス(71)へと送り出す段階
がある。
【0047】以下の表は図21に関するセルの転送の例
と、それに対応するポインターの変化の様子をあらわし
ている。表においては、アドレスポインター(74)はVPI/
VCIリストエントリーへのポインターと呼ばれ、ノード
アドレスポインター(68)は次のVPI/VCIリストエントリ
ーへのポインターと呼ばれる。
【0048】
【表1】
【0049】第2ノード(70)を読む工程の前に、第2ノ
ード(70)に対して示す第1ノード(60)に関連したノード
アドレスポインター(68)を読む工程を設けることが望ま
しい。第1と第2ノードは、アドレスの繋がった(linke
d)リストを形成する。第1ノード(64)を読む工程の前
に、第1ATMセル(14a)に対して示す第1ATMセル
読込みポインタ(16a)を読む工程を設けることが望まし
い。第1ノード(64)を読む工程の前に、第1ノード(64)
のアドレスポインター(74)を読む工程がある。
【0050】第1アドレス(66)が最後のアドレスである
場合は、伝送工程の前に、第1ATMセル(14a)へ新し
いVPIとVCIを挿入することがある。そうしないと、第1
ATMセル(14a)は、第1ノード(64)からのVPI情報だけ
しか伝送されないからである。第1ノード(64)を示す第
1アドレスポインター(74)を読む工程の後で、アドレス
ポインター(74)に第2ノード(70)を指させる工程があ
る。
【0051】第1ATMセル(14a)を第2アドレス(71)
へ伝送する工程の後、ノードがアドレスのリンクリスト
(72)中の、最後のエントリーになるまで、第1ポート(1
8)から第1ATMセル(14a)を順次追加アドレス、追加
ノード及びアドレスのリンクリスト(72)へ伝送する工程
があるのが望ましい。しかる後、ATMセル読込みポイ
ンタ(14)が第2ATMセル(14b)を示す工程が有る。次
に、アドレルポインター(74)をアドレスのリンクリスト
(72)の第1ノード(64)へ示させる工程がある。
【0052】本発明は、ATMセル(14)をマルチキャス
トする方法に関するものである。この方法は、第1AT
Mセル読込みポインタ(16a)が示している第1ATMセ
ル(14a)を読み込む工程を含んでいる。しかる後、第1
工程(18a)から出力された第1ATMセル(14)を第1ア
ドレス(66)へ伝送する工程がある。次に、第1ATMセ
ル(14a)を第1ポート(18a)から出力し、第2アドレス(7
1)へ伝送するべきか否かを判断する工程がある。次に第
1ポート(18)から出力された第1ATMセル(14a)がア
ドレスへの伝送を完了した場合に、第2ATMセル(14
b)を示すセルポインター(20)を読み込む工程がある。第
1ATMセルには、セルポインター(20)を含み、セルポ
インターの読み込み工程には、第2ATMセル(14b)を
示す、第1ATMセル(14a)のセルポインター(20)を読
み込む工程を含むことが望ましい。セルポインター(20)
を読み込む工程の後、第2ATMセル(14b)を読み込む
工程がある。望ましくはノードアドレスポインター(68)
を読み込む工程の後で、第2ノード(70)の第2アドレス
(71)を読み込む工程があるのがよい。
【0053】本発明は図22に示すように、ATMネッ
トワーク(12)に対するマルチキャストシステム(200)に
関するものである。マルチキャストシステム(200)は、
第1ポート(18a)に関連した第1ATMセルポインター
機構(62)を含んでいる。マルチキャストシステム(200)
はまた、少なくとも第1ポート(18b)に関連した第2A
TMセルポインター機構(76)を含んでいる。マルチキャ
ストシステム(200)はまた、少なくとも第1ATMセル
(14a)を含んでいる。第1ATMセルポインター機構(6
2)と第2ATMセルポインター機構(76)は、第1ATM
セル(14a)を示す。第1アドレス(66)とノードアドレス
ポインター(68)を具えた第1ノード(64)がある。第1A
TMセルポインター機構(72)は、第1ノード(64)を示
す。第2アドレス(71)を有する第2ノード(70)がある。
第1ノード(64)のノードアドレスポインター(68)は、第
2ノード(70)を示す。第1及び第2ノードは、アドレス
のリンクリスト(72)を構成する。第1ATMセル(14a)
は、セルポインター(20)を有することが望ましい。マル
チキャストシステム(200)は、第2ATMセル(14b)を含
むことが望ましい。第1ATMセル(14a)のセルポイン
ター(20)は、第2ATMセル(14b)を示す。第1ATM
セル(14a)と第2ATMセル(14b)は、ATMセル(14)の
リンクリスト(10)を形成する。マルチキャストシステム
(200)は、いつポインターが読み込まれるべきか、AT
Mセル(14)がどのアドレスと一緒に、いつポート(18)か
ら出力されるかを制御するコントローラ(250)を含む。
マルチキャストシステム(200)は、またATMセル(14)
のリンクリスト(10)中の最後のATMセル(14)を示す書
込みポインター(26)を有することが望ましい。
【0054】望ましい実施例の操作に於ては、ATMセ
ルは次の様にして記録される。ATMネットワーク(12)
からのATMセル(14)は、図18に示すようにバッファ
書込み論理回路(202)に受取られる。該バッファ書込み
論理回路は、接続特定情報(203)を検索して、接続ポイ
ンター情報(204)の位置を決定し、ATMセル(14)が属
すべき接続を決定する。そしてそれは、ATMセルバッ
ファ(205)に対する単一の時間をセル(14)へ書込み、セ
ル(14)の存在を表示するため接続ポインター情報(204)
を更新する。
【0055】ATMセル(14)が特定の出力ポート(18)に
対して読み込まれねばならない場合、バッファ読込み論
理回路(200)は、接続ポインター情報(204)を検索し、与
えられた接続を求め、ポート(18)から出力するため、ア
ドレスリンクリスト(72)に対するアドレスポインター(2
4)を見つける。それは、アドレスポインター(74)を用い
て、アドレスリンクリスト(72)中のノードを見つける。
【0056】もしそのノードが最終の接続を表示するビ
ット(214)のセットであった場合、ノードから新VPI(21
2)と新VCI(213)が伝送されたセルへ挿入される。そ
れ以外の場合では、新VPI(212)だけが伝送セル(14)へ
挿入される。(セルのVCIは、それがATMセルネット
ワーク(12)から到着した時点から変更されないままであ
る。)
【0057】セル(14)の伝送の為、正しいVPI/VCIが一
旦決められると、アドレスリンクリスト(72)に対するポ
インターはノードのポインター(68)に記録されていた値
が与えられ、従って、リスト(72)への次のエントリー
は、次のセル(14)の伝送の為に使われる。
【0058】最終エントリーを表示するビット(215)が
ノードにセットされている場合、ノードアドレスポイン
ター(68)は、アドレスリンクリスト(72)中の第1ノード
(64)に戻って示す。セル(14)がアドレスリンクリスト(7
2)中の最終ノードを用いて伝送された後、接続ポインタ
ー情報(204)中のATMセル読込みポインター(16)は更
新されて、与えられた接続に対するATMセルバッファ
(205)中の次のセル(14)を示す。
【0059】結局、ATM接続の所定出力ポート(18)が
n個のエントリーを伴ったアドレスリンクリストを示す
場合、その接続に対する各ATMセル(14)は当該出力ポ
ートによってn回伝送され、この場合、各伝送はアドレ
スリンクリスト(72)のそれぞれ次のエントリーに記録さ
れているVPI(及び多分VCI)を用いて行われる。
【0060】アドレスリンクリスト(72)にエントリーを
加え、又は除去することについて、接続の所定出力ポー
ト(18)に対するアドレスリンクリスト(72)は輪状に繋が
ったリストによって構成される。それはノードの各ノー
ドアドレスポインター(18)によって、アドレスリンクリ
スト(72)中の次のノードを示している。そして最終ノー
ドはアドレスリンクリスト(72)中の第1ノード(64)に戻
って示している。
【0061】今存在するアドレスリンクリスト(72)に対
してノードを付け加えるには、次の工程を実行せねばな
らない。 1. アドレスリンクリスト(72)の内部にて新しいノード
を作り出す。この新ノードはXによって表示する。 2. ノードXのノードアドレスポインター(68)をノード
Xの次のノードに変更し、それによって既にノードXが
加えられてるリストの要素になっている或るノード(以
下Yと表す)を示す。
【0062】もしノードXがアドレスリンクリスト(72)
中の唯一のノードである場合は、ノードをそれ自身へ示
し、VPI/VCIリスト表示ビット(215)への最終エントリー
を1に設定する。 3. ノードXをリストへ挿入するために、ノードアドレ
スポインター(68)をアドレスリンクリスト(72)中のノー
ドのエントリーYを示している次のノードアドレスポイ
ンター(68)に変更する。これによって、それは替りにエ
ントリーXを示す。
【0063】現在のアドレスリンクリスト(72)からノー
ドを除去するために次の工程を実行せねばならない。
【0064】除去されるべきエントリーは、エントリー
Bと表す。ノードBを示すノードは、ノードAと表す。
ノードBによって示されるノードは、ノードCと表す。 1.ノードAのノードアドレスポインター(68)を切替
え、ノードBではなくノードCを示すように為す。もし
VPI/VCIリスト中の最終ノード表示ビット(215)を
ノードBにセットされると、VPI/VCIリスト中の最
終ノード表示ビット(215)がノードAにセットされる。 2.ノードAはもはや必要でないこと、そして壊される
ことを確認するため、設定コネクションの為のコネクシ
ョンポインター情報(204)中のアドレスポインター(74)
はノードBを示していないことを確認せねばならない。
これは次の二つの方法によって実行できる。 2a. ノードBを示している任意のアドレスポインター
(74)を切替え、それがノードCを示すことを見る。 2b. 設定コネクションの為の少なくとも一つのATM
セルが、コネクションの各出力(18)によって伝送された
ことを確認するのに充分な時間待つ。セル(14)が伝送さ
れる度に設定出力のアドレスポインター(74)は、その値
を変える。アドレスポインター(74)が一旦値を変える
と、それは決してノードBを再び示すことはないからで
ある。なぜならノードBはもはやアドレスリンクリスト
(72)の一部ではないからである。
【0065】複数アドレスの複数ポートの利用を示す例
と、図22を参照することによって、コネクションAの
ための3つのセルが記憶されている。(セルA1、A
2、A3そしてセルのリンクリストを構成する)。各セ
ルはセルポインター(20)を有しており、それは同一コネ
クションの次のセルを示す。最後のセルはコネクション
Aのための次の新しいセルを記憶すべき記憶位置を示
す。各セルは、上記した如きポートフィールドのある形
式を含んでおり、これはセルが占めている記憶スペース
が他の目的に利用される以前に、どのポート(18)がセル
を読み込まねばならないかということについてトラック
を保持する。
【0066】セル書込みポインター(26)は、次の取り入
れたセルを配置すべき記憶位置を示す。このコネクショ
ンの為にポート0はセルA1を伝送し、(ポート0によ
ってセル読込みポインター(16)が示され)、セル2及び
セル3へと続く。各セルは3回の伝送を受ける。その1
回は、VPI/VCIリストエントリーV1からのアドレスと
一緒であり(ポート0によってアドレスポインター(74)
が示され)、次の転送はV2からのアドレスと一緒であ
り、そして次の転送はV3からのアドレスと一緒である
(V1、V2、V3は完全なアドレスリンクリストを構
成する)。
【0067】ポート1のセル読込みポインター(16)は、
セルA2を示す。これはセルA1の伝送がポート1の為
に既に完了したことを意味する。ポート1は残りのセル
(セルA2とA3)を伝送する。各セルは2回の伝送を
受ける。その1回はV4からのアドレスと一緒であり、
他の1回はV5からのアドレスと一緒である。V4とV
5はアドレスのリンクリスト(72)を構成する。説明の目
的の為の上記実施例において、本発明を詳細に記載した
が、そのような詳細な記載はひとえに上記目的の為であ
ること、そして当該分野に於て通常の技術を有するもの
にとって、発明の精神と範囲から離れることなく、但し
以下の請求の範囲の記載は別として、変更を加えること
は可能であると理解すべきである。
【図面の簡単な説明】
【図1】ATMネットワークにおけるマルチキャストシ
ステムの図式的な説明である。リンクリストの説明も示
されている。
【図2】リンクリストの動的な流れを図式的に説明して
いる。
【図3】リンクリストの動的な流れを図式的に説明して
いる。
【図4】リンクリストの動的な流れを図式的に説明して
いる。
【図5】リンクリストの動的な流れを図式的に説明して
いる。
【図6】ATMネットワークにおけるマルチキャストシ
ステムの図式的な説明である。
【図7】接続情報メモリーの図式的な説明である。
【図8】セルメモリーの図式的な説明である。
【図9】セルメモリーの図式的な説明である。
【図10】書込み用接続情報メモリーの図式的な説明で
ある。
【図11】読込み用接続情報メモリーの図式的な説明で
ある。
【図12】読込み用接続情報メモリーの図式的な説明で
ある。
【図13】書込み用接続情報メモリーの図式的な説明で
ある。
【図14】接続情報メモリーの図式的な説明である。
【図15】読込み用接続情報メモリーの図式的な説明で
ある。
【図16】書込み用接続情報メモリーの図式的な説明で
ある。
【図17】接続情報メモリーの図式的な説明である。
【図18】この発明をもとにした実装のブロックダイア
グアムである。ATM上を流れるセルは単一のもしくは
複数の出力ポートに向けた複数のVPI/VCIをもつマルチ
キャストである。
【図19】接続ポインター情報の内容を示す。それぞれ
のコネクションのそれぞれの出力ポートに対して、AT
Mセルバッファーから現在読み込まれているセルを指し
示すための読込み用セルポインターと、あるコネクショ
ンの出力ポートから次のセルの読みだし要求がきた時に
利用されるVPI/VCIリストのエントリーを指し示すため
のVPI/VCIリストへのポインターとが存在する。
【図20】VPI/VCIリストの、あるエントリーの内容を
示している。次のエントリーへのポインターは、次のセ
ルを読み込む時に用いられるべき次のエントリー(すな
わち次のVPI/VCI)を得る時に用いられる。接続終了ビ
ットがセットされている時には、新しいVPIと新しいVCI
の双方を現在読み込み中のセルから取り込む必要がある
ことを示す(もしこのビットがセットされていないとす
ると、VPIは既に取り込まれているが、新しいVCIが現在
読み込み中のセルに取り込まれていないことを示す)。
VPI/VCIリストの最終エントリー指示ビットがセットさ
れて、このVPI/VCIエントリーがVPI/VCIリストの最後の
エントリーであることを示している時には、このATM
セルの複数のVPI/VCIに対するマルチキャストが終了し
たことを示す。
【図21】ATMセルを複数のVPI/VCIに対してマルチ
キャストする途中に発生する段階の例を示す。
【図22】複数のアドレスと複数のポートを含むATM
セルを用いるためのマルチキャストシステムの図式的な
説明を示す。
【符号の説明】
(10) リンクリスト (12) ATMネットワーク (14) 第1セル (20) セルポインター (28) マルチキャスト (64) 第1ノード (66) 第1アドレス (68) ノードアドレスポインター (70) 第2ノード (71) 第2アドレス
───────────────────────────────────────────────────── フロントページの続き (72)発明者 ジョン シー.アール.ベネット アメリカ合衆国 15217 ペンシルベニア, ピッツバーグ,ドーゼル プレイス 6525,#2

Claims (22)

    【特許請求の範囲】
  1. 【請求項1】 少なくとも第1ATMセルポインター機
    構とデータを有している少なくとも第1セルであって、
    前記ATMセルポインター機構は、第1ATMセルを示
    しており、 第1ATMセルの為の第1アドレスとノードアドレスポ
    インターを有する第1ノードであって、前記第1ATM
    セルポインター機構は第1ノードを示しており、 第1ATMセルの為の第2アドレスを有する第2ノード
    であって、第1ノードの前記アドレスポインターは、第
    2ノードを示し、前記第1ノードと第2ノードはアドレ
    スのリンクリストを構成しているATMネットワークの
    為のマルチキャストシステム。
  2. 【請求項2】 第1ATMセルポインター機構、第1ノ
    ード及び第2ノードと連結したコントローラを具え、該
    コントローラは第1ATMセルを第1アドレスへのポー
    トから伝送し、次に第2アドレスへ伝送する請求項1に
    記載のシステム。
  3. 【請求項3】 第1ATMセルポインター機構は、第1
    セルを示している第1セル読み取りポインターと、第1
    セルが送られるべきアドレスのリンクリスト中のノード
    を示すアドレスポインターを具えている請求項2に記載
    のシステム。
  4. 【請求項4】 アドレスのリンクリストの各ノードは、
    新しいVPI情報、新しいVCI情報、最終コネクションであ
    ることを表示するビットと、アドレスのリスト中最終の
    エントリーであることを表示するビットとを具えている
    請求項3に記載のシステム。
  5. 【請求項5】 ノード中の最終表示ビットが設定され、
    アドレスポインターがそのノードを示している時、第1
    セルは、ノード中のVPI及びVCI情報と一緒にコントロー
    ラによって送信され、それ以外の場合は、第1セルはノ
    ードからのVPI情報だけを伴って送信される請求項4に
    記載のシステム。
  6. 【請求項6】 アドレスのリンクリスト中の最終エント
    リーがノード中において設定された時、第1セルが送信
    され、第1セル読取りポインターはコントローラによっ
    て第2ATMセルを示す請求項5に記載のシステム。
  7. 【請求項7】 第1ATMセルが送られるべき第1アド
    レスを有する第1ノードを読取る工程と、 第1ATMセルをポートから第1アドレスへ送信する工
    程と、 第1ATMセルをポートから第2アドレスへ送信する工
    程とを行うATMセルをマルチキャストする方法。
  8. 【請求項8】 第2ノードを読取る工程の以前に、第1
    ノードに連繋し、第2ノードを示すノードアドレスポイ
    ンターを読取る工程を有し、該第1及び第2ノードはア
    ドレスのリンクリストを形成している請求項7に記載の
    方法。
  9. 【請求項9】 第1ノードを読取る工程の以前に、第1
    ATMセルを示す第1ATMセル読取りポインターを読
    取る工程を有する請求項8に記載の方法。
  10. 【請求項10】 第1ノードを読取る工程の以前に、第
    1ノードに対するアドレスポインターを読取る工程があ
    る請求項9に記載の方法。
  11. 【請求項11】 送信する工程の以前に、第1アドレス
    が最終アドレスである場合、新VPIとVCIを第1ATMセ
    ルへ挿入する工程がある請求項10に記載の方法。
  12. 【請求項12】 送信する工程の以前に、第1アドレス
    が最終アドレスでない場合には、新VPIを第1ATMセ
    ルへ挿入する工程が有る請求項11に記載の方法。
  13. 【請求項13】 第1ノードに関連したアドレスポイン
    ターを読取る工程の後、アドレスポインターが第2ノー
    ドを示す工程がある請求項12に記載の方法。
  14. 【請求項14】 第1ATMセルを第2アドレスへ送信
    する工程の後、第1ATMセルをアドレスのリンクリス
    ト中の追加ノードにある追加アドレスへ第1ポートから
    次々と送信し、ノードがアドレスのリンクリスト中の最
    終エントリーに達するまで行い、ATMセル読取りポイ
    ンターが第2ATMセルを示し、アドレスポインターが
    アドレスのリンクリストの第1ノードを示す工程が有る
    請求項13に記載の方法。
  15. 【請求項15】 第1セル読取りポインターが示してい
    る、第1ATMセルを読取り、 第1ATMセルを第1ポートから第1アドレスへ送信
    し、 第1ATMセルを第1ポートから第2アドレスへ送信す
    べきか否かを判断し、 第1ATMセルが第1ポートから第2アドレスへ送信さ
    れる場合、アドレスポインターが示している第1アドレ
    スを有する第1ノードのノードアドレスポインターを読
    取り、第1ノードの前記ノードアドレスポインターは第
    2アドレスを有する第2ノードを示しており、 第1ATMセルが第1ポートから任意のアドレスへの送
    信が完了された時、第2ATMセルを示しているセルポ
    インターを読取る工程を含んでいるATMセルをマルチ
    キャストする方法。
  16. 【請求項16】 第1ATMセルはセルポインターを具
    え、セルポインターを読取る工程は第2ATMセルを示
    している第1ATMセルのセルポインターを読取る工程
    を含んでいる請求項15に記載の方法。
  17. 【請求項17】 セルポインターを読取る工程の後、第
    2ATMセルを読取る工程が有る、請求項16に記載の
    方法。
  18. 【請求項18】 ノードアドレスポインターを読取る工
    程の後、第2ノードの第2アドレスを読取る工程が有る
    請求項17に記載の方法。
  19. 【請求項19】 第1ポートに関連した第1ATMセル
    ポインター機構と第2ポートに関連した少なくとも第2
    ATMセルポインター機構と、 少なくとも第1ATMセルであって、前記第1ATMセ
    ルポインター機構と第2ATMセルポインター機構は第
    1ATMセルを示しており、 第1アドレスとノードアドレスポインターを有する第1
    ノードであって、前記第1ATMセルポインター機構は
    第1ノードを示しており、 第2アドレスを有する第2ノードであって、第1ノード
    のノードアドレスポインターは第2ノードを示し、前記
    第1及び第2ノードはアドレスのリンクリストを構成し
    ているATMセルネットワークの為のマルチキャストシ
    ステム。
  20. 【請求項20】 第1ATMセルはセルポインターを有
    し、かつ第2ATMセルを具えており、第2ATMセル
    を示している第1ATMセルのセルポインターによっ
    て、第2ATMセルを示し、前記第1ATMセルと第2
    ATMセルはATMセルのリンクリストを形成している
    請求項19に記載のシステム。
  21. 【請求項21】 ポインターが読取られるべき時期と、
    ATMセルがポートから送信される時期と、どのアドレ
    スによるかを制御するコントローラを具え、該コントロ
    ーラはノード、セル及びポインターと関連している請求
    項20に記載のシステム。
  22. 【請求項22】 ATMセルのリンクリスト中最終AT
    Mセルを示す書込みポインターを有する請求項21に記
    載のシステム。
JP23426095A 1994-09-14 1995-09-12 Atmセルをマルチキャストする方法と装置 Expired - Lifetime JP3735396B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US08/305576 1994-09-14
US08/305,576 US5528588A (en) 1994-09-14 1994-09-14 Multicast shared memory
US08/330,381 US5875189A (en) 1994-09-14 1994-10-27 Method and apparatus for multicast of ATM cells
US08/330381 1994-10-27

Publications (2)

Publication Number Publication Date
JPH08214001A true JPH08214001A (ja) 1996-08-20
JP3735396B2 JP3735396B2 (ja) 2006-01-18

Family

ID=26974667

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23426095A Expired - Lifetime JP3735396B2 (ja) 1994-09-14 1995-09-12 Atmセルをマルチキャストする方法と装置

Country Status (3)

Country Link
US (1) US6310879B2 (ja)
JP (1) JP3735396B2 (ja)
CA (1) CA2151180C (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003209575A (ja) * 2001-12-21 2003-07-25 Agere Systems Inc データ・ネットワークにおいてマルチキャスト・リストを維持するための方法および装置
JP2008178138A (ja) * 1997-02-14 2008-07-31 Advanced Micro Devices Inc バッファを再要求するための方法および装置

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2239133C (en) * 1998-05-28 2007-08-28 Newbridge Networks Corporation Multicast methodology and apparatus for backpressure - based switching fabric
US7213061B1 (en) 1999-04-29 2007-05-01 Amx Llc Internet control system and method
US6801529B1 (en) * 1999-06-08 2004-10-05 Amx Corporation Method and system for sending messages to multiple locations in a control system
US7046686B1 (en) * 1999-08-17 2006-05-16 Mindspeed Technologies, Inc. Integrated circuit that processes communication packets with a buffer management engine having a pointer cache
US7164683B1 (en) * 1999-09-29 2007-01-16 Northrop Grumman Corporation Virtual path asynchronous transfer mode switching in a processing satellite communications system
US6822958B1 (en) * 2000-09-25 2004-11-23 Integrated Device Technology, Inc. Implementation of multicast in an ATM switch
US7724738B2 (en) * 2003-06-19 2010-05-25 Hung-Hsiang Jonathan Chao Packet-level multicasting
US7894343B2 (en) * 2003-06-19 2011-02-22 Polytechnic University Packet sequence maintenance with load balancing, and head-of-line blocking avoidance in a switch
US7852829B2 (en) * 2003-06-19 2010-12-14 Polytechnic University Packet reassembly and deadlock avoidance for use in a packet switch
US7792118B2 (en) * 2003-06-19 2010-09-07 Polytechnic University Switch module memory structure and per-destination queue flow control for use in a switch
WO2006015513A1 (en) * 2004-08-12 2006-02-16 Intel Corporation Method and system for processing multicast packets
CA2621713C (en) 2005-09-07 2016-01-26 Amx Llc Method and computer program for device configuration
US8477177B2 (en) * 2007-08-10 2013-07-02 Hewlett-Packard Development Company, L.P. Video conference system and method

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5103444A (en) * 1990-04-12 1992-04-07 At&T Bell Laboratories Conference connection method in a multicast packet switching network
JP3168681B2 (ja) * 1992-04-22 2001-05-21 株式会社日立製作所 集線型ネットワークのデータ伝送方法およびシステム
JP3483900B2 (ja) * 1992-07-08 2004-01-06 株式会社日立製作所 同報通信方法
US5291477A (en) * 1992-08-10 1994-03-01 Bell Communications Research, Inc. Method and system for multicast routing in an ATM network
US5444702A (en) * 1992-09-14 1995-08-22 Network Equipment Technologies, Inc. Virtual network using asynchronous transfer mode
JP3250336B2 (ja) * 1993-08-31 2002-01-28 ヤマハ株式会社 カラオケシステムおよびカラオケ端末装置
US5416770A (en) * 1993-09-15 1995-05-16 Motorola, Inc. Method and apparatus for establishing dispatch audio communication in a communication system
US5469438A (en) * 1994-01-28 1995-11-21 At&T Ipm Corp. Method of transmitting signals in an extendible local area network
US5867653A (en) * 1996-04-18 1999-02-02 International Business Machines Corporation Method and apparatus for multi-cast based video conferencing
US5862329A (en) * 1996-04-18 1999-01-19 International Business Machines Corporation Method system and article of manufacture for multi-casting audio visual material
US5892767A (en) * 1997-03-11 1999-04-06 Selsius Systems Inc. Systems and method for multicasting a video stream and communications network employing the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008178138A (ja) * 1997-02-14 2008-07-31 Advanced Micro Devices Inc バッファを再要求するための方法および装置
JP4615030B2 (ja) * 1997-02-14 2011-01-19 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド バッファを再要求するための方法および装置
JP2003209575A (ja) * 2001-12-21 2003-07-25 Agere Systems Inc データ・ネットワークにおいてマルチキャスト・リストを維持するための方法および装置

Also Published As

Publication number Publication date
CA2151180C (en) 2003-11-04
CA2151180A1 (en) 1996-03-15
JP3735396B2 (ja) 2006-01-18
US20010014096A1 (en) 2001-08-16
US6310879B2 (en) 2001-10-30

Similar Documents

Publication Publication Date Title
US5875189A (en) Method and apparatus for multicast of ATM cells
EP0778686B1 (en) ATM switch with input and output ports
KR0155554B1 (ko) 가변 길이 셀을 전송하기 위한 통신 스위칭장치 및 방법
US6427185B1 (en) Method and apparatus for managing the flow of data within a switching device
US6542502B1 (en) Multicasting using a wormhole routing switching element
US5410540A (en) Shared-buffer-type ATM switch having copy function and copy method thereof
JP4024904B2 (ja) データパケットを受け取りパケット交換回路に配信するデータユニット及びそのデータユニットを含む交換機
EP0622922B1 (en) Method and device of multicasting data in a communications system
CN100512065C (zh) 管理多个异步传输模式的信元队列的方法和装置
US6977941B2 (en) Shared buffer type variable length packet switch
JPH08214001A (ja) Atmセルをマルチキャストする方法と装置
JPH1127291A (ja) オンチップfifoのローカルメモリへの拡張のための方法及び装置
JPH07321823A (ja) マルチキャスティング機能を備えた装置
JPH11346223A (ja) Atm交換機
US7110405B2 (en) Multicast cell buffer for network switch
JPH07254906A (ja) 優先処理機能を有するシフトレジスタ、それを用いたパケット通信用スイッチング装置及びそれを用いたatmネットワーク並びに優先処理を伴うパケット通信方式及び優先処理を伴うatm通信方式
EP0948169A2 (en) Method and apparatus for multicasting in common memory switches
JP2628701B2 (ja) 優先順位付き情報パケット用交換装置
US5463622A (en) Control unit for the common memory of an ATM node
US6185206B1 (en) ATM switch which counts multicast cell copies and uses a second memory for a decremented cell count value
US6584517B1 (en) Circuit and method for supporting multicast/broadcast operations in multi-queue storage devices
US20060165055A1 (en) Method and apparatus for managing the flow of data within a switching device
US7023850B2 (en) Multicasting apparatus and method in shared memory switch
EP0710047B1 (en) Method and apparatus for multicast of ATM cells
EP1499076A2 (en) Method and apparatus for multicast of ATM cells

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20040727

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20040830

RD02 Notification of acceptance of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7422

Effective date: 20040830

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20040830

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20050426

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050524

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050823

TRDD Decision of grant or rejection written
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20050823

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20050927

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051024

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081028

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081028

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091028

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091028

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101028

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111028

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121028

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121028

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131028

Year of fee payment: 8

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term